The invention discloses a synchronization system applied to multi-channel high-speed digital-to-analog converter, which includes coarse tuning circuit: receiving synchronous clock, high-speed clock of DAC core and feedback clock generated by high-speed clock frequency division; transmitting high-speed clock after pulse swallowing to input end of delay circuit; or sending reset signal to fine tuning circuit and transmitting high-speed clock to input end of delay circuit; Fine-tuning circuit: receiving reset signal, fine-tuning circuit start; receiving synchronous clock and feedback clock, transmitting delay to delay circuit control terminal; Delay circuit: receiving high-speed clock after pulse swallowing, transmitting high-speed clock processed according to preset delay to DAC core; Or receiving high-speed clock, transmitting delay delay according to fine-tuning circuit to DAC core. High-speed clock after processing. By aligning the feedback clock after frequency division with the synchronous clock, the invention realizes the synchronization of the clock logic state of all devices, and then realizes the multi-channel synchronization.
【技术实现步骤摘要】
一种应用于多通道高速数模转换器的同步系统
本专利技术涉及一种应用于多通道高速数模转换器(DAC)的同步系统,属于高速数模混合集成电路
技术介绍
在通信系统中,通常需要使用单片多通道DAC或多片单通道(或多通道)DAC,通道间的匹配与同步问题至关重要。通道间的匹配通常是相对于多个DAC中的模拟部分而言的,使用静态校正技术可以减小这部分失配。但如过不能保证多个DAC数据加载时刻的同步,即便DAC的模拟部分完全匹配,DAC输出信号的相位也不会相同。这样,就不能保证多通道DAC输出信号的同步。DAC的数据加载时刻取决于所使用的时钟,对应高速DAC系统,由于内部数据加载寄存器的时钟有时钟状态机,多通道DAC同步除了要保证上述模拟部分的匹配外,还要处理数字域的问题,即时钟状态机的状态同步问题。
技术实现思路
本专利技术提供了一种应用于多通道高速数模转换器的同步系统,解决了现有的多路DAC系统存在的只对主时钟进行同步,无法实现DAC内部时钟状态机的同步问题。为了解决上述技术问题,本专利技术所采用的技术方案是:一种应用于多通道高速数模转换器的同步系统,包括粗调电路、微调电路 ...
【技术保护点】
1.一种应用于多通道高速数模转换器的同步系统,其特征在于:包括粗调电路、微调电路和延时电路;粗调电路:接收同步时钟、DAC内核的高速时钟和高速时钟分频产生的反馈时钟;向延时电路输入端传输吞脉处理后的高速时钟;或者;向微调电路发出复位信号,并向延时电路输入端传输高速时钟;微调电路:接收复位信号,微调电路启动;接收同步时钟和反馈时钟,向延时电路控制端传输延时量;延时电路:接收吞脉处理后的高速时钟,向DAC内核传输根据预设延时量延时处理后的高速时钟;或者;接收高速时钟,向DAC内核传输根据微调电路传输的延时量延时处理后的高速时钟。
【技术特征摘要】
1.一种应用于多通道高速数模转换器的同步系统,其特征在于:包括粗调电路、微调电路和延时电路;粗调电路:接收同步时钟、DAC内核的高速时钟和高速时钟分频产生的反馈时钟;向延时电路输入端传输吞脉处理后的高速时钟;或者;向微调电路发出复位信号,并向延时电路输入端传输高速时钟;微调电路:接收复位信号,微调电路启动;接收同步时钟和反馈时钟,向延时电路控制端传输延时量;延时电路:接收吞脉处理后的高速时钟,向DAC内核传输根据预设延时量延时处理后的高速时钟;或者;接收高速时钟,向DAC内核传输根据微调电路传输的延时量延时处理后的高速时钟。2.根据权利要求1所述的一种应用于多通道高速数模转换器的同步系统,其特征在于:粗调电路包括鉴相器和吞脉冲发生器;鉴相器的输入端输入同步时钟和反馈时钟,鉴相器的输出端连接吞脉冲发生器的输入端,高速时钟输入吞脉冲发生器的输入端,吞脉冲发生器的输出端连接延时电路输入端和微调电路复位输入端。3.根据权利要求2所述的一种应用于多通道高速数模转换器的同步系统,其特征在于:吞脉冲发生器包括触发器DFF1、触发器DFF2、与非门和与门;触...
【专利技术属性】
技术研发人员:王永刚,赵晶文,郭海鹏,
申请(专利权)人:苏州云芯微电子科技有限公司,
类型:发明
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。