The invention provides a gate scanning circuit and a scanning method, a gate driving circuit and a display panel, which are connected with the first gate signal line L1 and the second gate signal line L2, including a high level signal line VGH, a low level signal line VGL, a first transistor T1, a second transistor T2, a third transistor T3 and a fourth transistor T4. As the first output port G1, the gate is the second output port G2, and the first end is the third output port G3. The invention realizes the output of three ports through two gate signal lines, namely the first gate signal line L1 and the second gate signal line L2, so that the first output port G1, the second output port G2 and the third output port G3 output high level at the first time K1, the second time K2 and the third time K3 in turn, effectively realizing the electrical connection and sequential scanning with the three grid lines in the display area. It effectively reduces the number of gate signal lines and driving IC ports, and reduces the driving cost.
【技术实现步骤摘要】
一种栅极扫描电路及扫描方法、栅极驱动电路和显示面板
本专利技术涉及了显示
,特别是涉及了一种栅极扫描电路及扫描方法、栅极驱动电路和显示面板。
技术介绍
随着显示技术的发展,显示面板在生活中的应用越来越广泛。显示面板的显示区内会设置有多条栅极线,而为了实现对栅极线的扫描,一般都需要设置栅极驱动电路,由驱动IC通过栅极信号线与每一条栅极线连接并输出信号。现有的显示面板一般都是采用逐条扫描的方式进行栅极线的扫描,即需要依次向每一条栅极线输出信号,使得现有的栅极驱动电路中栅极信号线需要与栅极线一一对应,驱动IC的输出端口数量也需要与栅极线数量一致,生产成本高。
技术实现思路
本专利技术所要解决的技术问题是提供一种栅极扫描电路,它可以有效减少栅极信号线的数量,从而减少栅极驱动IC的输出端口数量,降低生产成本。为了解决以上技术问题,本专利技术提供了一种栅极扫描电路,与第一栅极信号线L1和第二栅极信号线L2连接,包括高电平信号线VGH、低电平信号线VGL、第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4;所述第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶 ...
【技术保护点】
1.一种栅极扫描电路,与第一栅极信号线L1和第二栅极信号线L2连接,其特征在于,包括高电平信号线VGH、低电平信号线VGL、第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4;所述第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4均具有栅极、第一端和第二端;所述第一晶体管T1的栅极和第一端连接至高电平信号线VGH,第二端连接至第二晶体管T2的第一端和第三晶体管T3的栅极;所述第二晶体管T2的栅极连接至第四晶体管T4的第二端,第二端连接至低电平信号线VGL;所述第三晶体管T3的第一端连接至低电平信号线VGL,第二端连接至第四晶体管T4的第二端;所述第四 ...
【技术特征摘要】
1.一种栅极扫描电路,与第一栅极信号线L1和第二栅极信号线L2连接,其特征在于,包括高电平信号线VGH、低电平信号线VGL、第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4;所述第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4均具有栅极、第一端和第二端;所述第一晶体管T1的栅极和第一端连接至高电平信号线VGH,第二端连接至第二晶体管T2的第一端和第三晶体管T3的栅极;所述第二晶体管T2的栅极连接至第四晶体管T4的第二端,第二端连接至低电平信号线VGL;所述第三晶体管T3的第一端连接至低电平信号线VGL,第二端连接至第四晶体管T4的第二端;所述第四晶体管T4的栅极连接至第一栅极信号线L1,第一端连接至第二栅极信号线L2;所述第四晶体管T4的第二端作为第一输出端口G1,栅极作为第二输出端口G2,第一端作为第三输出端口G3。2.根据权利要求1所述的栅极扫描电路,其特征在于,所述第一端和第二端分别为源极和漏极。3.根据权利要求1所述的栅极扫描电路,其特征在于,所述第一晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4均为N型TFT或均为P型TFT。4.一种栅极驱动电路,其特征在于,包括驱动IC、电性连接于驱动IC上的多组信号线组,和多个如权利...
【专利技术属性】
技术研发人员:于靖,庄崇营,李林,
申请(专利权)人:信利半导体有限公司,
类型:发明
国别省市:广东,44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。