The invention discloses a shift register unit, a driving method, a gate driving circuit and a display device, belonging to the display technology field. The input control circuit of the shift register unit is connected with the first input signal terminal, the second input signal terminal and the first control node, respectively. The first input signal terminal is connected with the first output terminal of the upper shift register unit, and the second input signal terminal is connected with the second output terminal of the upper shift register unit. The shift register unit can control the first control node potential of the upper shift register unit under the control of the first output terminal and the second output terminal. And since the signal output from the first output terminal of the upper shift register unit is the first clock signal and the signal output from the second output terminal is the second clock signal, the shift register unit can be controlled by flexibly adjusting the timing of the first clock signal and the second clock signal of the upper shift register unit. The first control node has high flexibility.
【技术实现步骤摘要】
移位寄存器单元、驱动方法、栅极驱动电路及显示装置
本专利技术涉及显示
,特别涉及一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置。
技术介绍
随着显示技术的发展,为了保证显示装置的正常工作,像素电路可以包括开关晶体管、驱动晶体管和检测模块。其中,该检测模块可以用于检测发光器件的电压,并根据检测到的电压对驱动晶体管的阈值电压Vth进行补偿。相应的,需要设置两条栅线分别控制开关晶体管和检测模块的工作。相关技术中,每个移位寄存器单元可以包括输入电路、输出电路和下拉电路。由于像素电路需要设置两条栅线,因此每个移位寄存器单元需要设置两个输出端分别与该两条栅线连接。相应的,输出电路可以分别与两个时钟信号端、控制节点和两个输出端连接。输出电路可以在控制节点的控制下,向两个输出端分别输出该两个时钟信号端提供的时钟信号。相关技术中移位寄存器单元的工作灵活性较低。
技术实现思路
本专利技术提供了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,可以解决相关技术移位寄存器单元工作灵活性较低的问题,所述技术方案如下:第一方面,提供了一种移位寄存器单元,所述移位寄存器单元包括:输入控制电路、输出电路和下拉电路;所述输入控制电路分别与第一输入信号端、第二输入信号端和第一控制节点连接,所述输入控制电路用于响应于所述第一输入信号端输出的第一输入信号,向所述第一控制节点输出所述第一输入信号,或者响应于所述第二输入信号端输出的第二输入信号,向所述第一控制节点输出所述第二输入信号;所述输出电路分别与所述第一控制节点、第一时钟信号端、第二时钟信号端、第一输出端和第二输出端连接,所述输出 ...
【技术保护点】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:输入控制电路、输出电路和下拉电路;所述输入控制电路分别与第一输入信号端、第二输入信号端和第一控制节点连接,所述输入控制电路用于响应于所述第一输入信号端输出的第一输入信号,向所述第一控制节点输出所述第一输入信号,或者响应于所述第二输入信号端输出的第二输入信号,向所述第一控制节点输出所述第二输入信号;所述输出电路分别与所述第一控制节点、第一时钟信号端、第二时钟信号端、第一输出端和第二输出端连接,所述输出电路用于响应于所述第一控制节点,向所述第一输出端输出来自所述第一时钟信号端的第一时钟信号,以及向所述第二输出端输出来自所述第二时钟信号端的第二时钟信号;所述下拉电路分别与第二控制节点、电源端、所述第一输出端和所述第二输出端连接,所述下拉电路用于响应于所述第二控制节点,向所述第一输出端和所述第二输出端分别输出来自所述电源端的电源信号;其中,所述第一输入信号端与上一级移位寄存器单元的第一输出端连接,所述第二输入信号端与上一级移位寄存器单元的第二输出端连接。
【技术特征摘要】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:输入控制电路、输出电路和下拉电路;所述输入控制电路分别与第一输入信号端、第二输入信号端和第一控制节点连接,所述输入控制电路用于响应于所述第一输入信号端输出的第一输入信号,向所述第一控制节点输出所述第一输入信号,或者响应于所述第二输入信号端输出的第二输入信号,向所述第一控制节点输出所述第二输入信号;所述输出电路分别与所述第一控制节点、第一时钟信号端、第二时钟信号端、第一输出端和第二输出端连接,所述输出电路用于响应于所述第一控制节点,向所述第一输出端输出来自所述第一时钟信号端的第一时钟信号,以及向所述第二输出端输出来自所述第二时钟信号端的第二时钟信号;所述下拉电路分别与第二控制节点、电源端、所述第一输出端和所述第二输出端连接,所述下拉电路用于响应于所述第二控制节点,向所述第一输出端和所述第二输出端分别输出来自所述电源端的电源信号;其中,所述第一输入信号端与上一级移位寄存器单元的第一输出端连接,所述第二输入信号端与上一级移位寄存器单元的第二输出端连接。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入控制电路包括:第一输入控制子电路和第二输入控制子电路;所述第一输入控制子电路分别与所述第一输入信号端和所述第一控制节点连接,所述第一输入控制子电路用于响应于所述第一输入信号,向所述第一控制节点输出所述第一输入信号;所述第二输入控制子电路分别与所述第二输入信号端和所述第一控制节点连接,所述第二输入控制子电路用于响应于所述第二输入信号,向所述第一控制节点输出所述第二输入信号。3.根据权利要求2所述的移位寄存器单元,其特征在于,所述第一输入控制子电路包括:第一输入控制晶体管,所述第二输入控制子电路包括:第二输入控制晶体管;所述第一输入控制晶体管的栅极和第一极均与所述第一输入信号端连接,所述第一输入控制晶体管的第二极与所述第一控制节点连接;所述第二输入控制晶体管的栅极和第一极均与所述第二输入信号端连接,所述第二输入控制晶体管的第二极与所述第一控制节点连接。4.根据权利要求1所述的移位寄存器单元,其特征在于,所述输出电路包括:第一输出晶体管和第二输出晶体管;所述第一输出晶体管的栅极与所述第一控制节点连接,所述第一输出晶体管的第一极与所述第一时钟信号端连接,所述第一输出晶体管的第二极与所述第一输出端连接;所述第二输出晶体管...
【专利技术属性】
技术研发人员:袁粲,李永谦,袁志东,
申请(专利权)人:合肥鑫晟光电科技有限公司,京东方科技集团股份有限公司,
类型:发明
国别省市:安徽,34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。