当前位置: 首页 > 专利查询>英特尔公司专利>正文

基于区域的处理制造技术

技术编号:19240841 阅读:13 留言:0更新日期:2018-10-24 04:12
本发明专利技术涉及基于区域的处理。系统、设备和方法可以提供一种技术,该技术将高动态范围(HDR)图像划分为多个区域并且在每个区域的基础上确定HDR图像的亮度级别。另外,所述技术可以在每个图像的基础上基于亮度级别为多个区域中的每个区域选择编码量。

【技术实现步骤摘要】
基于区域的处理
实施例通常涉及图形处理架构。更具体地实施例涉及在图形处理架构中的基于区域的处理。
技术介绍
在无线显示器设置中,源平台(例如游戏控制台、计算机)可以编码(例如压缩)视频信号例如电影或三维(3D)游戏以无线传输到显示器。视频信号的每个帧可以以统一的方式被编码并且置于帧缓冲器,其被同步到显示器输出。帧的统一编码可以增加无线链路带宽使用、功率消耗和/或成本,特别地如果视频信号包含高动态范围(HDR)内容。附图说明通过阅读以下说明书和所附权利要求并且通过参考以下附图,实施例的各种优点对于本领域技术人员将变得显而易见,其中:图1是图示出了被配置为实施本文所描述的实施例的一个或多个方面的计算机系统的框图;图2A-图2D图示出了根据实施例的并行处理器组件;图3A-图3B是根据实施例的图形多处理器的框图;图4A-图4F图示出了其中多个GPU可通信地耦合到多个多核处理器的示例性架构;图5图示出了根据实施例的图形处理流水线;图6A是根据实施例被划分到多个区域的高动态范围(HDR)图像的示例的图示;图6B是根据实施例被划分到前景区域和背景区域的HDR图像的示例的图示;图7是根据实施例的基于区域的处理架构的示例的框图;图8A是根据实施例的操作半导体封装设备的方法的示例的流程图;图8B是根据实施例的基于亮度级别选择编码量的方法的示例的流程图;图8C是根据实施例的选择用于背景和前景区域的编码量的方法的示例的流程图;图9是根据实施例的计算系统的示例的框图;图10是根据实施例的半导体封装设备的示例的图示;图11是根据实施例的具有局部化背光能力的显示器的示例的框图;图12A是根据实施例的数据处理设备的示例的框图;图12B是根据实施例的距离确定的示例的图示;图13是根据实施例的分层显示架构的示例的框图;图14是根据实施例的包括多个显示单元的显示架构的示例的框图;和图15是根据实施例的云辅助媒体递送架构的示例的框图;图16-图18是根据实施例的数据处理系统的概况的示例的框图;图19是根据实施例的图形处理引擎的示例的框图;图20-图22是根据实施例的执行单元的示例的框图;图23是根据实施例的图形流水线的示例的框图;图24A-图24B是根据实施例的图形流水线编程的示例的框图;图25是根据实施例的图形软件架构的示例的框图;图26是根据实施例的知识产权(IP)核心开发系统的示例的框图;和图27是根据实施例的芯片集成电路上的系统的示例的框图。具体实施方式在以下描述中,阐述了许多具体细节以提供对本专利技术更全面的理解。然而,对于本领域技术人员来说显而易见的是,可以在没有这些具体细节中的一个或多个的情况下实践本专利技术。在其他实例中,为了避免模糊本专利技术,没有描述熟知的特征。系统概述图1是图示出了被配置为实施本文所描述的实施例的一个或多个方面的计算系统100的框图。计算系统100包括具有经由互连路径进行通信的一个或多个处理器102和系统存储器104的处理子系统101,该互连路径可以包括存储器中枢105。存储器中枢105可以是芯片组组件内的单独组件,或者可以被集成在一个或多个处理器102内。存储器中枢105经由通信链路106来与I/O子系统111耦合。I/O子系统111包括I/O中枢107,其可以能够使计算系统100接收来自一个或多个输入设备108的输入。另外,I/O中枢107可以使得可以被包括在一个或多个处理器102中的显示控制器向一个或多个显示设备110A提供输出。在一个实施例中,与I/O中枢107耦合的一个或多个显示设备110A可以包括本地、内部或嵌入式显示设备。在一个实施例中,处理子系统101包括经由总线或其他通信链路113而耦合到存储器中枢105的一个或多个并行处理器112。通信链路113可以是任何数量的基于标准的通信链路技术或协议之一,诸如但不限于PCIExpress,或者可以是厂商特定的通信接口或通信结构。在一个实施例中,一个或多个并行处理器112形成计算集中的并行或向量处理系统,其包括大量处理核心和/或处理集群,诸如许多集成核心(MIC)处理器。在一个实施例中,一个或多个并行处理器112形成图形处理子系统,其可以将像素输出到经由I/O中枢107耦合的一个或多个显示设备110A中的一个。一个或多个并行处理器112还可以包括显示控制器和显示接口(未示出)以实现至一个或多个显示设备110B的直接连接。在I/O子系统111内,系统储存单元114可以连接到I/O中枢107以提供用于计算系统100的储存机制。I/O开关116可以用来提供接口机制以实现I/O中枢107与诸如网络适配器118和/或无线网络适配器119之类的可以被集成到平台中的其他组件以及可以经由一个或多个插入式设备120而被添加的各种其他设备之间的连接。网络适配器118可以是以太网适配器或另一个有线网络适配器。无线网络适配器119可以包括Wi-Fi、蓝牙、近场通信(NFC)或包括一个或多个无线无线电的其他网络设备中的一个或多个。计算系统100可以包括未明确示出的其他组件,包括USB或其他端口连接、光储存驱动器、视频捕获设备等等,也可以被连接到I/O中枢107。对图1中的各种组件进行互连的通信路径可以使用诸如基于PCI(外围组件互连)的协议(例如PCI-Express)或任何其他总线或点对点通信接口和/或(一个或多个)协议(诸如NV-Link高速互连或本领域中已知的互连协议)之类的任何合适的协议来实现。在一个实施例中,一个或多个并行处理器112并入了针对图形和视频处理而优化的电路,包括例如视频输出电路,并且构成图形处理单元(GPU)。在另一个实施例中,一个或多个并行处理器112并入了针对通用处理而优化的电路,同时保留底层计算架构,这在本文中被更详细地描述。在又另一个实施例中,计算系统100的组件可以与单个集成电路上的一个或多个其他系统元件集成。例如,可以将一个或多个并行处理器112、存储器中枢105、(一个或多个)处理器102和I/O中枢107集成到片上系统(SoC)集成电路中。可替代地,可以将计算系统100的组件集成到单个封装中以形成系统封装(SIP)配置。在一个实施例中,可以将计算系统100的组件的至少一部分集成到多芯片模块(MCM)中,其可以与其他多芯片模块互连成模块化计算系统。应该理解,本文所示出的计算系统100是说明性的,并且变化和修改是可能的。包括桥接器的数量和布置、(一个或多个)处理器102的数量以及(一个或多个)并行处理器112的数量的连接拓扑可以根据需要进行修改。例如,在一些实施例中,系统存储器104不是通过桥接器而是直接连接到(一个或多个)处理器102,而其他设备经由存储器中枢105和(一个或多个)处理器102来与系统存储器104通信。在其他替代拓扑中,(一个或多个)并行处理器112连接到I/O中枢107或直接连接到一个或多个处理器102中的一个,而不是连接到存储器中枢105。在其他实施例中,可以将I/O中枢107和存储器中枢105集成到单个芯片中。一些实施例可以包括经由多个插座附接的(一个或多个)处理器102的两个或更多集合,其可以与(一个或多个)并行处理器112的两个或更多实例耦合。本文所示出的一些特定组件是可选的,并且可能不包括在计算系统1本文档来自技高网...

【技术保护点】
1.一种性能增强的计算系统,包括:发射器,用于输出高动态范围(HDR)图像;存储器,包括一组指令;以及处理器,其中当被处理器执行时,所述指令导致所述系统以:将HDR图像划分为多个区域;在每个区域的基础上确定HDR图像的亮度级别;以及在每个区域的基础上基于亮度级别为多个区域中的每个区域选择编码量。

【技术特征摘要】
2017.04.10 US 15/4838541.一种性能增强的计算系统,包括:发射器,用于输出高动态范围(HDR)图像;存储器,包括一组指令;以及处理器,其中当被处理器执行时,所述指令导致所述系统以:将HDR图像划分为多个区域;在每个区域的基础上确定HDR图像的亮度级别;以及在每个区域的基础上基于亮度级别为多个区域中的每个区域选择编码量。2.根据权利要求1所述的系统,其中指令当被执行时导致所述计算系统以:初始化第一阈值和第二阈值,其中第二阈值大于或等于第一阈值;如果亮度级别超过第二阈值,减少编码量,其中减少的编码量用于减少图像压缩;以及如果亮度级别不超过第一阈值,增加编码量,其中增加的编码量用于增加图像压缩。3.根据权利要求1所述的系统,还包括编解码器,用于以第一编码量编码多个区域中的第一区域以及以第二编码量编码多个区域中的第二区域。4.根据权利要求1所述的系统,其中指令当被执行时导致所述计算系统以:检测多个区域中的一个或多个前景区域;以及减少一个或多个前景区域中的编码量,其中减少的编码量是用于减少图像压缩。5.根据权利要求1所述的系统,其中指令当被执行时导致所述计算系统以:检测多个区域中的一个或多个背景区域;以及增加一个或多个背景区域中的编码量,其中增加的编码量是用于增加图像压缩。6.根据权利要求1-5中任一个所述的系统,其中指令当被执行时导致所述计算系统生成用于HDR图像的亮度直方图。7.一种半导体封装设备,包括:衬底;以及与衬底耦合的逻辑,其中所述逻辑被实现在可配置逻辑或固定功能硬件逻辑中一个或多个,所述逻辑用于:将高动态范围(HDR)图像划分为多个区域;在每个区域的基础上确定HDR图像的亮度级别;以及在每个区域的基础上基于亮度级别为多个区域中的每个区域选择编码量。8.根据权利要求7所述的设备,其中所述逻辑用于:初始化第一阈值和第二阈值,其中第二阈值大于或等于第一阈值;如果亮度级别超过第二阈值,减少编码量,其中减少的编码量用于减少图像压缩;以及如果亮度级别不超过第一阈值,增加编码量,其中增加的编码量用于增加图像压缩。9.根据权利要求7所述的设备,其中所述逻辑用于:以第一编码量编码多个区域中的第一区域;以及以第二编码量编码多个区域中的第二区域。10.根据权利要求7所述的设备,其中所述逻辑用于:检测多个区域中的一个或多个前景区域;以及减少一个或多个前景区域中的编码量,其中减少的编码量是用于减少图像压缩。11.根据权利要求7所述的设备,其中所述逻辑用于:检测多个区域中的一个或多个背景区域;以及增加一个或多个背景区域中的编码量...

【专利技术属性】
技术研发人员:S坎布哈特拉C王K帕里克G史密斯
申请(专利权)人:英特尔公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1