一种基于Verilog的判题装置、方法及系统制造方法及图纸

技术编号:19060370 阅读:28 留言:0更新日期:2018-09-29 12:52
本发明专利技术公开了一种基于Verilog的判题装置,包括录入模块、处理模块、判定模块以及输出模块,可以对用户输入的Verilog答案信息进行仿真处理并进行判定,最后通过输出模块将判定结果输出到用户,可以实现对Verilog硬件语言作业的自动判题;本发明专利技术采用的一种基于Verilog的判题方法,可以对Verilog答案信息进行自动判题,同时还能对仿真结果中的波形信息进行转换,从而将对波形信息的对比转换成其他形式的信息的对比,方便判题,可以减少教师的工作量;本发明专利技术的一种基于Verilog的判题系统,包括浏览器、处理器和寄存器,可以实现对Verilog答案信息的自动判题,并且可以通过浏览器在任意地方上传Verilog答案信息。

【技术实现步骤摘要】
一种基于Verilog的判题装置、方法及系统
本专利技术涉及信息
,特别是一种基于Verilog的判题装置、方法及系统。
技术介绍
目前,多数学校的计算机相关专业都开发了自己的在线测评系统,例如C/C++、Java、Python等语言的在线练习评判系统,大多采用后台沙盒运行学生提交代码,然后根据程序输出,同数据库中正确答案相对比,得出结论。然而对于电子或通信等领域的学生,大部分都会学习数字系统设计课程,都会用到Verilog/VHDL语言,Verilog广义上讲也是编程语言的一种,用来设计电路,但是由于其输出不仅有文本文件,还有波形文件,所以并不能使用上述C、java等语言的判题系统。现在的教学环境中使用,普遍的情况还是学生的编程作业通过FTP,Email等方式提交给老师,由老师直接对程序以及程序的相关文档进行批改和打分,大批量的作业修改对老师来说是一件费时费力且容易出错的重复劳动,而且学生收到老师的反馈也不及时。
技术实现思路
为解决上述问题,本专利技术的目的在于提供一种基于Verilog的判题装置、方法及系统,可以对Verilog的编程作业自动进行批改。本专利技术解决其问题所采用的技术方案是:一种基于Verilog的判题装置,包括用于接收用户的Verilog答案信息的录入模块、用于对用户的Verilog答案信息进行仿真处理的处理模块、预设参数的判定模块以及将判定结果传输到用户的输出模块,所述录入模块将接收的Verilog答案信息传输到处理模块,处理模块对Verilog答案信息进行处理后传输到判定模块,判定模块根据预设参数对处理后的Verilog答案信息进行判定后通过输出模块输出。进一步,所述处理模块包括用于检测Verilog答案信息的文件类型是否符合格式要求的检测反馈模块,当检测反馈模块检测到Verilog答案信息的文件类型不符合格式要求时,将检测结果通过输出模块输出到用户。进一步,所述处理模块还包括用于对Verilog答案信息进行仿真的仿真模块,所述仿真模块与检测反馈模块连接,当检测反馈模块检测到Verilog答案信息的文件类型符合格式要求时,将Verilog答案信息传输到仿真模块,经仿真模块进行处理后传输到判定模块进行判定。进一步,所述处理模块还包括用于将仿真结果进行转换的转换模块,所述转换模块将转换的结果传输到判定模块,由判定模块对转换的结果进行判定,并通过输出模块输出到用户。一种基于Verilog的判题方法,包括以下步骤:A、接收Verilog答案信息;B、利用仿真工具对Verilog答案信息进行仿真,生成仿真结果,其中仿真结果包括程序执行结果、代码错误信息以及波形信息;C、对波形信息进行转换得到转换后的信息;D、根据预设的参数对程序执行结果以及转换后的信息进行判定,得到判定结果;E、输出结果。进一步,所述步骤A接收Verilog答案信息,其中Verilog答案信息包括题目信息、Verilog代码以及测试用例。进一步,所述步骤A在接收Verilog答案信息后,检测Verilog答案信息的文件类型是否符合格式要求,若不符合,进入步骤E,若符合,进入步骤B。进一步,所述步骤B中,利用开源仿真工具IcarusVerilog对Verilog答案信息进行编译仿真得到仿真结果。进一步,所述步骤C中,采用脚本程序将波形信息转换成字符串信息。进一步,所述步骤C中,采用开源软件或者HTML5中的Canvas技术将波形信息转换成图片信息。进一步,所述步骤D根据预设的参数对程序执行结果以及转换后的信息进行判定,其中预设的参数为预先设置好的测试用例。一种基于Verilog的判题系统,包括:浏览器,用于供用户录入Verilog答案信息;处理器,用于对Verilog答案信息进行处理;寄存器,用于存储处理器可执行的指令;所述处理器根据寄存器的指令执行以下步骤:利用仿真工具对Verilog答案信息进行仿真,生成仿真结果,其中仿真结果包括程序执行结果、代码错误信息以及波形信息;对波形信息进行转换得到转换后的信息;根据预设的参数对程序执行结果以及转换后的信息进行判定,得到判定结果;输出结果。本专利技术的有益效果是:本专利技术采用的一种基于Verilog的判题装置,包括录入模块、处理模块、判定模块以及输出模块,可以对用户输入的Verilog答案信息进行仿真处理,并根据预设的参数对处理后的结果进行判定,然后通过输出模块将判定结果输出到用户,可以实现对Verilog硬件语言作业的自动判题,减少教师的工作量;本专利技术采用的一种基于Verilog的判题方法,可以对Verilog答案信息进行自动判题,并且还可以检测Verilog答案信息的格式要求,同时还能对仿真结果中的波形信息进行转换,从而将对波形信息的对比转换成其他形式的信息的对比,方便判题,可以减少教师的工作量;本专利技术采用的一种基于Verilog的判题系统,用户可以通过浏览器上传Verilog答案信息,然后处理器会对Verilog答案信息进行仿真、转换以及判定后得到判定结果,然后将结果输出到用户,可以实现对Verilog答案信息的自动判题。附图说明下面结合附图和实例对本专利技术作进一步说明。图1是本专利技术一种基于Verilog的判题装置的原理框图;图2是本专利技术一种基于Verilog的判题方法的流程图;图3是本专利技术一种基于Verilog的判题系统的原理框图。具体实施方式参照图1,本专利技术的一种基于Verilog的判题装置,包括录入模块1、处理模块2、判定模块3以及输出模块4,本专利技术的判题装置,针对的是硬件编程语言Verilog的判题,可以对用户输入的Verilog答案信息进行自动判题,并将判题的结果反馈到用户,用户可以根据结果对自己的答案信息进行修改,并可以重新上传答案信息,通过本专利技术的判题装置,可以减少教师的工作量,同时还可以使学生不断的测试修改自己的程序,锻炼学生的编程能力。本专利技术首先通过录入模块1接收用户的Verilog答案信息,然后将Verilog答案信息传输到处理模块2中,由处理模块2对Verilog答案信息进行仿真处理,并将处理后的结果传输到判定模块3中,判定模块3内置有预设参数,将预设参数与处理模块2处理后的结果进行比较判定,从而可以得到判定的结果,该结果即为整个自动判题过程的最终结果,然后通过输出模块4将最终的结果输出到用户,用户即可以根据结果对自己的程序进行修改并再次上传答案信息,相比于传统的手动判题,大大的缩短了判题的时间,减少了教师的工作量,同时也对学生的学习起到了一定的帮助。为了防止用户上传的答案信息有误,在处理模块2内先设置了一个检测反馈模块21,录入模块1录入的用户的Verilog答案信息首先经过检测反馈模块21,检测反馈模块21用于检测Verilog答案信息的文件类型是否符合格式要求,当检测反馈模块21检测到Verilog答案信息的文件类型不符合格式要求时,将检测结果通过输出模块4输出到用户,用户根据输出结果修改其Verilog答案信息的类型、文件大小等,通过设置检测反馈模块21可以确保学生上传的Verilog答案信息的文件类型是正确的,可以减少对不符合格式要求的Verilog答案信息进行不必要的计算。处理模块2还包括仿真模块22和转换模块23,当检测反馈模块21检测本文档来自技高网...

【技术保护点】
1.一种基于Verilog的判题装置,其特征在于:包括用于接收用户的Verilog答案信息的录入模块(1)、用于对用户的Verilog答案信息进行仿真处理的处理模块(2)、预设参数的判定模块(3)以及将判定结果传输到用户的输出模块(4),所述录入模块(1)将接收的Verilog答案信息传输到处理模块(2),处理模块(2)对Verilog答案信息进行处理后传输到判定模块(3),判定模块(3)根据预设参数对处理后的Verilog答案信息进行判定后通过输出模块(4)输出。

【技术特征摘要】
1.一种基于Verilog的判题装置,其特征在于:包括用于接收用户的Verilog答案信息的录入模块(1)、用于对用户的Verilog答案信息进行仿真处理的处理模块(2)、预设参数的判定模块(3)以及将判定结果传输到用户的输出模块(4),所述录入模块(1)将接收的Verilog答案信息传输到处理模块(2),处理模块(2)对Verilog答案信息进行处理后传输到判定模块(3),判定模块(3)根据预设参数对处理后的Verilog答案信息进行判定后通过输出模块(4)输出。2.根据权利要求1所述的一种基于Verilog的判题装置,其特征在于:所述处理模块(2)包括用于检测Verilog答案信息的文件类型是否符合格式要求的检测反馈模块(21),当检测反馈模块(21)检测到Verilog答案信息的文件类型不符合格式要求时,将检测结果通过输出模块(4)输出到用户。3.根据权利要求2所述的一种基于Verilog的判题装置,其特征在于:所述处理模块(2)还包括用于对Verilog答案信息进行仿真的仿真模块(22),所述仿真模块(22)与检测反馈模块(21)连接,当检测反馈模块(21)检测到Verilog答案信息的文件类型符合格式要求时,将Verilog答案信息传输到仿真模块(22),经仿真模块(22)进行处理后传输到判定模块(3)进行判定。4.根据权利要求3所述的一种基于Verilog的判题装置,其特征在于:所述处理模块(2)还包括用于将仿真结果进行转换的转换模块(23),所述转换模块(23)将转换的结果传输到判定模块(3),由判定模块(3)对转换的结果进行判定,并通过输出模块(4)输出到用户。5.一种基于Verilog的判题方法,其...

【专利技术属性】
技术研发人员:姜楠王军杨青
申请(专利权)人:佛山市顺德区中山大学研究院广东顺德中山大学卡内基梅隆大学国际联合研究院中山大学
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1