移位寄存单元、栅极驱动电路和显示面板制造技术

技术编号:18957935 阅读:23 留言:0更新日期:2018-09-15 16:05
本实用新型专利技术提供一种移位寄存单元,包括:两个传输门电路和三个反相器;其中第一个传输门电路的输入端作为移位寄存单元的输入端;第一个反相器的输入端和第一个传输门电路的输出端相连;第二个反相器的输入端和第一个反相器的输出端相连;第二个传输门电路的输入端和第二个反相器的输出端相连;第三个反相器的输入端和第二个传输门电路的输出端相连;第三个反相器的输出端与第二个反相器的输入端相连;第二个反相器的输出端作为移位寄存单元的输出端;两个传输门电路均与两个时钟信号端相连,用以在两个时钟信号端输入的时钟信号控制下一个打开另一个关闭。本实用新型专利技术提供新型且结构简单的移位寄存单元、栅极驱动电路和显示面板。

【技术实现步骤摘要】
移位寄存单元、栅极驱动电路和显示面板
本技术涉及显示
,具体地,涉及一种移位寄存单元、栅极驱动电路和显示面板。
技术介绍
随着液晶显示技术的发展,智能手表、健康监测器等可穿戴显示设备越来越普及,故,用于可穿戴设备的显示面板的设计逐渐兴起。由于可穿戴显示设备的显示面板的尺寸较小,故,用芯片驱动栅极的方式,不仅会增加显示面板的生产工序和成本,而且还不能实现窄边框设计,因此,在现有的产品中,常用的设计为基于LTPSCMOS工艺,在基板上分别制作P型TFT管和N型TFT管,然后用两种不同类型的管子组建各种不同结构的逻辑电路,实现不同的功能,最后将各种逻辑电路组合到一起,构建栅极驱动电路,这样可以充分利用不同类型管子的特点,相互弥补,简便快捷地传递数字信号,相比使用单一类型TFT管构建栅极驱动电路(如a-Si产品)有很大优势。然而,现有的移位寄存单元的电路结构单一且结构复杂。
技术实现思路
本技术针对现有技术中存在的上述技术问题之一,提供一种移位寄存单元、栅极驱动电路和显示面板,结构简单。本技术提供一种移位寄存单元,包括移位寄存器;所述移位寄存器包括:两个传输门电路电路和三个反相器;其中第一个传输门电路的输入端作为移位寄存单元的输入端;第一个反相器的输入端和第一个传输门电路的输出端相连;第二个反相器的输入端和第一个反相器的输出端相连;第二个传输门电路的输入端和第二个反相器的输出端相连;第三个反相器的输入端和第二个传输门电路的输出端相连;第三个反相器的输出端与第二个反相器的输入端相连;第二个反相器的输出端作为移位寄存单元的输出端;两个所述传输门电路均与两个时钟信号端相连,用以在两个时钟信号端输入的时钟信号控制下一个打开另一个关闭。优选地,还包括:整形电路;所述整形电路的第一输入端和所述第二个反相器的输出端相连;所述整形电路的第二输入端与时序控制端相连;所述整形电路的输出端作为移位寄存单元的输出端;所述整形电路用于在时序控制端输入的时序控制信号下调整第二个反相器输出的脉冲宽度。优选地,还包括:缓冲过滤电路;所述缓冲过滤电路的输入端与所述整形电路的输出端相连;所述缓冲过滤电路的输出端作为移位寄存单元的输出端;所述缓冲过滤电路用于缓冲且滤掉毛刺信号。优选地,所述缓冲过滤电路包括两个串接的反相器。优选地,所述传输门电路包括:P型晶体管和N型晶体管;P型晶体管的控制端和N型晶体管的控制端与两个时钟信号端一一对应相连;P型晶体管的第一极和N型晶体管的第一极相连,且作为传输门电路的输入端;P型晶体管的第二极和N型晶体管的第二极相连,且作为传输门电路的输出端。优选地,所述反相器包括:P型晶体管和N型晶体管,P型晶体管的控制端和N型晶体管的控制端相连,作为反相器的输入端;P型晶体管的第一极和N型晶体管的第一极相连,且作为反相器的输出端;P型晶体管的第二极和N型晶体管的第二极与两个电平信号端一一对应相连。优选地,所述整形电路为与门电路;所述与门电路包括:三对P型晶体管和N型晶体管;第一对P型晶体管和N型晶体管,二者的控制极相连,作为与门电路的第一输入端,二者的第一极与两个电平信号端一一对应相连;P型晶体管的第二极与第二对中的P型晶体管的第二极相连;N型晶体管的第二极与第二对中的N型晶体管的第一极相连;第二对P型晶体管和N型晶体管,二者的控制极相连,作为与门电路的第二输入端;P型晶体管的第一极与一个电平信号端相连;二者的第二极相连;第三对P型晶体管和N型晶体管,二者的控制极相连且与第二对中P型晶体管的第二极相连;二者的第二极相连,作为与门电路的输出端;二者的第一极与两个电平信号端一一对应相连。本技术还提供一种栅极驱动电路,包括多个上述提供的移位寄存单元,用于一一对应驱动多行像素;上一行的所述移位寄存单元的第二个反相器的输出端与下一行的所述移位寄存单元的输入端相连。本技术还提供一种显示面板,包括上述栅极驱动电路。优选地,还包括驱动芯片;所述驱动芯片用于直接向所述栅极驱动电路中移位寄存单元的两个时钟信号端提供时钟信号。本技术具有以下有益效果:本技术提供一种新型且结构简单的移位寄存单元,包括移位寄存器,移位寄存器包括:两个传输门电路电路和三个反相器;第一个传输门电路的输入端作为移位寄存单元的输入端;第一个反相器的输入端和第一个传输门电路的输出端相连;第二个反相器的输入端和第一个反相器的输出端相连;第二个传输门电路的输入端和第二个反相器的输出端相连;第三个反相器的输入端和第二个传输门电路的输出端相连;第三个反相器的输出端与第二个反相器的输入端相连;第二个反相器的输出端作为移位寄存单元的输出端;两个传输门电路均与两个时钟信号端相连,用以在两个时钟信号端输入的时钟信号控制下一个打开另一个关闭。附图说明图1a为本技术实施例一提供的第一种移位寄存单元的示意图;图1b为图1a所示的移位寄存单元的具体电路图;图1c为图1a所示的移位寄存单元的工作时序图;图2a为本技术实施例二提供的第二种移位寄存单元的示意图;图2b为图2a所示的移位寄存单元的具体电路图;图3为图1和图2中传输门电路电路的具体电路和符号;图4为图1和图2中反相器的具体电路和符号;图5为图2中与门电路的具体电路和符号;图6为图2中缓冲过滤电路的具体电路和符号;图7为图2a和图2b所示移位寄存单元的工作时序图;图8a为本技术提供的栅极驱动电路相邻两行像素的移位寄存单元的示意图;图8b为图8a所示的具体的电路图;图8c为图8a所示的工作时序图。具体实施方式为使本领域的技术人员更好地理解本技术的技术方案,下面结合附图和具体实施方式对本技术所提供的移位寄存单元、栅极驱动电路和显示面板作进一步详细描述。实施例1:图1a为本技术实施例一提供的第一种移位寄存单元的示意图;图1b为图1a所示的移位寄存单元的具体电路图;请参阅图1a和图1b,本技术提供的移位寄存单元,包括:移位寄存器,移位寄存器包括两个传输门电路1、2和三个反相器3-5;其中,第一个传输门电路1的输入端作为移位寄存单元的输入端;第一个反相器3的输入端和第一个传输门电路1的输出端相连;第二个反相器4的输入端和第一个反相器3的输出端相连;第二个传输门电路2的输入端和第二个反相器4的输出端相连;第三个反相器5的输入端和第二个传输门电路2的输出端相连;第三个反相器5的输出端与第二个反相器4的输入端相连;第二个反相器4的输出端作为移位寄存单元的输出端;两个传输门电路1和2均与两个时钟信号端CLK、CLKB相连,用以在两个时钟信号端输入的时钟信号控制下一个打开另一个关闭。其中,当传输门电路在打开时,传输门电路的输入端的信号可传输过去自输出端输出,逻辑表达式为Y(输出)=A(输入);当传输门电路在关闭时,传输门电路的输入端的信号不能够传输过去。反相器的功能是:逻辑表达式为例如,当反相器的输入信号为高电平时,则输出信号为低电平;当反相器的输入信号为低电平时,则输出信号为高电平。在本实施例中,传输门电路1的具体电路优选为如图3所示,传输门电路1包括:P型晶体管M1和N型晶体管M2;P型晶体管M1的控制端与时钟信号端CLK相连,N型晶体管M2的控制端与时钟信号端CLKB相连;P型晶体管M本文档来自技高网...

【技术保护点】
1.一种移位寄存单元,其特征在于,包括移位寄存器;所述移位寄存器包括:两个传输门电路和三个反相器;其中第一个传输门电路的输入端作为移位寄存单元的输入端;第一个反相器的输入端和第一个传输门电路的输出端相连;第二个反相器的输入端和第一个反相器的输出端相连;第二个传输门电路的输入端和第二个反相器的输出端相连;第三个反相器的输入端和第二个传输门电路的输出端相连;第三个反相器的输出端与第二个反相器的输入端相连;第二个反相器的输出端作为移位寄存单元的输出端;两个所述传输门电路均与两个时钟信号端相连,用以在两个时钟信号端输入的时钟信号控制下一个打开另一个关闭。

【技术特征摘要】
1.一种移位寄存单元,其特征在于,包括移位寄存器;所述移位寄存器包括:两个传输门电路和三个反相器;其中第一个传输门电路的输入端作为移位寄存单元的输入端;第一个反相器的输入端和第一个传输门电路的输出端相连;第二个反相器的输入端和第一个反相器的输出端相连;第二个传输门电路的输入端和第二个反相器的输出端相连;第三个反相器的输入端和第二个传输门电路的输出端相连;第三个反相器的输出端与第二个反相器的输入端相连;第二个反相器的输出端作为移位寄存单元的输出端;两个所述传输门电路均与两个时钟信号端相连,用以在两个时钟信号端输入的时钟信号控制下一个打开另一个关闭。2.根据权利要求1所述的移位寄存单元,其特征在于,还包括:整形电路;所述整形电路的第一输入端和所述第二个反相器的输出端相连;所述整形电路的第二输入端与时序控制端相连;所述整形电路的输出端作为移位寄存单元的输出端;所述整形电路用于在时序控制端输入的时序控制信号下调整第二个反相器输出的脉冲宽度。3.根据权利要求2所述的移位寄存单元,其特征在于,还包括:缓冲过滤电路;所述缓冲过滤电路的输入端与所述整形电路的输出端相连;所述缓冲过滤电路的输出端作为移位寄存单元的输出端;所述缓冲过滤电路用于缓冲且滤掉毛刺信号。4.根据权利要求3所述的移位寄存单元,其特征在于,所述缓冲过滤电路包括两个串接的反相器。5.根据权利要求1所述的移位寄存单元,其特征在于,所述传输门电路包括:P型晶体管和N型晶体管;P型晶体管的控制端和N型晶体管的控制端与两个时钟信号端一一对应相连;P型晶体管的第一极和N型晶体管的第一极相连,且作为传输门电路的输入端;P型晶体管的第...

【专利技术属性】
技术研发人员:王张萌陈怡敏
申请(专利权)人:合肥京东方光电科技有限公司京东方科技集团股份有限公司
类型:新型
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1