一种基于单位脉冲响应的链路时延测量方法及装置制造方法及图纸

技术编号:18530064 阅读:20 留言:0更新日期:2018-07-25 14:52
本发明专利技术公开了一种基于单位脉冲响应的链路时延测量方法,包括:获取包含全零数据的输出信号;检测所述输出信号的零值长度,验证所述零值长度达到预设阈值时,产生单位脉冲数字响应信号,并启动时延测量计数器;对所述单位脉冲数字响应信号进行检测,检测到所述单位脉冲数字响应信号的最大峰值时,关闭所述时延测量计数器,并将所述时延测量计数器的计数值除以所述时延测量计数器的工作频率得到的计算结果,作为上行或下行数字链路的时延值。本发明专利技术还同时公开了一种基于单位脉冲响应的链路时延测量装置。

【技术实现步骤摘要】
一种基于单位脉冲响应的链路时延测量方法及装置
本专利技术涉及通讯领域中的时延测量技术,尤其涉及一种基于单位脉冲响应的链路时延测量方法及装置。
技术介绍
在无线通信系统中,为了避免同一射频单元内的上行链路和下行链路相互干扰,或者为了避免多个射频单元与基带单元连接时,各个射频单元之间产生的干扰,通常需要测量射频单元和基带单元之间每条上下行链路的时延值,并将测量到的时延值上报给基带单元,以便基带单元统一做时延补偿处理,从而保证系统的接收数据和发送数据同步。一般来说,射频单元和基带单元之间的上下行链路的时延值主要包括三部分,分别是:光纤时延、模拟链路时延和数字链路时延。其中,光纤时延和光纤长度有关,因此,对于光纤长度固定的链路来说,光纤时延为固定时延;模拟链路时延与模拟器件如模数转换器(ADC,AnalogtoDigitalConverter)或数模转换器(DAC,DigitaltoAnalogConverter)有关,因此,对于指定的单板来说,模拟链路时延也为固定时延;数字链路时延和通信制式,例如全球移动通信系统(GSM,GlobalSystemforMobilecommunication)、通用移动通信系统(UMTS,UniversalMobileTelecommunicationsSystem)、码分多址(CDMA,CodeDivisionMultipleAccess)、时分同步码分多址(TD-SCDMA,TimeDivision-SynchronousCodeDivisionMultipleAccess)、长期演进(LTE,LongTermEvolution)等相关,而对于不同的通信制式来说,在链路上使用的处理单元存在差异,比如滤波器的阶数不同,这样,就会导致信号在链路上传播的时延不同,因此,数字链路时延为一种可变时延。图1给出了现有的下行链路示意图,如图1所示,所谓下行链路时延,是指测量信号从基带单元的光口传输到射频单元的射频口所产生的总时延。其中,在射频单元内部,从光口到DAC接口的时延为下行数字链路时延;从DAC接口到射频口的时延为下行模拟链路时延。图2给出了现有的上行链路示意图,如图2所示,所谓上行链路时延,是指测量信号从射频单元的射频口传输到基带单元的光口所产生的总时延。其中,在射频单元内部,从射频口到ADC接口的时延为上行模拟链路时延;从ADC接口到光口的时延为上行数字链路时延。目前,对于射频单元上行链路和下行链路的时延测量,需要借助外部仪器设备如基带单元、信号源和频谱仪等仪器仪表,且上行方向上,由信号源发送数据,基带单元解调数据;下行方向上,由基带单元发送数据,频谱仪解调数据。虽然利用上述方法可以直接测量射频单元内部的模拟链路和数字链路的总时延值,但由于现有的射频单元都支持多模制式场景,因此,在不同通信制式场景下,都需要对数字链路时延进行单独测量,这样,很容易造成多模场景的时延测量工作比较繁琐。
技术实现思路
有鉴于此,本专利技术实施例期望提供一种基于单位脉冲响应的链路时延测量方法及装置,不仅能简化测量步骤,还可以降低对测试环境的依赖性,提高测试效率。为达到上述目的,本专利技术实施例的技术方案是这样实现的:本专利技术实施例提供一种基于单位脉冲响应的链路时延测量方法,所述方法包括:获取包含全零数据的输出信号;检测所述输出信号的零值长度,验证所述零值长度达到预设阈值时,产生单位脉冲数字响应信号,并启动时延测量计数器;对所述单位脉冲数字响应信号进行检测,检测到所述单位脉冲数字响应信号的最大峰值时,关闭所述时延测量计数器,并将所述时延测量计数器的计数值除以所述时延测量计数器的工作频率得到的计算结果,作为上行或下行数字链路的时延值。上述方案中,在所述获取包含全零数据的输出信号之前,所述方法还包括:将上行或下行数字链路的输入端切换至测试数据通路,以及将上行或下行数字链路的输出端切换至峰值检测通路。上述方案中,所述产生单位脉冲数字响应信号,包括:根据接收到的启动单位脉冲数字信号的输出请求信号,得到所述单位脉冲数字信号;根据所述单位脉冲数字信号对数字链路的激励,得到单位脉冲数字响应信号。上述方案中,所述时延测量计数器以上行或下行数字链路的工作时钟为计数单位进行计数。本专利技术实施例提供一种基于单位脉冲响应的链路时延测量装置,所述装置包括:信号发生模块、信号检测模块、时延测量模块;其中,所述信号发生模块,用于获取包含全零数据的输出信号,以及检测所述输出信号的零值长度,验证所述零值长度达到预设阈值时,产生单位脉冲数字响应信号,并启动时延测量计数器;所述信号检测模块,用于对所述单位脉冲数字响应信号进行检测,检测到所述单位脉冲数字响应信号的最大峰值时,关闭所述时延测量计数器;所述时延测量模块,用于将所述时延测量计数器的计数值除以所述时延测量计数器的工作频率得到的计算结果,作为上行或下行数字链路的时延值。上述方案中,所述装置还包括:路由切换模块,用于在所述信号发生模块获取包含全零数据的输出信号之前,将上行或下行数字链路的输入端切换至测试数据通路,以及将上行或下行数字链路的输出端切换至峰值检测通路。上述方案中,所述信号发生模块,具体用于:根据接收到的启动单位脉冲数字信号的输出请求信号,得到所述单位脉冲数字信号;根据所述单位脉冲数字信号对数字链路的激励,得到单位脉冲数字响应信号。本专利技术实施例提供一种基于单位脉冲响应的链路时延测量方法,所述方法包括:获取至少一种制式场景的上行或下行链路的固定时延值;根据上述任一项所述的基于单位脉冲响应的链路时延测量方法,得到至少一种制式场景的上行或下行数字链路的时延值;将所述上行或下行链路的固定时延值和所述上行或下行数字链路的时延值相加,得到上行或下行链路的总时延值。上述方案中,所述固定时延值包括:光纤时延值和模拟链路时延值。本专利技术实施例还提供一种基于单位脉冲响应的链路时延测量装置,所述装置包括:第一获取模块、第二获取模块、计算模块;其中,所述第一获取模块,用于获取至少一种制式场景的上行或下行链路的固定时延值;所述第二获取模块,用于获取至少一种制式场景的上行或下行数字链路的时延值;其中,所述第二获取模块为上述任一项所述的基于单位脉冲响应的链路时延测量装置;所述计算模块,用于将所述上行或下行链路的固定时延值和所述上行或下行数字链路的时延值相加,得到上行或下行链路的总时延值。上述方案中,所述第一获取模块,具体用于获取至少一种制式场景的上行或下行链路的光纤时延值和模拟链路时延值。本专利技术实施例提供的基于单位脉冲响应的链路时延测量方法及装置,获取包含全零数据的输出信号;检测所述输出信号的零值长度,验证所述零值长度达到预设阈值时,产生单位脉冲数字响应信号,并启动时延测量计数器;对所述单位脉冲数字响应信号进行检测,检测到所述单位脉冲数字响应信号的最大峰值时,关闭所述时延测量计数器,并将所述时延测量计数器的计数值除以所述时延测量计数器的工作频率得到的计算结果,作为上行或下行数字链路的时延值。如此,利用单位脉冲数字响应信号在时域中存在有最大峰值的特点,在不改变工作环境和链路处理功能的情况下,实现上行或下行数字链路时延的在线测量;同时,本专利技术实施例通过链路内部的数字电路得到可变时延值,再加上固定时延值,即可得到链路本文档来自技高网
...

【技术保护点】
1.一种基于单位脉冲响应的链路时延测量方法,其特征在于,所述方法包括:获取包含全零数据的输出信号;检测所述输出信号的零值长度,验证所述零值长度达到预设阈值时,产生单位脉冲数字响应信号,并启动时延测量计数器;对所述单位脉冲数字响应信号进行检测,检测到所述单位脉冲数字响应信号的最大峰值时,关闭所述时延测量计数器,并将所述时延测量计数器的计数值除以所述时延测量计数器的工作频率得到的计算结果,作为上行或下行数字链路的时延值。

【技术特征摘要】
1.一种基于单位脉冲响应的链路时延测量方法,其特征在于,所述方法包括:获取包含全零数据的输出信号;检测所述输出信号的零值长度,验证所述零值长度达到预设阈值时,产生单位脉冲数字响应信号,并启动时延测量计数器;对所述单位脉冲数字响应信号进行检测,检测到所述单位脉冲数字响应信号的最大峰值时,关闭所述时延测量计数器,并将所述时延测量计数器的计数值除以所述时延测量计数器的工作频率得到的计算结果,作为上行或下行数字链路的时延值。2.根据权利要求1所述的方法,其特征在于,在所述获取包含全零数据的输出信号之前,所述方法还包括:将上行或下行数字链路的输入端切换至测试数据通路,以及将上行或下行数字链路的输出端切换至峰值检测通路。3.根据权利要求1或2所述的方法,其特征在于,所述产生单位脉冲数字响应信号,包括:根据接收到的启动单位脉冲数字信号的输出请求信号,得到所述单位脉冲数字信号;根据所述单位脉冲数字信号对数字链路的激励,得到单位脉冲数字响应信号。4.根据权利要求1或2所述的方法,其特征在于,所述时延测量计数器以上行或下行数字链路的工作时钟为计数单位进行计数。5.一种基于单位脉冲响应的链路时延测量装置,其特征在于,所述装置包括:信号发生模块、信号检测模块、时延测量模块;其中,所述信号发生模块,用于获取包含全零数据的输出信号,以及检测所述输出信号的零值长度,验证所述零值长度达到预设阈值时,产生单位脉冲数字响应信号,并启动时延测量计数器;所述信号检测模块,用于对所述单位脉冲数字响应信号进行检测,检测到所述单位脉冲数字响应信号的最大峰值时,关闭所述时延测量计数器;所述时延测量模块,用于将所述时延测量计数器的计数值除以所述时延测量计数器的工作频率得到的计算结果,作为上行或下行数字链路的时延值。6.根据权利要求5所述的装置,其特征在于,所述装...

【专利技术属性】
技术研发人员:杜欣
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1