当前位置: 首页 > 专利查询>力博特公司专利>正文

一种电感器制造技术

技术编号:18526309 阅读:123 留言:0更新日期:2018-07-25 12:54
本实用新型专利技术公开了一种电感器,以减少电子器件之间的电磁干扰,提高电感器的工作稳定性,同时降低电感器的成本。电感器包括芯体和绕设于芯体外侧的导线绕组,导线绕组包括至少两组串联的线圈,相邻两组线圈之间相隔设定距离。该方案中,不同组的线圈之间产生的寄生电容非常小,可以提高电感器的阻抗,增加电感器的带宽。

【技术实现步骤摘要】
一种电感器
本技术涉及电力电子产品
,特别是涉及一种电感器。
技术介绍
随着信息科技的迅猛发展,通信和网络基础设施的建设也迅速增长,也带动了电力电子器件的应用发展。技术的高速发展,对电力电子器件的性能也提出了越来越高的要求,需要上述器件实现高频响应,那么电力电子器件间的电磁干扰问题也越来越突出。产生较强的电磁干扰的一个原因就是电子器件中的电感器的带宽较窄,且具有较为明显的不稳定性。其中不稳定性指的就是电感器的阻抗-频率函数在高频下出现震荡且难以计算,对于多层绕制的电感器,上述现象更加明显。现有技术中,通常采用“进X匝退Y匝”或者单层立绕的方式绕制电感器的线圈,虽然可以缓解上述问题,但是也会导致电感器的成本增长明显,致使电力电子器件的总成本上涨15%~30%。
技术实现思路
本技术实施例的目的是提供一种电感器,以减少电子器件之间的电磁干扰,提高电感器的工作稳定性,同时降低电感器的成本。本技术实施例提供了一种电感器,该电感器包括芯体和绕设于所述芯体外侧的导线绕组,所述导线绕组包括至少两组串联的线圈,相邻两组线圈之间相隔设定距离。优选的,所述导线绕组均匀分为所述至少两组串联的线圈。优选的,所述导线绕组包括两组至四组串联的线圈。优选的,相邻两组线圈之间的设定距离不小于3mm。优选的,相邻两组线圈之间设置有绝缘件,所述绝缘件的宽度等于所述设定距离。可选的,所述芯体包括环形芯体、棒状芯体、E型芯体或者I型芯体。可选的,所述芯体包括空气芯体或者磁芯体。本技术实施例中,电感器的导线绕组包括至少两组串联线圈,即导线绕组分段设置。该方案中,可以将电感器看成多个小型电感串联形成的电感器,不同组的线圈之间产生的寄生电容非常小,可以整体减少电感器的线圈之间产生的寄生电容,从而增大了插入损耗,提高阻抗,因此可以减少电子器件之间的电磁干扰,提高电感器的工作稳定性。该实施例中,只需在制作电感器时,绕线一组线圈后间隔设定距离再绕线圈即可,无需增加电感器的成本。附图说明图1为本技术一实施例中电感器的结构示意图;图2为现有技术中电感器的高频等效模型;图3为本技术一实施例中电感器的高频等效模型;图4为现有技术中电感器的电感插入损耗示意图;图5为本技术一实施例中电感器的电感插入损耗示意图;图6为本技术一实施例中电感器的电感插入损耗减现有技术中电感器的电感插入损耗的差值示意图;图7为本技术另一实施例中电感器的结构示意图;图8为本技术又一实施例中电感器的结构示意图;图9为本技术再一实施例中中电感器的结构示意图。附图标记:1-芯体;2-导线绕组。具体实施方式为了减少电子器件之间的电磁干扰,提高电感器的工作稳定性,同时降低电感器的成本,本技术实施例提供了一种电感器。为使本技术的目的、技术方案和优点更加清楚,以下举实施例对本技术作进一步详细说明。如图1所示,本技术实施例提供的电感器包括芯体1和绕设于芯体1外侧的导线绕组2,导线绕组2包括至少两组串联的线圈,相邻两组线圈之间相隔设定距离。本技术实施例中,电感器的导线绕组2包括至少两组串联的线圈,即导线绕组2分段设置。该方案中,可以将电感器看成多个小型电感串联形成的电感器,不同组的线圈之间产生的寄生电容非常小,可以整体减少电感器的线圈之间产生的寄生电容,从而增大了插入损耗,提高阻抗,因此可以减少电子器件之间的电磁干扰,提高电感器的工作稳定性。该实施例中,只需在制作电感器时,绕线一组线圈后间隔设定距离再绕线圈即可,无需增加电感器的成本。请参考图2,为现有技术中电感器的高频等效模型,可以认为该电感器由多个电阻-电感-电容的串联结构构成,会产生多个零极点,带宽较窄。请参考图3,为本技术实施例中电感器的高频等效模型,各组线圈之间的寄生电容非常小,可以忽略不计,因此减小了整个电感器的寄生电容,提高了电感器的带宽。技术人选择现有技术中一电感器和本技术实施例一电感器进行了测试分析,具体的,采用NPF157060磁芯和直径为1.2mm的导线绕制135匝线圈的电感器,分别采用现有技术中的普通绕制方式和本方案中的分段绕制方式,将绕线线组均匀分为三组线圈,测试结果如图4至图6所示。如图4所示为现有技术电感器的电感插入损耗示意图,可见,在频率达到10MHz时,插入损耗就降低为最小值,即阻抗衰减至最小值了,带宽较窄。如图5所示为本技术一实施例电感器的电感插入损耗示意图,可见,在频率达到60MHz时,插入损耗降低为最小值,即阻抗衰减至最小值,带宽较宽。请参考图6,为本技术一实施例中电感器的电感插入损耗减现有技术中电感器的电感插入损耗的差值示意图,可见,与现有技术相比,本技术实施例中的电感器在频率为500kHz~40MHz的范围内,插入损耗都大于现有技术中的电感器,阻抗较大,带宽较宽,从而可以减少电子器件之间的电磁干扰。优选的实施例中,导线绕组均匀分为至少两组串联的线圈。例如,导线绕组共包括N匝线圈,分为m组线圈,其中,m≥2,则每组线圈大约包括N/m匝线圈。值的说明的是,此处,导线绕组均匀分为至少两组线圈应该理解为大致均匀分布,由于线圈匝数与线圈组数间不一定是整除关系,且不同组线圈之间相差较少的线圈匝数对电感器性能影响不大。该实施例中,可以充分的导线绕组分开,减少每组线圈之间的寄生电容,从而进一步的提高阻抗,减少电子器件之间的电磁干扰,提高电感器的工作稳定性。优选的实施例中,导线绕组包括两组至四组串联的线圈。技术人通过工程实践以及测试分析发现,导线绕组分为两组至四组线圈即可提高电感的阻抗,减少电子器件之间的电磁干扰,提高电感器的工作稳定性,且制作过程较为简便。例如,图7所示的电感器中,导线绕组包括两组线圈;图1所示的电感器中,导线绕组包括三组线圈;图8所示的电感器中,导线绕组包括四组线圈具体的实施例中,相邻两组线圈之间的设定距离不小于3mm。技术人通过工程实践以及计算分析发现,相邻两组线圈之间的设定距离应该不小于3mm,以充分的隔离相邻两组线圈,使相邻两组线圈之间产生的寄生电容较少,从而能够提高阻抗,减少电子器件之间的电磁干扰。当然,相邻两组线圈之间的设定距离也不应过大,以防占用过多的芯体,致使电感器体积较大,造成不必要的浪费。优选的实施例中,相邻两组线圈之间设置有绝缘件,绝缘件的宽度等于设定距离。该实施例中,在相邻两组线圈之间设置绝缘件,在绕制导线绕组时,便于使相邻两组的线圈完全分离成相互独立的线圈组,可以防止相邻两组线圈之间的导线相对移动减少相邻两组线圈之间的距离,产生寄生电容。此外,设置绝缘件还可以使相邻两组线圈之间的距离保持为设定距离,不会偏大或者偏小。具体的实施例中,芯体的形状不做限制,例如,芯体可以为环形芯体、棒状芯体、E型芯体或者I型芯体。如图8所示的电感器的芯体即为环形芯体,如图9所示的电感器的芯体即为棒状芯体,此处不做一一举例。具体的实施例中,芯体的材质也不做限制,例如芯体可以为空气芯体、磁芯体或者铁芯体。其中空气芯体即为导线直接绕制绕组形成电感器;磁芯体即为磁性材料制作的芯体,例如可以为镍锌铁氧体芯体、锰锌铁氧体芯体、硅钢片芯体或者坡莫合金铁芯体、锰锌铁氧体芯体、镍锌铁氧体芯体、非晶芯体、超微晶芯体或本文档来自技高网...

【技术保护点】
1.一种电感器,其特征在于,包括芯体和绕设于所述芯体外侧的导线绕组,所述导线绕组包括至少两组串联的线圈,相邻两组线圈之间相隔设定距离。

【技术特征摘要】
1.一种电感器,其特征在于,包括芯体和绕设于所述芯体外侧的导线绕组,所述导线绕组包括至少两组串联的线圈,相邻两组线圈之间相隔设定距离。2.如权利要求1所述的电感器,其特征在于,所述导线绕组均匀分为所述至少两组串联的线圈。3.如权利要求1所述的电感器,其特征在于,所述导线绕组包括两组至四组串联的线圈。4.如权利要求1所述的电感器...

【专利技术属性】
技术研发人员:李明凯
申请(专利权)人:力博特公司
类型:新型
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1