一种可补偿信号码间干扰引入的带宽衰减的均衡电路制造技术

技术编号:18259762 阅读:56 留言:0更新日期:2018-06-20 10:26
本发明专利技术涉及一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其包括放大电路、上升沿检测电路和/或下降沿检测电路。本发明专利技术通过对原信号进行上升/下降沿检测电路,得到的脉冲信号包含了原信号中“单独的0”码元和“单独的1”码元的相位信息,故可对原信号的上升沿相位或者下降沿相位进行分别补偿,从而实现对ISI码间干扰所引起的高频衰减的补偿。

An equalization circuit that can compensate for signal attenuation caused by intersymbol interference.

The invention relates to a balanced circuit for bandwidth attenuation introduced by compensable signal intersymbol interference, which includes amplification circuit, rising edge detection circuit and / or drop edge detection circuit. The pulse signal of the original signal contains the phase information of the \separate 0\ symbol and the \separate 1\ symbol in the original signal, so that the rising edge phase or the falling edge phase of the original signal can be compensated separately to achieve the high frequency of the ISI Intercode interference. Compensation for attenuation.

【技术实现步骤摘要】
一种可补偿信号码间干扰引入的带宽衰减的均衡电路
本专利技术涉及电子电路
,具体涉及一种可补偿信号码间干扰引入的带宽衰减的均衡电路。
技术介绍
高速传输信号的抖动(jitter)是影响信号传输质量的重要指标,如何消除信号抖动需要使用到均衡器技术,均衡器是高速数字信号电路的常见电路,广泛应用于光通信的高速集成电路设计中,如TIA、LA、LDD等。它的原理是利用补偿技术,提高信号高频增益,拓展信号-3dB带宽,减少抖动。信号传输过程中ISI码间干扰所引入的数据相关性抖动(DDJ:DataDependentJitter)是信号抖动中的一种,数据信号码流中“单独的0”和“单独的1”码型包含的高频成分最大,在数据传输过程中,这种码型的高频成分损耗最严重,码型的失真也最严重。目前还没有专门用于补偿ISI抖动的专用均衡器技术。图1为现有的均衡器补偿电路,如图1所示,INP0、INN0为均衡器输入脚,INP1、INN1为信号经过“延时并取反”后的信号输入脚;OUTP、OUTN为均衡器输出脚。原输入信号INP0/INN0与输入信号经过“延时并取反”后的信号INP1/INN1进行叠加,可以提高信号码元上升/下降沿的相对幅值,频域上提高了信号高频成分的幅值,从而达到提高信号带宽的目的。虽然现有技术方案可以有效地提高信号的带宽,但是其无法重点补偿由于信号的ISI(码间干扰)导致的高频成份损耗。同时,现有方案只能同时对信号的上升下降沿处的增益进行补偿,然而信号传输过程对不同码型的高频成分的衰减程度不同,现有方案无法对信号的上升和下降沿分别补偿。
技术实现思路
本专利技术的目的在于提供一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其可以补偿码间干扰所引起的高频衰减。为实现上述目的,本专利技术采用的技术方案是:一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其包括放大电路、上升沿检测电路和/或下降沿检测电路,其中,所述放大电路包括第一放大电路、第二放大电路和第三放大电路;所述第一放大电路的输入端连接均衡电路的输入端,其输出端连接均衡电路的输出端;所述下降沿检测电路的输入端连接均衡电路的输入端,其输出端连接第二放大电路的输入端,而第二放大电路的输出端连接均衡电路的输出端;所述上升沿检测电路的输入端连接均衡电路的输入端,其输出端连接第三放大电路的输出端,而第三放大电路的输出端连接均衡电路的输出端。所述下降沿检测电路包括第一延时单元、第一取反运算单元、第二取反运算单元、第一与运算单元、第二延时单元、第一通路选择开关,下降沿检测电路的输入端连接第一延时单元的输入端,而第一延时单元的输出端连接第一与运算单元的一个输入端;同时,下降沿检测电路的输入端还连接第一取反运算单元的输入端,第一取反运算单元的输出端连接与运算单元的另一输入端;而第一与运算单元的输出端连接第二延时单元的输入端,第二延时单元的输出端连接第一通路选择开关的一输入端,同时,第二延时单元的输出端还经由第二取反运算单元后连接第一通路选择开关的另一输入端,第一通路选择开关的输出端作为下降沿检测电路的输出端连接至第二放大电路的输入端。所述上升沿检测电路包括第一延时单元、第三取反运算单元、第四取反运算单元、第二与运算单元、第三延时单元、第二通路选择开关,上升沿检测电路的输入端连接第一延时单元的输入端,而第一延时单元的输出端连接第三取反运算单元的输入端,第三取反运算单元的输出端连接第二与运算单元的一输入端,同时,上升沿检测电路的输入端还连接第二与运算单元的另一输入端;第二与运算单元的输出端连接第三延时单元的输入端,第三延时单元的输出端连接第二通路选择开关的一输入端,同时,第三延时单元的输出端还经由第四取反运算单元连接第二通路选择开关的另一输入端,而第二通路选择开关的输出端作为上升沿检测电路的输出端连接至第三放大电路的输入端。所述放大电路包括MOS管M1、MOS管M2、MOS管M3、MOS管M4、MOS管M4、MOS管M5、MOS管M6、电阻R1、电阻R2以及可变电流源Itai10、可变电流源Itai11、可变电流源Itai12,其中,MOS管M1、MOS管M2、电阻R1、电阻R2、可变电流源Itai10构成第一放大电路,MOS管M3、MOS管M4、电阻R1、电阻R2、可变电流源Itai11构成第二放大电路,MOS管M5、MOS管M6、电阻R1、电阻R2、可变电流源Itai12构成第三放大电路;MOS管M1的栅极连接第一放大电路的输入端inp0,源极经可变电流源Itai10接地,漏极经电阻R1连接电源Vdd,同时,MOS管M1的漏极作为第一放大电路的一输出端连接至均衡电路的输出端outn;MOS管M2的栅极连接第一放大电路的输入端inn0,源极经可变电流源Itai10接地,漏极经电阻R2连接电源Vdd,同时,MOS管M2的漏极作为第一放大电路的另一输出端连接均衡电路的输出端outp;MOS管M3的栅极连接第二放大电路的输入端inp1,源极经由可变电流Itai11接地,漏极经电阻R1连接电源,同时,MOS管M3的漏极作为第二放大电路的一输出端连接至均衡电路的输出端outn;MOS管M4的栅极连接第二放大电路的输入端inn1,源极经可变电流源Itai11接地,漏极经电阻R2连接电源Vdd,同时,MOS管M4的漏极作为第二放大电路的另一输出端连接均衡电路的输出端outp;MOS管M5的栅极连接第三放大电路的输入端inp2,源极经由可变电流Itai12接地,漏极经电阻R1连接电源,同时,MOS管M5的漏极作为第三放大电路的一输出端连接至均衡电路的输出端outn;MOS管M6的栅极连接第三放大电路的输入端inn2,源极经可变电流源Itai12接地,漏极经电阻R2连接电源Vdd,同时,MOS管M6的漏极作为第三放大电路的另一输出端连接均衡电路的输出端outp。所述放大电路中的MOS管可以替换为三极管。采用上述方案后,本专利技术通过下降沿检测脉冲可以发现码流中“单独的0”码元的位置信息,从而对“单独的0”码元进行相位调整,通过上升沿检测脉冲可以发现码流中“单独的1”码元的位置信息,从而对“单独的1”码元进行相位调整,从而实现对原信号的上升沿相位进行补偿以及对原信号的下降沿相位进行补偿。从而对原信号中“单独的1”码元或者“单独的0”码元的相位进行调整,拓展信号带宽,实现对ISI码间干扰所引起的高频衰减的补偿。本专利技术的下降沿检测脉冲可以发现码流中“单独的0”码元的位置信息,上升沿检测脉冲可以发现码流中“单独的1”码元的位置信息。由于两种检测脉冲路径是分开的,故可以分别对信号的上升沿和下降沿进行调整。附图说明图1为现有技术的均衡电路的电路图;图2为本专利技术第一实施例的均衡电路的电路图;图3为本专利技术对输入信号上升沿进行单独补偿的时序图;图4为本专利技术对输入信号下降沿进行单独补偿的时序图。具体实施方式本专利技术揭示了一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其通过对原信号进行上升/下降沿检测电路,得到的脉冲信号包含了原信号中“单独的0”码元和“单独的1”码元的相位信息,故可对原信号的上升沿相位或者下降沿相位进行分别补偿,从而实现对ISI码间干扰所引起的高频衰减的补偿。图2为可补偿信号码间干扰引入的带宽衰减的均衡电路的本文档来自技高网...
一种可补偿信号码间干扰引入的带宽衰减的均衡电路

【技术保护点】
1.一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其特征在于:所述均衡电路包括放大电路、上升沿检测电路和/或下降沿检测电路,其中,所述放大电路包括第一放大电路、第二放大电路和第三放大电路;所述第一放大电路的输入端连接均衡电路的输入端,其输出端连接均衡电路的输出端;所述下降沿检测电路的输入端连接均衡电路的输入端,其输出端连接第二放大电路的输入端,而第二放大电路的输出端连接均衡电路的输出端;所述上升沿检测电路的输入端连接均衡电路的输入端,其输出端连接第三放大电路的输出端,而第三放大电路的输出端连接均衡电路的输出端。

【技术特征摘要】
1.一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其特征在于:所述均衡电路包括放大电路、上升沿检测电路和/或下降沿检测电路,其中,所述放大电路包括第一放大电路、第二放大电路和第三放大电路;所述第一放大电路的输入端连接均衡电路的输入端,其输出端连接均衡电路的输出端;所述下降沿检测电路的输入端连接均衡电路的输入端,其输出端连接第二放大电路的输入端,而第二放大电路的输出端连接均衡电路的输出端;所述上升沿检测电路的输入端连接均衡电路的输入端,其输出端连接第三放大电路的输出端,而第三放大电路的输出端连接均衡电路的输出端。2.根据权利要求1所述的一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其特征在于:所述下降沿检测电路包括第一延时单元、第一取反运算单元、第二取反运算单元、第一与运算单元、第二延时单元、第一通路选择开关,下降沿检测电路的输入端连接第一延时单元的输入端,而第一延时单元的输出端连接第一与运算单元的一个输入端;同时,下降沿检测电路的输入端还连接第一取反运算单元的输入端,第一取反运算单元的输出端连接与运算单元的另一输入端;而第一与运算单元的输出端连接第二延时单元的输入端,第二延时单元的输出端连接第一通路选择开关的一输入端,同时,第二延时单元的输出端还经由第二取反运算单元后连接第一通路选择开关的另一输入端,第一通路选择开关的输出端作为下降沿检测电路的输出端连接至第二放大电路的输入端。3.根据权利要求1所述的一种可补偿信号码间干扰引入的带宽衰减的均衡电路,其特征在于:所述上升沿检测电路包括第一延时单元、第三取反运算单元、第四取反运算单元、第二与运算单元、第三延时单元、第二通路选择开关,上升沿检测电路的输入端连接第一延时单元的输入端,而第一延时单元的输出端连接第三取反运算单元的输入端,第三取反运算单元的输出端连接第二与运算单元的一输入端,同时,上升沿检测电路的输入端还连接第二与运算单元的另一输入端;第二与运算单元的输出端连接第三延时单元的输入端,第三延时单元的输出端连接第二通路选择开关的一输入端,同时,第三延时单元的输出端还经由第四取反运算单元连接第二通路选择开关的另一输入端,而第二通路选择开关的输出端作为上升沿检测电路的输出端连接至第三放大电...

【专利技术属性】
技术研发人员:洪明林永辉李发明陈志阳
申请(专利权)人:厦门优迅高速芯片有限公司
类型:发明
国别省市:福建,35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1