栅极驱动单元及其驱动方法和栅极驱动电路技术

技术编号:18139988 阅读:33 留言:0更新日期:2018-06-06 12:49
本发明专利技术公开了一种栅极驱动单元及其驱动方法和栅极驱动电路,包括:移位寄存器和若干个输出控制模块,各输出控制模块均连接有对应的时钟扫描信号线和对应的第一扫描信号输出端;输出控制模块包括:第一输出控制子模块和输出复位子模块;第一输出控制子模块与移位寄存器的信号输出端、对应的时钟扫描信号线、对应的第一扫描信号输出端均连接,用于在移位寄存器的信号输出端所输出的信号的控制下,将对应的时钟扫描信号线中的时钟扫描信号发送至对应的第一扫描信号输出端,以供第一扫描信号输出端输出第一扫描信号。本发明专利技术的技术方案可实现一个移位寄存器能够对应于多条栅线的驱动,进而能有效减少移位寄存器的数量,有利于窄边框化。

【技术实现步骤摘要】
栅极驱动单元及其驱动方法和栅极驱动电路
本专利技术涉及显示
,特别涉及一种栅极驱动单元及其驱动方法和栅极驱动电路。
技术介绍
现有的显示装置的大都采用栅极驱动集成在阵列基板(GateDriveOnArray,简称GOA)的设计,相比现有的覆晶薄膜(ChipOnFilm,简称COF)工艺或芯片直接固定在玻璃上(ChipOnGlass,简称COG)工艺,其不仅节约了成本,而且可以做到面板两边对称的美观设计,同时也可省去栅极驱动电路的焊接(Bonding)区域以及外围布线空间。GOA电路一般包括若干个级联的栅极驱动单元,现有的栅极驱动单元具体为一个移位寄存器。GOA电路中的各移位寄存器的信号输出端分别单独连接至一条对应的栅线,移位寄存器输出扫描信号以对对应的栅线进行驱动。然而,由于现有的GOA电路中的每一级移位寄存器只能用于驱动一条栅线,故整个栅极驱动电路所占用空间较大,不利于窄边框的实现。因此,如何有效减小栅极驱动电路的占用空间,是本领域技术人员亟需解决的技术问题。
技术实现思路
本专利技术旨在至少解决现有技术中存在的技术问题之一,提出了一种栅极驱动单元及其驱动方法和栅极驱动电路。为实现上述目的,本专利技术提供了一种栅极驱动单元,包括:移位寄存器和与所述移位寄存器连接的若干个输出控制模块,各所述输出控制模块连接有对应的时钟扫描信号线和对应的第一扫描信号输出端;所述输出控制模块包括:第一输出控制子模块和输出复位子模块;所述第一输出控制子模块与所述移位寄存器的信号输出端、对应的所述时钟扫描信号线、对应的所述第一扫描信号输出端连接,用于在所述移位寄存器的信号输出端所输出的信号的控制下,将对应的所述时钟扫描信号线中的时钟扫描信号发送至对应的所述第一扫描信号输出端,以供所述第一扫描信号输出端输出第一扫描信号;所述输出复位子模块与所述移位寄存器的下拉节点、对应的第一扫描信号输出端连接,用于在所述移位寄存器的下拉节点处的信号的控制下,对对应的所述第一扫描信号输出端进行复位。可选地,所述第一输出控制子模块包括:第一晶体管;所述第一晶体管的控制极与所述移位寄存器的信号输出端连接,第一极与对应的所述时钟扫描信号线连接,第二极与对应的所述第一扫描信号输出端连接。可选地,所述输出复位子模块包括:第二晶体管;所述第二晶体管的控制极与所述移位寄存器的下拉节点连接,第一极与对应的所述第一扫描信号输出端连接,第二极与第一电源端连接。可选地,所述输出控制模块还包括:第二输出控制子模块,所述第二输出控制子模块连接有对应的第二扫描信号输出端,所述第二输出控制子模块与对应的所述第一扫描信号输出端连接;所述第二输出控制子模块用于在对应的所述第一扫描信号输出端所输出信号的控制下,向对应的所述第二扫描信号输出端提供与所述第一扫描信号输出端所输出信号反相的信号,以供所述第二扫描信号输出端输出第二扫描信号,所述第二扫描信号为所述第一扫描信号的反相信号。可选地,所述第二输出控制子模块包括:第三晶体管、第四晶体管、第五晶体管和第六晶体管;所述第三晶体管的控制极与第二电源端连接,第一极与所述第二电源端连接,第二极与所述第四晶体管的第一极、所述第五晶体管的控制极连接;所述第四晶体管的控制极与所述第一扫描信号输出端连接,第二极与第一电源连接;所述第五晶体管的第一极与第三电源端连接,第二极与对应的所述第二扫描信号输出端连接;所述第六晶体管的控制极与所述第一扫描信号输出端连接,第一极与第四电源端连接,第二极与对应的所述第二扫描信号输出端连接。可选地,其特征在于,所述移位寄存器包括:预充复位模块、下拉控制模块、上拉模块和下拉模块;所述预充复位模块、所述下拉控制模块、所述上拉模块连接于上拉节点,所述下拉模块、所述下拉控制模块和各所述输出复位子模块连接于所述下拉节点;所述预充复位模块用于在预充信号输入端所输入的预充信号和复位信号输入端所输入的复位信号的控制下,对所述上拉节点进行预充电处理或复位处理;所述下拉控制模块用于在所述上拉节点的电位的控制下,对所述下拉节点的电位进行控制;所述上拉模块用于在上拉节点处的信号的控制下,对所述信号输出端输出的信号进行上拉;所述下拉模块用于在下拉节点处的信号的控制下,对于所述信号输出端输出的信号进行下拉。可选地,所述预充复位模块包括:第七晶体管和第八晶体管;所述第七晶体管的控制极与所述预充信号输入端连接,第一极与第五电源端连接,第二极与所述上拉节点连接;所述第八晶体管的控制极与所述复位信号输入端连接,第一极与所述上拉节点连接,第二极与第六电源端连接。可选地,所述下拉控制模块包括:第九晶体管和第十晶体管;所述第九晶体管的控制极和第一极均与第五电源端连接或均与第二时钟控制信号线连接,第二极与所述下拉节点连接;所述第十晶体管的控制极与所述上拉节点连接,第一极与所述下拉节点连接,第二极与第六电源端连接。可选地,所述下拉控制模块包括:第九晶体管、第十晶体管、第十一晶体管、第十二晶体管;所述第九晶体管的控制极和第一极与第五电源端连接,第二极与所述第十晶体管的第一极、所述第十一晶体管的控制极连接;所述第十晶体管的控制极与所述下拉节点连接,第一极与所述第十一晶体管的控制极连接,第二极与第六电源端连接;所述第十一晶体管的第一极与所述第五电源端连接,第二极与下拉节点连接;所述第十二晶体管的控制极与所述下拉节点连接,第一极与所述下拉节点连接,第二极与所述第六电源端连接。可选地,所述上拉模块包括:第十三晶体管和第一电容;所述第十三晶体管的控制极与所述上拉节点连接,第一极与第一时钟控制信号线连接,第二极与所述信号输出端连接;所述第一电容的第一端与所述上拉节点连接,第二端与所述信号输出端连接。可选地,所述下拉模块包括:第十四晶体管;所述第十四晶体管的控制极与所述下拉节点连接,第一极与所述信号输出端连接,第二极与所述第六电源端连接。可选地,所述输出控制模块的数量为2~4个。为实现上述目的,本专利技术还提供了一种栅极驱动电路,包括:若干个级联的栅极驱动单元,所述栅极驱动单元采用上述的栅极驱动单元;除最后一级所述栅极驱动单元外,每一级所述栅极驱动单元中的移位寄存器的信号输出端,与后一级所述栅极驱动单元中的所述移位寄存器的预充信号输入端连接;除第一级所述栅极驱动单元外,每一级所述栅极驱动单元中的移位寄存器的信号输出端,与前一级所述栅极驱动单元中的所述移位寄存器的复位信号输入端连接。可选地,所述栅极驱动单元采用上述的栅极驱动单元,所述驱动方法包括:在输出阶段,所述移位寄存器的信号输出端输出有效电平,各所述第一输出控制子模块将对应的所述时钟扫描信号线中的时钟扫描信号发送至对应的所述第一扫描信号输出端,以供各所述第一扫描信号输出端依次输出第一扫描信号;在复位阶段,在所述移位寄存器的下拉节点处的信号的控制下,各所述输出复位子模块对对应的所述第一扫描信号输出端进行复位。本专利技术具有以下有益效果:本专利技术提供了一种栅极驱动单元及其驱动方法和栅极驱动电路,通过设置与移位寄存器的信号输出端连接的多个输出控制模块,在进行驱动时,将移位寄存器的信号输出端所输出的信号作为控制信号,以控制多个第一输出控制子模块将各自所连接的时钟扫描信号线中的时钟扫描信号依次发送至对应的第一扫描信号输出端,各第一扫描信号输本文档来自技高网...
栅极驱动单元及其驱动方法和栅极驱动电路

【技术保护点】
一种栅极驱动单元,其特征在于,包括:移位寄存器和与所述移位寄存器连接的若干个输出控制模块,各所述输出控制模块连接有对应的时钟扫描信号线和对应的第一扫描信号输出端;所述输出控制模块包括:第一输出控制子模块和输出复位子模块;所述第一输出控制子模块与所述移位寄存器的信号输出端、对应的所述时钟扫描信号线、对应的所述第一扫描信号输出端连接,用于在所述移位寄存器的信号输出端所输出的信号的控制下,将对应的所述时钟扫描信号线中的时钟扫描信号发送至对应的所述第一扫描信号输出端,以供所述第一扫描信号输出端输出第一扫描信号;所述输出复位子模块与所述移位寄存器的下拉节点、对应的第一扫描信号输出端连接,用于在所述移位寄存器的下拉节点处的信号的控制下,对对应的所述第一扫描信号输出端进行复位。

【技术特征摘要】
1.一种栅极驱动单元,其特征在于,包括:移位寄存器和与所述移位寄存器连接的若干个输出控制模块,各所述输出控制模块连接有对应的时钟扫描信号线和对应的第一扫描信号输出端;所述输出控制模块包括:第一输出控制子模块和输出复位子模块;所述第一输出控制子模块与所述移位寄存器的信号输出端、对应的所述时钟扫描信号线、对应的所述第一扫描信号输出端连接,用于在所述移位寄存器的信号输出端所输出的信号的控制下,将对应的所述时钟扫描信号线中的时钟扫描信号发送至对应的所述第一扫描信号输出端,以供所述第一扫描信号输出端输出第一扫描信号;所述输出复位子模块与所述移位寄存器的下拉节点、对应的第一扫描信号输出端连接,用于在所述移位寄存器的下拉节点处的信号的控制下,对对应的所述第一扫描信号输出端进行复位。2.根据权利要求1所述的栅极驱动单元,其特征在于,所述第一输出控制子模块包括:第一晶体管;所述第一晶体管的控制极与所述移位寄存器的信号输出端连接,第一极与对应的所述时钟扫描信号线连接,第二极与对应的所述第一扫描信号输出端连接。3.根据权利要求1所述的栅极驱动单元,其特征在于,所述输出复位子模块包括:第二晶体管;所述第二晶体管的控制极与所述移位寄存器的下拉节点连接,第一极与对应的所述第一扫描信号输出端连接,第二极与第一电源端连接。4.根据权利要求1所述的栅极驱动单元,其特征在于,所述输出控制模块还包括:第二输出控制子模块,所述第二输出控制子模块连接有对应的第二扫描信号输出端,所述第二输出控制子模块与对应的所述第一扫描信号输出端连接;所述第二输出控制子模块用于在对应的所述第一扫描信号输出端所输出信号的控制下,向对应的所述第二扫描信号输出端提供与所述第一扫描信号输出端所输出信号反相的信号,以供所述第二扫描信号输出端输出第二扫描信号,所述第二扫描信号为所述第一扫描信号的反相信号。5.根据权利要求4所述的栅极驱动单元,其特征在于,所述第二输出控制子模块包括:第三晶体管、第四晶体管、第五晶体管和第六晶体管;所述第三晶体管的控制极与第二电源端连接,第一极与所述第二电源端连接,第二极与所述第四晶体管的第一极、所述第五晶体管的控制极连接;所述第四晶体管的控制极与所述第一扫描信号输出端连接,第二极与第一电源连接;所述第五晶体管的第一极与第三电源端连接,第二极与对应的所述第二扫描信号输出端连接;所述第六晶体管的控制极与所述第一扫描信号输出端连接,第一极与第四电源端连接,第二极与对应的所述第二扫描信号输出端连接。6.根据权利要求1所述的栅极驱动单元,其特征在于,其特征在于,所述移位寄存器包括:预充复位模块、下拉控制模块、上拉模块和下拉模块;所述预充复位模块、所述下拉控制模块、所述上拉模块连接于上拉节点,所述下拉模块、所述下拉控制模块和各所述输出复位子模块连接于所述下拉节点;所述预充复位模块用于在预充信号输入端所输入的预充信号和复位信号输入端所输入的复位信号的控制下,对所述上拉节点进行预充电处理或复位处理;所述下拉控制模块用于在所述上拉节点的电位的控制下,对所述下拉节点的电位进行控制;所述上拉模块用于在上拉节点处的信号的控制下,对所述...

【专利技术属性】
技术研发人员:许卓张元波白雅杰金熙哲梁鹏吴海龙但艺
申请(专利权)人:京东方科技集团股份有限公司重庆京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1