显示装置及其驱动方法制造方法及图纸

技术编号:17996724 阅读:25 留言:0更新日期:2018-05-19 13:41
本申请公开了一种显示装置及其驱动方法,显示装置包括:多个像素单元,每个像素单元与一条对应的扫描线相连以接收相应的栅极驱动信号,每个像素单元与一条对应的数据线相连以接收相应的灰阶电压;均衡模块,均衡模块根据选定的多个灰阶电压产生至少一个均衡电压,非扫描阶段包括补偿区间,在补偿区间中,均衡模块通过多条数据线输出对应的均衡电压。根据本发明专利技术各实施例的显示装置和显示装置的驱动方法能够在图像帧的非扫描阶段根据选定的灰阶电压提供均衡电压至各条数据线,使得各个像素单元被导通时的充电时间基本统一。

【技术实现步骤摘要】
显示装置及其驱动方法
本专利技术涉及显示
,更具体地,涉及显示装置及其驱动方法。
技术介绍
目前主流的显示装置主要包括液晶显示装置(LiquidCrystalDisplay,简称LCD)和基于有机发光二极管(OrganicLight-EmittingDiode,简称OLED)的显示装置。其中,液晶显示装置具有低辐射、体积小及低耗能等优点,被广泛地应用在笔记本电脑、平面电视或移动电话等电子产品中;基于有机发光二极管的显示装置具有不需背光源、对比度高、厚度薄、视角广、反应速度快、可用于挠曲性面板、使用温度范围广、构造及制程较简单等优异的特性,因此将在显示市场继续被广泛地推广和应用。下面以液晶显示装置为例对
技术介绍
进行说明。图1示出传统的液晶显示装置的工作时序示意图。图2示出传统的液晶显示装置的各区域与一个图像帧中的各区间的对应关系示意图。液晶显示装置10的像素阵列11通常为矩形阵列,显示指针对像素阵列中的各个像素单元进行扫描,以依次导通各行像素单元Line[1]至Line[q],其中q为非零自然数。当显示指针从像素阵列中一行像素单元的第一个像素单元移动到这一行的最后一个像素单元后,需要从这一行的最后一个像素单元切换到下一行的第一个像素单元,以开始对下一行像素单元的扫描过程,即行切换,行切换需要一定的时间。当显示指针完成像素阵列最后一行像素单元Line[q]的最后一个像素单元的扫描后,需要从最后一行像素单元Line[q]的最后一个像素单元切换到第一行像素单元Line[1]的第一个像素单元,以开始下一个图像帧的扫描过程,即帧切换,同样地,帧切换也需要一定的时间。为满足行切换和帧切换时间,在现有技术中,液晶显示装置的一个图像帧在时序上包括扫描阶段和非扫描阶段。其中,显示指针在扫描阶段依次导通各行像素单元,显示指针在非扫描阶段完成行切换和帧切换等过程。在非扫描阶段中,像素阵列中的各个像素单元均不被导通。如图1和图2所示,在一个图像帧中:在每个扫描阶段开始之前设置前垂直消隐(VerticalFrontPorch,VFP)区间、在每个扫描阶段结束后设置后垂直消隐(VerticalBackPorch,VBP)区间,以满足帧切换所需的时间;并且,在每行像素像素单元的扫描过程开始前设置前水平消隐(HorizontalFrontPorch,HFP)区间、在每行像素单元的扫描过程结束后设置后水平消隐(HorizontalBackPorch,HBP)区间,以满足行切换所需要的时间。图3示出传统液晶显示装置中的一个像素单元的结构示意图。如图3所示,像素单元包括薄膜晶体管T、像素电容CLC和液晶分子(未示出),其中,像素电容CLC由像素电极和公共电极形成,像素电极与薄膜晶体管T的漏极连接,公共电极与参考地连接。薄膜晶体管T的源极通过一条相应的数据线接收灰阶电压S,薄膜晶体管的栅极通过一条相应的扫描线接收栅极驱动信号G。当该像素单元被扫描时,薄膜晶体管T的栅极接收有效的栅极驱动信号G,从而薄膜晶体管T导通,薄膜晶体管T将其源极接收到的灰阶电压S传递至像素电极,使得液晶分子所处的电场环境发生改变,从而改变该像素单元的透光率,即显示亮度。如果该像素单元位于像素阵列的第一行,则在该像素单元被扫描之前存在较长的非扫描阶段(用于实现帧切换的VFP区间和VBP区间),在此期间,该像素单元内的薄膜晶体管的源极接收的电压为低电平,因此,薄膜晶体管的源极没有被充电,从而当该像素单元被扫描时,薄膜晶体管的源极需要较长的充电时间。如果在该像素单元被扫描之前,另一行像素单元刚刚被扫描,则该像素单元中的薄膜晶体管的源极能够通过数据线被充电,那么当该像素单元被扫描时,薄膜晶体管的源极需要较短的充电时间或放电时间。因此,像素阵列中的各行像素单元的充电条件不完全一致,导致显示装置出现亮线或暗线等显示问题。
技术实现思路
鉴于此,本专利技术的目的在于提供一种显示装置及其驱动方法,使得各个像素单元的充电条件基本一致,从而抑制或消除暗线、亮线等由于像素单元的充电条件不一致而导致的显示问题。根据本专利技术的一方面,提供了一种显示装置,其中,所述显示装置的一个图像帧包括扫描阶段和非扫描阶段,所述显示装置包括:多个像素单元,每个所述像素单元一条对应的扫描线相连以接收相应的栅极驱动信号,每个所述像素单元与一条对应的数据线相连以接收相应的灰阶电压;栅极驱动模块,所述栅极驱动模块通过多条所述扫描线分别提供相应的所述栅极驱动信号,以在所述扫描阶段内按照一定顺序依次扫描各个所述像素单元;源极驱动模块,所述源极驱动模块通过多条所述数据线分别提供相应的所述灰阶电压,所述显示装置还包括均衡模块,所述均衡模块根据选定的多个所述灰阶电压产生至少一个均衡电压,所述非扫描阶段包括补偿区间,在所述补偿区间中,所述均衡模块通过所述多条数据线输出对应的所述均衡电压。优选地,所述多个像素单元排列为n行m列的矩形阵列,n和m均为非零自然数,第1至n行所述像素单元分别与第1至n条所述扫描线对应相连,第1至m列所述像素单元分别与第1至m条所述数据线对应相连。优选地,n行所述像素单元中的k行所述像素单元分别作为k个目标行,n行所述像素单元中的j行所述像素单元分别作为j个基准行,所述均衡模块分别根据第1至j个所述基准行被导通时接收到的所述灰阶电压产生j个所述均衡电压,k和j均为非零自然数,在每个所述目标行被扫描前的所述补偿区间中,所述均衡模块通过所述多条数据线输出所述j个均衡电压之一。优选地,所述均衡模块分别根据第1至j个所述基准行被导通时接收到的所述灰阶电压的平均值产生j个所述均衡电压。优选地,所述均衡模块包括:存储单元,用于存储预设的j个所述基准行在n行所述像素单元中的位置和/或导通时序;电压生成单元,与所述存储单元相连,用于根据位于预存位置上的第1至j个所述基准行被导通时接收到的所述灰阶电压产生j个所述均衡电压。优选地,每个所述图像帧包括一个所述扫描阶段和一个所述补偿区间,所述补偿区间包括j个补偿子区间,所述补偿区间先于所述扫描阶段,第1行所述像素单元被预设为所述目标行,第n-j+1至n行所述像素单元被预设为当前所述图像帧的第1至j个所述基准行,所述栅极驱动模块用于在当前所述图像帧的所述扫描阶段中依次扫描第1至n行所述像素单元依次被扫描,所述均衡模块用于根据当前所述图像帧的j个所述基准行被导通时接收到的所述灰阶电压产生当前所述图像帧的第1至j个所述均衡电压,并在第1至j个所述补偿子区间中通过所述多条数据线分别输出前一所述图像帧的第1至j个所述均衡电压。优选地,每个所述图像帧包括p个图像子帧,每个所述图像子帧包括一个所述扫描阶段和一个所述补偿区间,p为大于1的自然数且n和j分别为p的整数倍,在每个所述图像子帧中,所述补偿区间先于所述扫描阶段,所述补偿区间包括j/p个补偿子区间,n/p行所述像素单元中的第1行所述像素单元被预设为所述目标行,n/p行所述像素单元中的第n/p-j/p+1至n/p行所述像素单元被预设为当前所述图像子帧的第1至j/p个所述基准行,所述栅极驱动模块用于在每个所述图像子帧中的所述扫描阶段依次扫描n/p行所述像素单元,所述均衡模块用于根据当前所述图像子帧中的j/p个所述基准行被导通时接收到的所本文档来自技高网
...
显示装置及其驱动方法

【技术保护点】
一种显示装置,其中,所述显示装置的一个图像帧包括扫描阶段和非扫描阶段,所述显示装置包括:多个像素单元,每个所述像素单元一条对应的扫描线相连以接收相应的栅极驱动信号,每个所述像素单元与一条对应的数据线相连以接收相应的灰阶电压;栅极驱动模块,所述栅极驱动模块通过多条所述扫描线分别提供相应的所述栅极驱动信号,以在所述扫描阶段内按照一定顺序依次扫描各个所述像素单元;源极驱动模块,所述源极驱动模块通过多条所述数据线分别提供相应的所述灰阶电压,所述显示装置还包括均衡模块,所述均衡模块根据选定的多个所述灰阶电压产生至少一个均衡电压,所述非扫描阶段包括补偿区间,在所述补偿区间中,所述均衡模块通过所述多条数据线输出对应的所述均衡电压。

【技术特征摘要】
1.一种显示装置,其中,所述显示装置的一个图像帧包括扫描阶段和非扫描阶段,所述显示装置包括:多个像素单元,每个所述像素单元一条对应的扫描线相连以接收相应的栅极驱动信号,每个所述像素单元与一条对应的数据线相连以接收相应的灰阶电压;栅极驱动模块,所述栅极驱动模块通过多条所述扫描线分别提供相应的所述栅极驱动信号,以在所述扫描阶段内按照一定顺序依次扫描各个所述像素单元;源极驱动模块,所述源极驱动模块通过多条所述数据线分别提供相应的所述灰阶电压,所述显示装置还包括均衡模块,所述均衡模块根据选定的多个所述灰阶电压产生至少一个均衡电压,所述非扫描阶段包括补偿区间,在所述补偿区间中,所述均衡模块通过所述多条数据线输出对应的所述均衡电压。2.根据权利要求1所述的显示装置,其中,所述多个像素单元排列为n行m列的矩形阵列,n和m均为非零自然数,第1至n行所述像素单元分别与第1至n条所述扫描线对应相连,第1至m列所述像素单元分别与第1至m条所述数据线对应相连。3.根据权利要求2所述的显示装置,其中,n行所述像素单元中的k行所述像素单元分别作为k个目标行,n行所述像素单元中的j行所述像素单元分别作为j个基准行,所述均衡模块分别根据第1至j个所述基准行被导通时接收到的所述灰阶电压产生j个所述均衡电压,k和j均为非零自然数,在每个所述目标行被扫描前的所述补偿区间中,所述均衡模块通过所述多条数据线输出所述j个均衡电压之一。4.根据权利要求3所述的显示装置,其中,所述均衡模块分别根据第1至j个所述基准行被导通时接收到的所述灰阶电压的平均值产生j个所述均衡电压。5.根据权利要求3所述的显示装置,其中,所述均衡模块包括:存储单元,用于存储预设的j个所述基准行在n行所述像素单元中的位置和/或导通时序;电压生成单元,与所述存储单元相连,用于根据位于预存位置上的第1至j个所述基准行被导通时接收到的所述灰阶电压产生j个所述均衡电压。6.根据权利要求3所述的显示装置,其中,每个所述图像帧包括一个所述扫描阶段和一个所述补偿区间,所述补偿区间包括j个补偿子区间,所述补偿区间先于所述扫描阶段,第1行所述像素单元被预设为所述目标行,第n-j+1至n行所述像素单元被预设为当前所述图像帧的第1至j个所述基准行,所述栅极驱动模块用于在当前所述图像帧的所述扫描阶段中依次扫描第1至n行所述像素单元依次被扫描,所述均衡模块用于根据当前所述图像帧的j个所述基准行被导通时接收到的所述灰阶电压产生当前所述图像帧的第1至j个所述均衡电压,并在第1至j个所述补偿子区间中通过所述多条数据线分别输出前一所述图像帧的第1至j个所述均衡电压。7.根据权利要求3所述的显示装置,其中,每个所述图像帧包括p个图像子帧,每个所述图像子帧包括一个所述扫描阶段和一个所述补偿区间,p为大于1的自然数且n和j分别为p的整数倍,在每个所述图像子帧中,所述补偿区间先于所述扫描阶段,所述补偿区间包括j/p个补偿子区间,n/p行所述像素单元中的第1行所述像素单元被预设为所述目标行,n/p行所述像素单元中的第n/p-j/p+1至n/p行所述像素单元被预设为当前所述图像子帧的第1至j/p个所述基准行,所述栅极驱动模块用于在每个所述图像子帧中的所述扫描阶段依次扫描n/p行所述像素单元,所述均衡模块用于根据当前所述图像子帧中的j/p个所述基准行被导通时接收到的所述灰阶电压产生当前所述图像子帧的第1至j/p个所述均衡电压,以及在第1至j/p个所述补偿子区间中通过所述多条数据线输出前一所述图像子帧的第1至j/p个所述均衡电压。8...

【专利技术属性】
技术研发人员:许清泉卓圣田杨智超
申请(专利权)人:北京集创北方科技股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1