像素电路及其驱动方法、显示面板及显示装置制造方法及图纸

技术编号:17735081 阅读:34 留言:0更新日期:2018-04-18 12:05
本发明专利技术提供一种像素电路及其驱动方法、显示面板及显示装置,属于显示技术领域。本发明专利技术的像素电路,包括:开关单元、锁存单元、充电单元;开关单元用于在扫描信号的控制下,将数据电压信号输出给锁存单元;锁存单元用于在开关单元关断时,在复位信号的控制下,输出第一控制信号,以使充电单元开启,并将第一信号写入显示单元,以对显示单元进行复位;在开关单元开启时,根据数据电压信号,输出第一控制信号或者第二控制信号给充电单元;充电单元用于在第一控制信号的控制下,将第一信号写入显示单元,控制显示单元显示第一灰阶,在第二控制信号的控制下,将第二信号写入显示单元,控制显示单元显示第二灰阶。

Pixel circuit and its driving method, display panel and display device

The invention provides a pixel circuit and a driving method, a display panel and a display device, which belong to the field of display technology. The pixel circuit of the invention comprises a switch unit, a latch unit, a charging unit; the switch unit used in the control of scanning signal, the data output voltage signal to the latch unit; the latch unit used in the switch unit is turned off, the control of the reset signal and outputs a first control signal, in order to open the charging unit, and the first signal into the display unit, the display unit is reset; in the switch unit is opened, according to the data voltage signal and outputs a first control signal or the second control signal to the charging unit; for control of the first control signal of the charging unit, the first signal to the display unit, the display unit to display control the first gray scale, in the control of the second control signal, the second signal to the display unit, the display unit displays second gray scale control.

【技术实现步骤摘要】
像素电路及其驱动方法、显示面板及显示装置
本专利技术属于显示
,具体涉及一种像素电路及其驱动方法、显示面板及显示装置。
技术介绍
随着液晶显示技术的发展,用于可穿戴设备的面板设计逐渐兴起。可穿戴设备的面板尺寸较小,其设计方法与传统的LCD不同:传统LCD的像素结构中设置了像素电极,利用数据线对其充电,根据不同的数据电压可以实现几百个灰阶;而可穿戴设备面板的像素结构由数字电路组成,只能根据数字信号的高低分别实现第二灰阶和第一灰阶,即两个灰阶。可穿戴设备的面板主要采用低温多晶硅薄膜晶体管制备工艺,利用逻辑门电路组成锁存器,保持像素电极的电压。常用保持像素电极电压的方法为使用缓冲器,即两个反相器首尾相连,这样当数据信号切断时,输出信号可以在缓冲器里周而复始地循环,从而实现保持的功能。本专利技术中提供一种新型的可穿戴设备用像素电路。
技术实现思路
本专利技术旨在至少解决现有技术中存在的技术问题之一,提供一种结构简单的像素电路及其驱动方法、显示面板及显示装置。解决本专利技术技术问题所采用的技术方案是一种像素电路,包括:开关单元、锁存单元、充电单元;其中,所述开关单元,用于在扫描信号的控制下,将数据电压信号输出给锁存单元;所述锁存单元,用于在所述开关单元关断时,在复位信号的控制下,输出第一控制信号,以使所述充电单元开启,并将第一信号写入显示单元,以对所述显示单元进行复位;在所述开关单元开启时,根据所述数据电压信号,输出第一控制信号或者第二控制信号给所述充电单元;所述充电单元,用于在所述第一控制信号的控制下,将第一信号写入显示单元,控制所述显示单元显示第一灰阶,在所述第二控制信号的控制下,将第二信号写入显示单元,控制所述显示单元显示第二灰阶。优选的是,所述开关单元包括具有第一开关特性的第一晶体管;其中,所述第一晶体管的第一极连接数据线,第二极连接所述锁存单元,控制极连接扫描线。优选的是,所述锁存单元包括第一或非门和第二或非门;其中,所述第一或非门的第一输入端连接所述开关单元,第二输入端连接所述第二或非门的输出端和所述充电单元,输出端连接所述第二或非门的第一输入端和所述充电单元;所述第二或非门的第一输入端连接所述第一或非门的输出端和所述充电单元,第二输入端连接复位信号端,输出端连接所述第一或非门的第二输入端和所述充电单元。进一步优选的是,所述第一或非门包括具有第二开关特性的第二晶体管和第三晶体管,以及具有第一开关特性的第四晶体管和第五晶体管;其中,所述第二晶体管和第四晶体管的控制极用作所述第一或非门的第一输入端;所述第三晶体管和所述第五晶体管的控制极用作所述第一或非门的第二输入端;所述第三晶体管的第一极,以及所述第四晶体管和所述第五晶体管的第二极用作所述第一或非门的输出端;所述第二晶体管的第一极连接所述第三晶体管的第二极,第二极连接第一电源线,控制极连接所述开关单元和所述第四晶体管的控制极;所述第三晶体管的第一极连接所述第四晶体管和所述第五晶体管的第二极,第二极连接所述第二晶体管的第一极,控制极连接所述第五晶体管的控制极和所述第二或非门的输出端;所述第四晶体管的第一极连接所述第五晶体管的第一极和第二电源线,第二极连接所述第三晶体管的第一极和所述第五晶体管的第二极,控制极连接所述开关单元和所述第二晶体管的控制极;所述第五晶体管的第一极连接所述第四晶体管的第一极和所述第二电源线,第二极连接所述第三晶体管的第一极、所述第四晶体管的第二极和所述充电单元,控制极连接所述第三晶体管的控制极和所述第二或非门的输出端。进一步优选的是,所述第二或非门包括具有第二开关特性的第六晶体管和第七晶体管,以及具有第一开关特性的第八晶体管和第九晶体管;其中,所述第六晶体管和第八晶体管的控制极用作所述第二或非门的第一输入端;所述第七晶体管和所述第九晶体管的控制极用作所述第二或非门的第二输入端;所述第七晶体管的第一极,以及所述第八晶体管和所述第九晶体管的第二极用作所述第二或非门的输出端;所述第六晶体管的第一极连接所述第七晶体管的第二极,第二极连接第一电源线,控制极连接所述第八晶体管的控制极和所述第一或非门的输出端;所述第七晶体管的第一极连接所述第八晶体管和所述第九晶体管的第二极,第二极连接所述第六晶体管的第一极,控制极连接所述第九晶体管的控制极和所述复位信号端;所述第八晶体管的第一极连接所述第九晶体管的第一极和第二电源线,第二极连接所述第七晶体管的第一极和所述第九晶体管的第二极,控制极连接所述第六晶体管的控制极和所述第一或非门的输出端;所述第九晶体管的第一极连接所述第八晶体管的第一极和所述第二电源线,第二极连接所述第七晶体管的第一极、所述第八晶体管的第二极和所述充电单元,控制极连接所述第七晶体管的控制极和所述复位信号端。优选的是,所述充电单元包括具有第一开关特性的第十晶体管和第十一晶体管;其中,所述第十晶体管的第一极连接第二信号线,第二极连接显示单元和所述第十一晶体管的第二极,控制极连接所述锁存单元;所述第十一晶体管的第一极连接第一信号线,第二极连接所述显示单元和所述第十晶体管的第二极,控制极连接所述锁存单元。解决本专利技术技术问题所采用的技术方案是一种像素电路,包括:开关单元、锁存单元、充电单元;其中,所述开关单元包括:具有第一开关特性的第一晶体管;所述锁存单元包括:具有第二开关特性的第二晶体管和第三晶体管,具有第一开关特性的第四晶体管和第五晶体管;具有第二开关特性的第六晶体管和第七晶体管,以及具有第一开关特性的第八晶体管和第九晶体管;所述充电单元包括:具有第一开关特性的第十晶体管和第十一晶体管;其中,所述第一晶体管的第一极连接数据线,第二极连接所述第二晶体管的控制极,控制极连接扫描线;所述第二晶体管的第一极连接所述第三晶体管的第二极,第二极连接第一电源线,控制极连接所述第一晶体管的第二极和所述第四晶体管的控制极;所述第三晶体管的第一极连接所述第四晶体管和所述第五晶体管的第二极,第二极连接所述第二晶体管的第一极,控制极连接所述第五晶体管的控制极和所述第十晶体管的控制极;所述第四晶体管的第一极连接所述第五晶体管的第一极和第二电源线,第二极连接所述第三晶体管的第一极和所述第五晶体管的第二极,控制极连接所述第一晶体管的第二极和所述第二晶体管的控制极;所述第五晶体管的第一极连接所述第四晶体管的第一极和所述第二电源线,第二极连接所述第三晶体管的第一极、所述第四晶体管的第二极和所述充电单元,控制极连接所述第三晶体管的控制极和所述第十一晶体管的控制极;所述第六晶体管的第一极连接所述第七晶体管的第二极,第二极连接第一电源线,控制极连接所述第八晶体管的控制极和所述第五晶体管的第一极;所述第七晶体管的第一极连接所述第八晶体管和所述第九晶体管的第二极,第二极连接所述第六晶体管的第一极,控制极连接所述第九晶体管的控制极和复位信号端;所述第八晶体管的第一极连接所述第九晶体管的第一极和第二电源线,第二极连接所述第七晶体管的第一极和所述第九晶体管的第二极,控制极连接所述第六晶体管的控制极;所述第九晶体管的第一极连接所述第八晶体管的第一极和所述第二电源线,第二极连接所述第七晶体管的第一极、所述第八晶体管的第二极和所述第十晶体管的控制极,控制极连接所述第七晶体管的控制极和所述复位信号端本文档来自技高网...
像素电路及其驱动方法、显示面板及显示装置

【技术保护点】
一种像素电路,其特征在于,包括:开关单元、锁存单元、充电单元;其中,所述开关单元,用于在扫描信号的控制下,将数据电压信号输出给锁存单元;所述锁存单元,用于在所述开关单元关断时,在复位信号的控制下,输出第一控制信号,以使所述充电单元开启,并将第一信号写入显示单元,以对所述显示单元进行复位;在所述开关单元开启时,根据所述数据电压信号,输出第一控制信号或者第二控制信号给所述充电单元;所述充电单元,用于在所述第一控制信号的控制下,将第一信号写入显示单元,控制所述显示单元显示第一灰阶,在所述第二控制信号的控制下,将第二信号写入显示单元,控制所述显示单元显示第二灰阶。

【技术特征摘要】
1.一种像素电路,其特征在于,包括:开关单元、锁存单元、充电单元;其中,所述开关单元,用于在扫描信号的控制下,将数据电压信号输出给锁存单元;所述锁存单元,用于在所述开关单元关断时,在复位信号的控制下,输出第一控制信号,以使所述充电单元开启,并将第一信号写入显示单元,以对所述显示单元进行复位;在所述开关单元开启时,根据所述数据电压信号,输出第一控制信号或者第二控制信号给所述充电单元;所述充电单元,用于在所述第一控制信号的控制下,将第一信号写入显示单元,控制所述显示单元显示第一灰阶,在所述第二控制信号的控制下,将第二信号写入显示单元,控制所述显示单元显示第二灰阶。2.根据权利要求1所述的像素电路,其特征在于,所述开关单元包括具有第一开关特性的第一晶体管;其中,所述第一晶体管的第一极连接数据线,第二极连接所述锁存单元,控制极连接扫描线。3.根据权利要求1所述的像素电路,其特征在于,所述锁存单元包括第一或非门和第二或非门;其中,所述第一或非门的第一输入端连接所述开关单元,第二输入端连接所述第二或非门的输出端和所述充电单元,输出端连接所述第二或非门的第一输入端和所述充电单元;所述第二或非门的第一输入端连接所述第一或非门的输出端和所述充电单元,第二输入端连接复位信号端,输出端连接所述第一或非门的第二输入端和所述充电单元。4.根据权利要求3所述的像素电路,其特征在于,所述第一或非门包括具有第二开关特性的第二晶体管和第三晶体管,以及具有第一开关特性的第四晶体管和第五晶体管;其中,所述第二晶体管和第四晶体管的控制极用作所述第一或非门的第一输入端;所述第三晶体管和所述第五晶体管的控制极用作所述第一或非门的第二输入端;所述第三晶体管的第一极,以及所述第四晶体管和所述第五晶体管的第二极用作所述第一或非门的输出端;所述第二晶体管的第一极连接所述第三晶体管的第二极,第二极连接第一电源线,控制极连接所述开关单元和所述第四晶体管的控制极;所述第三晶体管的第一极连接所述第四晶体管和所述第五晶体管的第二极,第二极连接所述第二晶体管的第一极,控制极连接所述第五晶体管的控制极和所述第二或非门的输出端;所述第四晶体管的第一极连接所述第五晶体管的第一极和第二电源线,第二极连接所述第三晶体管的第一极和所述第五晶体管的第二极,控制极连接所述开关单元和所述第二晶体管的控制极;所述第五晶体管的第一极连接所述第四晶体管的第一极和所述第二电源线,第二极连接所述第三晶体管的第一极、所述第四晶体管的第二极和所述充电单元,控制极连接所述第三晶体管的控制极和所述第二或非门的输出端。5.根据权利要求3所述的像素电路,其特征在于,所述第二或非门包括具有第二开关特性的第六晶体管和第七晶体管,以及具有第一开关特性的第八晶体管和第九晶体管;其中,所述第六晶体管和第八晶体管的控制极用作所述第二或非门的第一输入端;所述第七晶体管和所述第九晶体管的控制极用作所述第二或非门的第二输入端;所述第七晶体管的第一极,以及所述第八晶体管和所述第九晶体管的第二极用作所述第二或非门的输出端;所述第六晶体管的第一极连接所述第七晶体管的第二极,第二极连接第一电源线,控制极连接所述第八晶体管的控制极和所述第一或非门的输出端;所述第七晶体管的第一极连接所述第八晶体管和所述第九晶体管的第二极,第二极连接所述第六晶体管的第一极,控制极连接所述第九晶体管的控制极和所述复位信号端;所述第八晶体管的第一极连接所述第九晶体管的第一极和第二电源线,第二极连接所述第七晶体管的第一极和所述第九晶体管的第二极,控制极连接所述第六晶体管的控制极和所述第一或非门的输出端;所述第九晶体管的第一极连接所述第八晶体管的第一极和所述第二电源线,第二极连接所述第七晶体管的第一极、所述第八晶体管的第二极和所述充电单元,控制极连接所述第七晶体管的控制极和所述复位信号端。6.根据权利要求1所述的像素电路,其特征在于,所述充电单元包括具有第一...

【专利技术属性】
技术研发人员:王张萌邵贤杰
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1