具有合并的馈通电容和前馈均衡的线路驱动器装置制造方法及图纸

技术编号:17472559 阅读:58 留言:0更新日期:2018-03-15 08:43
本公开的示例实施例涉及线路驱动器装置。在一些示例实施例中,提供了一种装置。该装置包括电容馈通模块和驱动模块。电容馈通模块包括第一预驱动器,可操作以接收输入差分信号和输入差分信号的延迟信号、从输入差分信号和延迟信号生成第一驱动信号以及对第一驱动信号进行均衡。电容馈通模块还包括电容降低模块,被布置在第一预驱动器与传输线路之间并且可操作以响应于第一驱动信号来降低传输线路处的寄生电容。驱动模块耦合至传输线路并且可操作以由输入驱动信号生成输出差分信号以供在传输线路上传输。

A circuit driver with a combined capacitor and feedforward balance

The exemplary embodiment in the present disclosure relates to a line drive device. In some example embodiments, a device is provided. The device consists of a capacitive feeder module and a driving module. The capacitive feedthrough module includes the first pre driver, which can be operated to receive the delayed signal of the input differential signal and the input differential signal, to generate the first driving signal from the input differential signal and the delay signal, and to balance the first drive signal. The capacitor feedthrough module also includes a capacitor reduction module, arranged between the first driver and the transmission line, and operable to reduce parasitic capacitance at the transmission line in response to the first drive signal. The drive module is coupled to the transmission line and can be operated to generate output differential signals from the input driven signal for transmission on the transmission line.

【技术实现步骤摘要】
具有合并的馈通电容和前馈均衡的线路驱动器装置
本公开的实施例总体涉及线路驱动器装置,并且更具体地,涉及具有合并的馈通电容(FTC)和前馈均衡(FFE)的线路驱动器装置。
技术介绍
一般而言,在通信系统的发射器中采用线路驱动器来驱动要在传输线路上被发送的数据。在数字信号传输中,当数据速率相对高时,二进制符号在一个符号间隔内不能够完成变化,并且它的符号能量将扩散到相邻的符号。这种符号能量的不期望的扩散被定义为符号间干扰(inter-symbolinterference,ISI)。符号间干扰主要是通信系统的互连引起的,特别是由在通过传输线路传播期间的信号衰减和弥散引起。这样的传输线路可以包括各种媒介,诸如通用串行总线(USB)线缆和高清晰度多媒体接口(HDMI)线缆之类的线缆、印刷电路板(PCB)上的轨迹、封装绑定电线、静电放电(ESD)连接等等。因此,期望在信号被通过传输线路传递之前在线缆驱动器内抑制符号间干扰问题。
技术实现思路
本公开的示例实施例提出了一种用于降低符号间干扰的线路驱动器装置。在一个方面,本公开的示例实施例提供了一种装置。该装置包括电容馈通模块和驱动模块。电容馈通模块包括第一预驱动器,可操作以接收输入差分信号和输入差分信号的延迟信号、从输入差分信号和延迟信号生成第一驱动信号以及对第一驱动信号进行均衡。电容馈通模块还包括电容降低模块,被布置在第一预驱动器与传输线路之间并且可操作以响应于第一驱动信号来降低传输线路处的寄生电容。驱动模块耦合至传输线路并且可操作以由输入驱动信号生成输出差分信号以供在传输线路上传输。在第二方面,本公开的示例实施例提供了一种方法。该方法包括由装置的第一预驱动器从输入差分信号和输入差分信号的延迟信号生成第一驱动信号,并且由第一预驱动器对第一驱动信号进行均衡。该方法还包括由第一驱动信号对装置的电容降低模块进行驱动以降低传输线路处的寄生电容,传输线路被耦合至电容降低模块。该方法进一步包括由装置的驱动模块从输入差分信号生成输出差分信号以供在传输线路上传输。在第三方面,本公开的示例实施例提供了一种装置。该装置包括第一组共源共栅晶体管,其包括栅极端子,用于接收输入差分信号和输入差分信号的延迟信号,以及输出端子,用于输出第一驱动信号,第一驱动信号响应于接收到的输入差分信号和延迟信号而被生成并且被均衡。该装置还包括第二组共源共栅晶体管,其包括栅极端子,用于接收输入差分信号的逆信号和输入差分信号的逆延迟信号,以及输出端子,用于输出第二驱动信号,第二驱动信号响应于接收到的逆信号和逆延迟信号而被生成并且被均衡。该装置还包括一组电容器,耦合至传输线路并且包括输入端子,输入端子耦合至第一组共源共栅晶体管和第二共源共栅晶体管的输出端子,一组电容器可操作以减少传输线路处的寄生电容。该装置进一步包括第一晶体管差分对,其包括栅极端子,用于接收从输入差分信号和逆信号而生成的第三驱动信号,以及漏极端子,耦合至传输线路并且用于输出响应于接收到的第三驱动信号而生成的输出差分信号。通过以下描述,将清楚本公开的示例实施例实现的其他优势。附图说明通过参照附图的以下详细描述,将更加理解本公开的示例实施例的以上和其他目标、特征和优势。在附图中,将以示例和非限制的方式图示本公开的若干示例实施例,其中:图1图示了本公开的实施例可以在其中被实现的示例环境;图2是具有馈通电容的常规线路驱动器的框图;图3是示出由常规线路驱动器中的绑定电线电感器引入的可能的过冲(overshot)的框图;图4是具有前馈均衡的常规线路驱动器的框图和输出信号的时序图;图5是根据本公开的实施例的装置的框图;图6是根据本公开的实施例的图5的装置的示例的框图;图7是根据本公开的另一个实施例的图5的装置的示例的框图;图8是根据本公开的实施例的图5的装置中的预驱动器的一半的框图;以及图9是根据本公开的实施例的方法的流程图。贯穿附图,相同或对应的参考符号指代相同或对应的部分。具体实施方式现在将参照附图中图示的各种示例实施例来描述本公开的示例实施例的原理。应当认识到,这些实施例的描述仅为了使得本领域的技术人员更好地理解并且进一步实现本公开的示例实施例,而不是旨在于以任何方式限制本公开的范围。图1示出了本公开的实施例可以在其中被实现的实施例的示例环境100。如所示出的,传送器(TX)110沿着传输链路120耦合至接收器(RX)130。传送器110包括可操作以处理和沿着传输链路120传输数字信号的电路。特别地,传送器110包括线路驱动器电路112,用以产生与传输线路所要求的数据速率匹配的信号。接收器130也包括可操作以接收和处理来自传输链路120的数字信号的电路。传输链路120可以包括多种各种媒介,包括但不限于诸如通用串行总线(USB)线缆和高清晰度多媒体接口(HDMI)线缆之类的线缆、印刷电路板(PCB)上的轨迹、封装绑定电线、静电放电(ESD)连接。在环境100中,传送器110和接收器130被配置为沿着两条传输线路120传输和接收差分信号。差分信号可以包括相位不同但幅度相等的两个信号。为了方便讨论,以下实施例和实现主要在差分信号传送方面进行描述。本领域的技术人员将会认识到各种实施例可以用于差分信号传送或单端信号传送。由传送器110传输并且沿着传输线路120行进的信号可能在传输和传播期间遭受信号衰减、弥散或其他信号退化,这可能引入不期望的符号间干扰(ISI)。为了降低ISI,常规地,可以在线路驱动器112中应用诸如馈通电容技术(FTC,也被称为电容峰化技术)。图2示出了具有馈通电容配置的常规线路驱动器电路112。如所示出的,线路驱动器112包括预驱动器202,用于响应于输入差分信号对Vip和Vin而为晶体管差分对M1204和M2206生成驱动信号。线路驱动器112还包括连接到供电源Vdd的两个负载电阻器R1232和R2234、以及尾电流源(tailcurrentsource)240。驱动信号可以用于驱动晶体管差分对204和206,以生成用于在传输链路120上传输的输出差分信号Vop和Von,该传输链路120包括两条线路122和124。传输线路122和124在输出节点A252和B254处与线路驱动器112耦合。如图2所示,晶体管对C1212和C2214由预驱动器202的驱动信号驱动,该晶体管对被用作馈通晶体管,以便降低输出节点252和254处的负载寄生电容。负载寄生电容可能由线路驱动器112与传输线路122和124的耦合而引起。为了解释说明,相应的传输线路122和124上的寄生电容被描绘为相应的电容器C3222和C4224。以下简要地描述馈通电容降低ISI的原理。假设寄生电容224的电压摆动(被表示为“Vs2”)是500mV,并且馈通电容器212的电压摆动(被表示为“Vs1”)是1000mV(其与供电源的电压变化有关)。节点252的电荷传递可以被表示为如下:被传递的电荷=Vs2*C4+(-Vs1+Vs2)*C1=Vs2*Ceq(1)其中Ceq表示整个驱动器112的等效负载电容。基于公式(1),等效负载电容Ceq可以被写为如下:Ceq=C4+(1-Vs1/Vs2)*C1=C4+C1-Vs1/Vs2*C1(2)如果电压摆动Vs1是1000mV并且电压摆动Vs2本文档来自技高网...
具有合并的馈通电容和前馈均衡的线路驱动器装置

【技术保护点】
一种装置,包括:电容馈通模块,包括第一预驱动器,可操作以接收输入差分信号和所述输入差分信号的延迟信号、从所述输入差分信号和所述延迟信号生成第一驱动信号以及对所述第一驱动信号进行均衡,以及电容降低模块,被布置在所述第一预驱动器与传输线路之间并且可操作以响应于所述第一驱动信号来降低所述传输线路处的寄生电容;以及驱动模块,耦合至所述传输线路并且可操作以由所述输入驱动信号生成输出差分信号以供在所述传输线路上传输。

【技术特征摘要】
1.一种装置,包括:电容馈通模块,包括第一预驱动器,可操作以接收输入差分信号和所述输入差分信号的延迟信号、从所述输入差分信号和所述延迟信号生成第一驱动信号以及对所述第一驱动信号进行均衡,以及电容降低模块,被布置在所述第一预驱动器与传输线路之间并且可操作以响应于所述第一驱动信号来降低所述传输线路处的寄生电容;以及驱动模块,耦合至所述传输线路并且可操作以由所述输入驱动信号生成输出差分信号以供在所述传输线路上传输。2.根据权利要求1所述的装置,其中所述驱动模块进一步可操作以对所述输出差分信号进行均衡。3.根据权利要求2所述的装置,其中所述驱动模块包括:第二预驱动器,可操作以从所述输入差分信号生成第二驱动信号;第三预驱动器,可操作以从所述延迟信号生成第三驱动信号;主标驱动器,耦合至所述第二预驱动器并且可操作以响应于所述第二驱动信号生成所述输出差分信号;以及后标驱动器,耦合至所述第三预驱动器并且可操作以响应于所述第三驱动信号来对所述输出差分信号进行均衡。4.根据权利要求1所述的装置,其中所述第一预驱动器进一步可操作以通过以下来对所述第一驱动信号进行均衡:在所述输入差分信号的变化时间内放大所述第一驱动信号的电压电平;以及在所述输入差分信号的稳定时间内降低所述第一驱动信号的所述电压电平。5.根据权利要求1所述的装置,其中所述输入差分信号包括第一信号和逆的第二信号,所述延迟信号包括所述第一信号的第一延迟信号和所述第二信号的第二延迟信号,并且所述预驱动器包括:第一信号生成模块,可操作以从所述第一信号和所述第一延迟信号生成第一中间信号以作为所述第一驱动信号的第一部分,并且基于第一控制信号来对所述第一中间信号进行均衡;以及第二信号生成模块,可操作以从所述第二信号和所述第二延迟信号生成第二中间信号以作为所述第一驱动信号的第二部分,并且基于第二控制信号来对所述第二中间信号进行均衡。6.根据权利要求5所述的装置,其中所述电容馈通模块进一步包括:电平移位器,耦合至所述第一预驱动器并且可操作以将所述输入差分信号的电压电平移位以产生经移位的所述第一信号和所述第二信号、并且可操作以将所述延迟信号的电压电平移位以产生经移位的所述第一延迟信号和所述第二延迟信号;并且其中所述第一预驱动器进一步包括:第三信号生成模块,可操作以从经移位的所述第一信号和经移位的所述第一延迟信号生成第三中间信号,并且基于第三控制信号来对所述第三中间信号进行均衡,第四信号生成模块,可操作以从经移位的所述第二信号和经移位的所述第二延迟信号生成第四中间信号,并且基于第四控制信号来对所述第四中间信号进行均衡,以及信号合并模块,可操作以合并所述第一中间信号和第三中间信号并且合并所述第二中间信号和所述第四中间信号以获得所述第一驱动信号。7.根据权利要求6所述的装置,其中所述第一预驱动器进一步包括脉冲生成器,可操作以生成用于驱动所述信号合并模块的脉冲信号。8.根据权利要求1所述的装置,其中所述延迟信号以所述输入差分信号的单位间隔被延迟。9.一种方法,包括:由装置的第一预驱动器从输入差分信号和所述输入差分信号的延迟信号生成第一驱动信号;由所述第一预驱动器对所述第一驱动信号进行均衡;由所述第一驱动信号对所述装置的电容降低模块进行驱动以降低传输线路处的寄生电容,所述传输线路被耦合至所述电容降低模块;以及由所述装置的驱动模块从所述输入差分信号生成输出差分信号以供在所述传输线路上传输。10.根据权利要求9所述的方法,进一步包括:由所述驱动模块对所述输出差分信号进行均衡。11.根据权利要求10所述的方法,其中对所述输出差分信号进行均衡包括:由所述驱动模块的第二预驱动器从所述输入差分信号生成第二驱动信号;由所述驱动模块的第三预驱动器从所述延迟信号生成第三驱动信号;由所述驱动模块的...

【专利技术属性】
技术研发人员:罗可欣
申请(专利权)人:美国莱迪思半导体公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1