基于数字PMIC的伽马电压输出电路制造技术

技术编号:17305759 阅读:30 留言:0更新日期:2018-02-19 01:04
本发明专利技术涉及一种基于数字PMIC的伽马电压输出电路。该电路包括:模拟电压(AVDD)输入GLDO模块和比较器,GLDO模块输出第一伽马参考电压(Vref1)至比较器和二选一选择器;第二伽马参考电压(Vref2)输入二选一选择器,第二伽马参考电压(Vref2)≥伽马参考电压(Vref)的设定值;当模拟电压(AVDD)>第一伽马参考电压(Vref1)时,比较器控制二选一选择器输出第一伽马参考电压(Vref1)作为伽马参考电压(Vref),当该模拟电压(AVDD)<该第一伽马参考电压(Vref1)时,输出第二伽马参考电压(Vref2);伽马参考电压(Vref)输出至伽马校正模块,伽马校正模块输出伽马电压。本发明专利技术的电路当模拟电压和伽马参考电压在寄存器设定错误时可以确保伽马电压不会出现异常而导致画面出现显示异常。

A gamma voltage output circuit based on digital PMIC

The invention relates to a gamma voltage output circuit based on digital PMIC. The circuit includes analog voltage input module (AVDD) GLDO and GLDO comparator module outputs a first gamma reference voltage to the comparator (Vref1) and one of two selectors; second gamma reference voltage (Vref2) input two select a selector, a second gamma reference voltage (Vref2) = gamma reference voltage (Vref) setting; when the analog voltage (AVDD >); the first gamma reference voltage (Vref1), one of two comparator control selector outputs a first gamma reference voltage (Vref1) as a gamma reference voltage (Vref), when the analog voltage (AVDD) was the first gamma reference voltage (Vref1), second (Vref2 gamma reference voltage output); gamma reference voltage (Vref) output to the gamma gamma correction gamma correction module, output module voltage. When the analog voltage and gamma reference voltage are set at the register error, the circuit of the invention can ensure that the gamma voltage does not appear abnormal, resulting in abnormal display of the picture.

【技术实现步骤摘要】
基于数字PMIC的伽马电压输出电路
本专利技术涉及液晶显示器领域,尤其涉及一种基于数字PMIC的伽马电压输出电路。
技术介绍
数字电源管理集成电路(DigitalPMIC)是液晶显示驱动中常用的电路。如图1所示,其为现有数字PMIC中关于伽马(Gamma)电压和伽马参考电压Vref部分的内部框图,展示了数字PMIC中与伽马电压输出相关的部分,主要包括寄存器(register),数模转换器(DAC),GLDO(低压差线性稳压器)模块,伽马校正模块。自I2C总线的数据线SDA和时钟信号线SCL输入的数据存储于寄存器中,寄存器输出的数字信号由数模转换器转换为模拟信号,然后模拟信号输入GLDO模块和伽马校正模块,GLDO模块为用于产生伽马参考电压Vref的低压差线性稳压器,GLDO模块根据输入的模拟信号和用于伽马校正的模拟电压AVDD生成伽马参考电压Vref,然后GLDO模块输出公共的伽马参考电压Vref至伽马校正模块,由伽马校正模块所包含的各路电路分别对应输出十四路伽马电压GM1~GM14。现有这种方案基于数字PMIC输出伽马电压,当将AVDD和Vref在寄存器中设定错误时,例如:寄存器中设定值如下,AVDD=15.6V,Vref=16.2V,此时因为AVDD<Vref,从而最大伽马参考电压Vref_max=AVDD-0.1V(压差由GLDO模块特性决定,一般最小压差为0.1V)=15.5V,从而伽马电压GM1~GM14都是以Vref=15.5V做为参考,而实际上我们需要的是以Vref=16.2V做为参考,这样将导致伽马电压输出异常而出现画面显示异常的状况,因此亟需改进。
技术实现思路
因此,本专利技术的目的在于提供一种基于数字PMIC的伽马电压输出电路,解决模拟电压AVDD和伽马参考电压Vref在寄存器设定错误导致伽马电压输出异常的问题。为实现上述目的,本专利技术提供了一种基于数字PMIC的伽马电压输出电路,包括:寄存器,数模转换器,低压差线性稳压器模块,比较器,二选一选择器以及伽马校正模块;该寄存器输出的数字信号经由数模转换器转换为模拟信号后输入低压差线性稳压器模块和伽马校正模块;低压差线性稳压器模块的第一输入端接收模拟电压,低压差线性稳压器模块的第二输入端连接数模转换器以接收模拟信号;低压差线性稳压器模块的输出端分别连接比较器的第一输入端、二选一选择器的第一输入端,以输出第一伽马参考电压;比较器的第二输入端接收模拟电压,比较器的输出端连接二选一选择器的控制端以输出控制信号;二选一选择器的输出端连接伽马校正模块以输出伽马参考电压至伽马校正模块,二选一选择器的第二输入端接收第二伽马参考电压,该第二伽马参考电压≥伽马参考电压的设定值;所述二选一选择器的输出端根据所述控制端输入的控制信号选择输出第一伽马参考电压或第二伽马参考电压作为伽马参考电压;伽马校正模块根据所输入的模拟信号和伽马参考电压输出伽马电压。其中,当该模拟电压>该第一伽马参考电压时,该二选一选择器输出该第一伽马参考电压作为伽马参考电压。其中,当该模拟电压<该第一伽马参考电压时,该二选一选择器输出该第二伽马参考电压作为伽马参考电压。其中,还包括降压电路,所述降压电路的输入端接收高电平,输出端连接二选一选择器的第二输入端,以向所述二选一选择器输出第二伽马参考电压。其中,该高电平为液晶驱动电路中的栅极开启电压。其中,该高电平≥2×该模拟电压。其中,该高电平范围为28~36伏特,该模拟电压范围为14~16伏特。其中,该降压电路包括:三端可调分流基准源,其阳极接地,参考端连接第一电阻的第一端和第二电阻的第二端,阴极连接第三电阻的第一端;电容,其第二端连接三端可调分流基准源的参考端,第一端连接该第三电阻的第一端;NPN型三极管,其基极连接该第三电阻的第一端,发射极连接该第二电阻的第一端,集电极连接第四电阻的第二端;该第一电阻的第二端接地;该第三电阻的第二端和第四电阻的第一端连接该高电平的输入端;该第二电阻的第一端连接该第二伽马参考电压的输出端。其中,该第二伽马参考电压=2.5+2.5×第二电阻阻值/(第一电阻阻值+第二电阻阻值)。其中,该伽马参考电压的设定值为16.2伏特。其中,该第二电阻阻值=137千欧,该第一电阻阻值=10千欧。综上,本专利技术的基于数字PMIC的伽马电压输出电路当模拟电压AVDD和伽马参考电压Vref在寄存器设定错误时确保可以正常输出伽马参考电压Vref,确保伽马电压不会出现异常而导致画面出现显示异常。附图说明下面结合附图,通过对本专利技术的具体实施方式详细描述,将使本专利技术的技术方案及其他有益效果显而易见。附图中,图1为现有数字PMIC中关于伽马电压和伽马参考电压Vref部分的内部框图;图2为本专利技术基于数字PMIC的伽马电压输出电路一较佳实施例的电路结构示意图;图3为本专利技术基于数字PMIC的伽马电压输出电路一较佳实施例的降压电路结构示意图。具体实施方式参见图2,其为本专利技术基于数字PMIC的伽马电压输出电路一较佳实施例的电路结构示意图,展示了数字PMIC中与伽马电压输出相关的部分,本专利技术的基于数字PMIC的伽马电压输出电路主要包括:寄存器,数模转换器,GLDO(低压差线性稳压器)模块,比较器,二选一选择器,降压电路以及伽马校正模块;该寄存器输出的数字信号经由数模转换器转换为模拟信号后输入GLDO模块和伽马校正模块;模拟电压AVDD输入该GLDO模块和比较器,该GLDO模块输出伽马参考电压Vref1至比较器和二选一选择器;高电平VGH输入该降压电路后,该降压电路输出伽马参考电压Vref2至该二选一选择器,且伽马参考电压Vref2≥伽马参考电压Vref的设定值;当该模拟电压AVDD>伽马参考电压Vref1时,该比较器控制二选一选择器输出伽马参考电压Vref1作为公共的伽马参考电压Vref;当该模拟电压AVDD<伽马参考电压Vref1时,该比较器控制二选一选择器输出伽马参考电压Vref2作为公共的伽马参考电压Vref;该公共的伽马参考电压Vref输出至伽马校正模块,该伽马校正模块输出伽马电压。GLDO模块可以为用于产生伽马参考电压Vref1的低压差线性稳压器,伽马校正模块可以分别对应输出十四路伽马电压GM1~GM14。自I2C总线的数据线SDA和时钟信号线SCL输入的数据存储于寄存器中。高电平VGH可以为液晶驱动电路中的栅极开启电压,可以设定为VGH≥2×AVDD,VGH范围28~36V,AVDD范围14~16V。本专利技术将AVDD和Vref1先通过比较器进行比较,当AVDD>Vref1时,控制信号Control输出为高电平(highlevel),此时二选一选择器将控制Vref=Vref1,从而Vref输出正常,这样所有伽马电压可以正常输出,当发现AVDD<Vref时,控制信号Control输出为低电平(lowlevel),此时二选一选择器将控制伽马参考电压Vref=Vref2,Vref2通过降压电路使VGH降压产生且Vref2≥伽马参考电压Vref设定值,此时可以确保伽马参考电压Vref输出正常,从而伽马电压GM1~GM14以公共的伽马参考电压Vref做为参考均可以正常输出。参见图3,本文档来自技高网
...
基于数字PMIC的伽马电压输出电路

【技术保护点】
一种基于数字PMIC的伽马电压输出电路,其特征在于,包括:寄存器,数模转换器,低压差线性稳压器模块,比较器,二选一选择器以及伽马校正模块;该寄存器输出的数字信号经由数模转换器转换为模拟信号后输入低压差线性稳压器模块和伽马校正模块;低压差线性稳压器模块的第一输入端接收模拟电压(AVDD),低压差线性稳压器模块的第二输入端连接数模转换器以接收模拟信号;低压差线性稳压器模块的输出端分别连接比较器的第一输入端、二选一选择器的第一输入端,以输出第一伽马参考电压(Vref1);比较器的第二输入端接收模拟电压(AVDD),比较器的输出端连接二选一选择器的控制端以输出控制信号(Control);二选一选择器的输出端连接伽马校正模块以输出伽马参考电压(Vref)至伽马校正模块,二选一选择器的第二输入端接收第二伽马参考电压(Vref2),该第二伽马参考电压(Vref2)≥伽马参考电压(Vref)的设定值;所述二选一选择器的输出端根据所述控制端输入的控制信号(Control)选择输出第一伽马参考电压(Vref1)或第二伽马参考电压(Vref2)作为伽马参考电压(Vref);伽马校正模块根据所输入的模拟信号和伽马参考电压(Vref)输出伽马电压(GM1~GM14)。...

【技术特征摘要】
1.一种基于数字PMIC的伽马电压输出电路,其特征在于,包括:寄存器,数模转换器,低压差线性稳压器模块,比较器,二选一选择器以及伽马校正模块;该寄存器输出的数字信号经由数模转换器转换为模拟信号后输入低压差线性稳压器模块和伽马校正模块;低压差线性稳压器模块的第一输入端接收模拟电压(AVDD),低压差线性稳压器模块的第二输入端连接数模转换器以接收模拟信号;低压差线性稳压器模块的输出端分别连接比较器的第一输入端、二选一选择器的第一输入端,以输出第一伽马参考电压(Vref1);比较器的第二输入端接收模拟电压(AVDD),比较器的输出端连接二选一选择器的控制端以输出控制信号(Control);二选一选择器的输出端连接伽马校正模块以输出伽马参考电压(Vref)至伽马校正模块,二选一选择器的第二输入端接收第二伽马参考电压(Vref2),该第二伽马参考电压(Vref2)≥伽马参考电压(Vref)的设定值;所述二选一选择器的输出端根据所述控制端输入的控制信号(Control)选择输出第一伽马参考电压(Vref1)或第二伽马参考电压(Vref2)作为伽马参考电压(Vref);伽马校正模块根据所输入的模拟信号和伽马参考电压(Vref)输出伽马电压(GM1~GM14)。2.如权利要求1所述的基于数字PMIC的伽马电压输出电路,其特征在于,当该模拟电压(AVDD)>该第一伽马参考电压(Vref1)时,该二选一选择器输出该第一伽马参考电压(Vref1)作为伽马参考电压(Vref)。3.如权利要求1所述的基于数字PMIC的伽马电压输出电路,其特征在于,当该模拟电压(AVDD)<该第一伽马参考电压...

【专利技术属性】
技术研发人员:曹丹
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1