移位寄存器及其驱动方法、栅极驱动电路和显示装置制造方法及图纸

技术编号:17141539 阅读:25 留言:0更新日期:2018-01-27 15:43
本公开的实施例提出了移位寄存器及其驱动方法、栅极驱动电路和显示装置。该移位寄存器包括:输入子电路,与输入端和上拉节点耦接,且被配置为能够在来自所述输入端的输入信号的控制下对所述上拉节点充电;输出子电路,与时钟信号端、所述上拉节点和输出端耦接,且被配置为能够在所述上拉节点的控制下将来自所述时钟信号端的时钟信号传输至所述输出端;以及输出整形子电路,与所述时钟信号端、所述输出端、第一电压信号端耦接,且被配置为能够在所述时钟信号的控制下将来自所述第一电压信号端的第一电压信号传输至所述输出端。

Shift register and its driving method, gate drive circuit and display device

A shift register and a driving method, a gate drive circuit and a display device are presented in the present disclosure. The shift register includes: input circuit, and the input end and the pull-up node is coupled, and is configured to control the input signal from the input of the pull-up charging node; output sub circuit, and a clock signal end, the pull-up node and the output end is coupled. And is configured to be able to pull the control node in the clock signal transmission from the end of the clock signal to the output terminal; and shaping the output sub circuit, and the clock signal and the output end, the first end is coupled to the voltage signal, and can be configured to control at the clock signal of the first voltage signal transmission from the end of the first voltage signal to the output terminal.

【技术实现步骤摘要】
移位寄存器及其驱动方法、栅极驱动电路和显示装置
本公开涉及显示
,且更具体地涉及移位寄存器及其驱动方法、栅极驱动电路和显示装置。
技术介绍
随着液晶显示器(LCD)和有机电致发光显示器(OLED)技术的普及,作为这二者的共同关键技术之一的栅极驱动技术也自然地成为了重点关注对象。目前,普遍采用了阵列基板栅极驱动技术(GateDriveronArray,简称为GOA),其直接将栅极驱动电路连同薄膜晶体管(TFT)阵列一起制作在阵列基板上。GOA技术的应用可直接将栅极驱动电路制作在面板周围,从而降低了程序复杂度,并且减少了产品成本。此外,还提高了显示面板的集成度,使面板更薄型化,并能够实现窄边框设计。
技术实现思路
根据本公开一些实施例,提供了移位寄存器及其驱动方法、栅极驱动电路和显示装置。根据一个方面,本公开的实施例提供了一种移位寄存器。该移位寄存器包括:输入子电路,与输入端和上拉节点耦接,且被配置为能够在来自所述输入端的输入信号的控制下对所述上拉节点充电;输出子电路,与时钟信号端、所述上拉节点和输出端耦接,且被配置为能够在所述上拉节点的控制下将来自所述时钟信号端的时钟信号传输至所述输出端;以及输出整形子电路,与所述时钟信号端、所述输出端、第一电压信号端耦接,且被配置为能够在所述时钟信号的控制下将来自所述第一电压信号端的第一电压信号传输至所述输出端。在一些实施例中,所述输出整形子电路包括第一晶体管、第二晶体管和第三晶体管,其中:第一晶体管的控制端与所述时钟信号端耦接,第一端与第二晶体管的控制端耦接,第二端与第一电压信号端耦接;第二晶体管的控制端还与第三晶体管的第二端耦接,第一端与所述第一电压信号端耦接,第二端与所述输出端耦接;以及第三晶体管的控制端和第一端与第二电压信号端耦接。在一些实施例中,所述移位寄存器还包括:复位子电路,与复位信号端、所述上拉节点和第一电压信号端耦接,且被配置为能够在来自所述复位信号端的复位信号的控制下将来自所述第一电压信号端的第一电压信号提供给所述上拉节点;上拉节点控制子电路,与所述上拉节点、下拉节点和第一电压信号端耦接,且被配置为能够在所述下拉节点的控制下将来自所述第一电压信号端的第一电压信号提供给所述上拉节点;下拉控制子电路,与所述下拉节点、第一电压信号端和输出端耦接,且被配置为能够在所述下拉节点的控制下将来自所述第一电压信号端的第一电压信号提供给所述输出端;第一下拉节点控制子电路,与所述下拉节点和第二电压信号端耦接,且被配置为能够将来自所述第二电压信号端的第二电压信号提供给所述下拉节点;以及第二下拉节点控制子电路,与所述上拉节点、所述下拉节点和所述第一电压信号端耦接,且被配置为能够在所述上拉节点的控制下将来自所述第一电压信号端的第一电压信号提供给所述下拉节点。在一些实施例中,所述输入子电路包括:第四晶体管,其控制端和第一端与所述输入端耦接,第二端与所述上拉节点耦接。在一些实施例中,所述复位子电路包括:第五晶体管,其控制端与所述复位信号端耦接,第一端与所述上拉节点耦接,第二端与所述第一电压信号端耦接。在一些实施例中,所述输出子电路包括第六晶体管和第一电容,其中:第六晶体管的控制端与所述上拉节点耦接,第一端与所述时钟信号端耦接,第二端与所述输出端耦接;第一电容的第一端与所述上拉节点耦接,第二端与所述输出端耦接。在一些实施例中,所述上拉节点控制子电路包括:第七晶体管,其控制端与所述下拉节点耦接,第一端与所述上拉节点耦接,第二端与所述第一电压信号端耦接。在一些实施例中,所述下拉控制子电路包括:第八晶体管,其控制端与所述下拉节点耦接,第一端与所述输出端耦接,第二端与所述第一电压信号端耦接。在一些实施例中,所述第一下拉节点控制子电路包括第九晶体管和第十晶体管,其中:第九晶体管的控制端与第十晶体管的第二端耦接,第一端与第二电压信号端耦接,第二端与所述下拉节点耦接;第十晶体管的控制端和第一端与第二电压信号端耦接。在一些实施例中,所述第二下拉节点控制子电路包括第十一晶体管和第十二晶体管,其中:第十一晶体管的控制端与所述上拉节点耦接,第一端与所述下拉节点耦接,第二端与所述第一电压信号端耦接;第十二晶体管的控制端与所述上拉节点耦接,第一端与所述第九晶体管的控制端耦接,第二端与所述第一电压信号端耦接。在一些实施例中,所有晶体管均为N型晶体管,以及所述第一电压信号为低电平信号,所述第二电压信号为高电平信号。根据另一方面,本公开的实施例提供了一种用于驱动移位寄存器的方法。该方法包括:在第一阶段,在输入信号的控制下通过输入子电路对所述上拉节点充电;在第二阶段,在上拉节点的控制下,将时钟信号通过输出子电路传输至所述输出端;在第三阶段,在时钟信号的控制下,将第一电压信号通过输出整形子电路传输至所述输出端。根据又一方面,本公开的实施例提供了一种栅极驱动电路。该栅极驱动电路包括多个级联的前述移位寄存器。根据再一方面,本公开的实施例提供了一种显示装置。该显示装置包括前述栅极驱动电路。附图说明通过下面结合附图说明本公开的优选实施例,将使本公开的上述及其它目的、特征和优点更加清楚,其中:图1是示出了根据本公开实施例的移位寄存器的示例构造的示意图。图2是示出了图1所示的移位寄存器的示例工作时序图。图3是示出了根据本公开另一实施例的移位寄存器的示例构造的示意图。图4是示出了根据本公开又一实施例的移位寄存器的示例构造的示意图。图5是示出了图4所示的移位寄存器的具体构造的示意图。图6是示出了根据本公开实施例的栅极驱动电路的示例构造的示意图。图7是示出了图4所示的移位寄存器的示例工作时序图。图8是示出了根据本公开实施例的驱动移位寄存器的示例方法的流程图。具体实施方式下面参照附图对本公开的部分实施例进行详细说明,在描述过程中省略了对于本公开来说是不必要的细节和功能,以防止对本公开的理解造成混淆。在本说明书中,下述用于描述本公开原理的各种实施例只是说明,不应该以任何方式解释为限制公开的范围。参照附图的下述描述用于帮助全面理解由权利要求及其等同物限定的本公开的示例性实施例。下述描述包括多种具体细节来帮助理解,但这些细节应认为仅仅是示例性的。因此,本领域普通技术人员应认识到,在不脱离本公开的范围和精神的情况下,可以对本文中描述的实施例进行多种改变和修改。此外,为了清楚和简洁起见,省略了公知功能和结构的描述。此外,贯穿附图,相同的附图标记用于相同或相似的功能、器件和/或操作。此外,在附图中,各部分并不一定按比例来绘制。换言之,附图中的各部分的相对大小、长度等并不一定与实际比例相对应。在本公开中,术语“包括”和“含有”及其派生词意为包括而非限制;术语“或”是包含性的,意为和/或。此外,在本公开的以下描述中,所使用的方位术语,例如“上”、“下”、“左”、“右”等均用于指示相对位置关系,以辅助本领域技术人员理解本公开实施例,且因此本领域技术人员应当理解:在一个方向上的“上”/“下”,在相反方向上可变为“下”/“上”,且在另一方向上,可能变为其他位置关系,例如“左”/“右”等。以下,以本公开实施例应用于显示装置的栅极驱动电路为例来详细说明。然而本领域技术人员应当理解本公开的应用领域不限于此。事实上,根据本公开实施例的移位寄存器等可本文档来自技高网...
移位寄存器及其驱动方法、栅极驱动电路和显示装置

【技术保护点】
一种移位寄存器,包括:输入子电路,与输入端和上拉节点耦接,且被配置为能够在来自所述输入端的输入信号的控制下对所述上拉节点充电;输出子电路,与时钟信号端、所述上拉节点和输出端耦接,且被配置为能够在所述上拉节点的控制下将来自所述时钟信号端的时钟信号传输至所述输出端;以及输出整形子电路,与所述时钟信号端、所述输出端、第一电压信号端耦接,且被配置为能够在所述时钟信号的控制下将来自所述第一电压信号端的第一电压信号传输至所述输出端。

【技术特征摘要】
1.一种移位寄存器,包括:输入子电路,与输入端和上拉节点耦接,且被配置为能够在来自所述输入端的输入信号的控制下对所述上拉节点充电;输出子电路,与时钟信号端、所述上拉节点和输出端耦接,且被配置为能够在所述上拉节点的控制下将来自所述时钟信号端的时钟信号传输至所述输出端;以及输出整形子电路,与所述时钟信号端、所述输出端、第一电压信号端耦接,且被配置为能够在所述时钟信号的控制下将来自所述第一电压信号端的第一电压信号传输至所述输出端。2.根据权利要求1所述的移位寄存器,其中,所述输出整形子电路包括第一晶体管、第二晶体管和第三晶体管,其中:第一晶体管的控制端与所述时钟信号端耦接,第一端与第二晶体管的控制端耦接,第二端与第一电压信号端耦接;第二晶体管的控制端还与第三晶体管的第二端耦接,第一端与所述第一电压信号端耦接,第二端与所述输出端耦接;以及第三晶体管的控制端和第一端与第二电压信号端耦接。3.根据权利要求1所述的移位寄存器,还包括:复位子电路,与复位信号端、所述上拉节点和第一电压信号端耦接,且被配置为能够在来自所述复位信号端的复位信号的控制下将来自所述第一电压信号端的第一电压信号提供给所述上拉节点;上拉节点控制子电路,与所述上拉节点、下拉节点和第一电压信号端耦接,且被配置为能够在所述下拉节点的控制下将来自所述第一电压信号端的第一电压信号提供给所述上拉节点;下拉控制子电路,与所述下拉节点、第一电压信号端和输出端耦接,且被配置为能够在所述下拉节点的控制下将来自所述第一电压信号端的第一电压信号提供给所述输出端;第一下拉节点控制子电路,与所述下拉节点和第二电压信号端耦接,且被配置为能够将来自所述第二电压信号端的第二电压信号提供给所述下拉节点;以及第二下拉节点控制子电路,与所述上拉节点、所述下拉节点和所述第一电压信号端耦接,且被配置为能够在所述上拉节点的控制下将来自所述第一电压信号端的第一电压信号提供给所述下拉节点。4.根据权利要求1所述的移位寄存器,其中,所述输入子电路包括:第四晶体管,其控制端和第一端与所述输入端耦接,第二端与所述上拉节点耦接。5.根据权利要求3所述的移位寄存器,其...

【专利技术属性】
技术研发人员:陶健孙丽薛伟李红敏
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1