A low power oscillator circuit with stable frequency is suitable for the power supply field. The low power oscillator circuit consists of an oscillator circuit, a current source circuit, and a hysteresis comparator circuit. The principle of charging and discharging the relaxation oscillator circuit of the capacitor charge and discharge through the way of improvement, and the use of the comparator are compared at both ends of the capacitor voltage comparator, eliminating the demand for the reference level, which makes the design more simple, and saves power consumption required for generating reference level module. The circuit has the advantages of simple structure, small volume, stable work and good adaptability. It improves the work efficiency, reduces the power consumption of the circuit, and has good anti-interference and reliability.
【技术实现步骤摘要】
一种频率稳定的低功耗振荡器电路所属
本专利技术涉及一种频率稳定的低功耗振荡器电路,适用于电源领域。
技术介绍
对于大多数SoC(SystemonaChip)设计而言,时钟发生器模块是必不可少的组成部分。提供时钟参考源一般有两种方式:一种是使用晶体振荡器。它能够提供频率精度很高的时钟信号,并且该频率受电源电压、温度以及工艺(PVT)的影响很小,但需要额外占用两个PAD来连接芯片外面的晶体,从而增加了芯片的面积和成本。同时,对于外部环境的干扰,晶体振荡器存在停振的可能。另外一种是集成于芯片内部的振荡器。对于对时钟频率要求不是太高的应用环境,采用内部的振荡器既可以节省面积,又可以保证其工作的可靠性。目前,出于功耗和性能的考虑,芯片往往设计多种工作模式。当芯片空闲时,为了节省功耗,可以让芯片进人休眠模式。在休眠模式下,芯片主时钟会被关闭。为了使芯片能从休眠模式中被唤醒,芯片仍然需要一个低频的时钟信号。此时,低频时钟电路的功耗是最受关注的指标,在低功耗的基础上,提高频率稳定性是设计中需要解决的问题。
技术实现思路
本专利技术提供一种频率稳定的低功耗振荡器电路,振荡器电路采用弛豫 ...
【技术保护点】
一种频率稳定的低功耗振荡器电路,其特征是:所述的低功耗振荡器电路由振荡器电路、电流源电路、迟滞比较器电路组成。
【技术特征摘要】
1.一种频率稳定的低功耗振荡器电路,其特征是:所述的低功耗振荡器电路由振荡器电路、电流源电路、迟滞比较器电路组成。2.根据权利要求1所述的一种频率稳定的低功耗振荡器电路,其特征是:所述振荡器电路由基准电流源电路产生与电源无关的电流,用该电流的镜像电流对电容进行充放电。3.根据权利要求1所述的一种频率稳定的低功耗振荡器电路,其特征是:所述的振荡器电路通过PMOS管M5对C0的左端N1进行恒流充电,同时通过NMOS管M6对CO的右端N2进行恒流放电。4.根据权利要求1所述的一种频率稳定的低功耗振荡器电路,其特征是:所述的振荡器电路通过PMOS管M5对CO的左端N1进行恒流放电,同时通过NMOS管M6对CO的右端N2进行恒流充电。5.根据权利要求1所述的一种频率稳定的低功耗振荡器电...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。