基于ARM架构的4K图像拼接显示装置及显示系统制造方法及图纸

技术编号:16904415 阅读:122 留言:0更新日期:2017-12-28 16:13
本实用新型专利技术实施例提供的基于ARM架构的4K图像拼接显示装置及显示系统,属于液晶显示技术领域。其中,4K图像拼接显示装置通过ARM多核处理器模组实现支持同时接入并解码多路1080P或1路4K网络视频信号,通过内置GPU图形处理器实现对多路图像信号的缩放、叠加以及网络解码图像的画质改善和图像优化,再通过4K图像处理器实现图像的切割显示、组合显示或颜色调整等,同时集成基于HDMI2.0协议作为视频通道板块间总线,利用其18Gbps速率,实现支持4K或者更高分辨率的图像信号的接入处理,从而实现图像在液晶拼接屏幕中的跨屏显示或者多层叠加显示。

【技术实现步骤摘要】
基于ARM架构的4K图像拼接显示装置及显示系统本申请要求于2016年12月07日提交中国专利局、申请号为CN201621335412.1、技术名称为“基于ARM架构的4K图像拼接显示装置”的中国专利申请的优先权,其全部内容通过引用结合在本申请中。
本技术涉及液晶屏幕显示领域,具体而言,涉及一种基于ARM架构的4K图像拼接显示装置及显示系统。
技术介绍
信息数据爆炸性发展的互联网时代,屏幕技术的升级与创新使显示市场潜力被不断开发,各类显示技术应用逐渐细分并占据优势市场。IP产品的快速普及为显示系统的大数据应用积累了技术基础和大量的原始数据。原有的液晶拼接处理卡无法支持IP产品的信号接入和显示,同时随着4K高清信号的不断渗透,客户要求4K分辨率信号超高清的显示效果,原有的拼接处理卡不具备4K信号的直接接入能力,所以设计一款既能支持数字信号的4K信号接入显示,也可能接入IP化的4K信号处理及显示装置是符合市场发展的需要。
技术实现思路
有鉴于此,本技术的目的在于提供一种基于ARM架构的4K图像拼接显示装置及显示系统,以改善上述问题。本技术较佳实施例提供一种基于ARM架构的4K图像拼接显示装置,包括拼接处理单元和显示面板,所述拼接处理单元包括ARM多核处理器模组、GPU图形处理器、4K图像处理器、网络接口、输入芯片和输出芯片,所述网络接口和GPU图形处理器均与ARM多核处理器模组连接,输入芯片、输出芯片和GPU图形处理器均与4K图像处理器连接,4K图像处理器与显示面板连接。进一步地,所述ARM多核处理器模组的输入端与所述网络接口连接,所述ARM多核处理器模组的输出端与所述GPU图形处理器的输入端连接,所述4K图像处理器的输入端与所述GPU图形处理器及输入芯片连接,所述4K图像处理器的输出端与所述显示面板及输出芯片连接。进一步地,所述网络接口为千兆以太网接口。进一步地,所述ARM多核处理器模组包括多个ARM内核处理器,所述多个ARM内核处理器通过内部总线与所述GPU图形处理器连接。进一步地,所述ARM多核处理器模组包括4个ARM内核处理器。进一步地,所述输入芯片包括HDMI输入芯片、DVI输入芯片和VGA输入芯片中的一种或多种。进一步地,所述HDMI输入芯片为HDMI2.0输入芯片。进一步地,所述输出芯片为HDMI2.0输出芯片。本技术另一较佳实施例提供一种显示系统,包括图形工作站以及多个如上所述的4K图像拼接显示装置,其中,每预设个4K图像拼接显示装置中的拼接处理单元通过HDMI线缆构成串行链路后与所述图形工作站连接。进一步地,所述拼接处理单元与远程控制设备通信连接,以使所述远程控制设备通过网络对所述拼接处理单元进行控制。本技术实施例提供的基于ARM架构的4K图像拼接显示装置及显示系统,通过ARM多核处理器模组实现支持同时接入并解码多路1080P或1路4K网络视频信号,通过内置GPU图形处理器实现对多路图像信号的缩放、叠加以及网络解码图像的画质改善和图像优化,再通过4K图像处理器实现图像的切割显示、组合显示或颜色调整等,同时集成基于HDMI2.0协议作为视频通道板块间总线,利用其18Gbps速率,实现支持4K或者更高分辨率的图像信号的接入处理,从而实现图像在液晶拼接屏幕中的跨屏显示或者多层叠加显示。附图说明为了更清楚地说明本技术实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本技术的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。图1为本技术实施例提供的一种基于ARM架构的4K图像拼接显示装置的方框示意图;图2为本技术实施例提供的图1所示4K图像拼接显示装置的一种实现框图;图3A为本技术实施例提供的集成ARM多核处理器模组和GPU图形处理器的硬件实现示意图;图3B为本技术实施例提供的4K图像处理器的硬件实现示意图;图4为本技术实施例提供的一种显示系统的结构框图。图标:100-拼接处理单元;200-显示面板;110-网络接口;120-ARM多核处理器模组;130-GPU图形处理器;140-4K图像处理器;150-输入芯片;160-输出芯片;300-显示系统;310-图形工作站。具体实施方式为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本技术实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本技术的实施例的详细描述并非旨在限制要求保护的本技术的范围,而是仅仅表示本技术的选定实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。本技术实施例中,术语“4K”是指一种高清显示分辨率的简称。通常来讲,4K图像是指达到了4096×2160或者3840×2160物理分辨率的高清图像。请参阅图1,是本技术实施例提供的一种基于ARM架构的4K图像拼接显示装置的方框示意图。如图1所示,该4K图像拼接显示装置包括拼接处理单元100和显示面板200。其中,拼接处理单元100包括网络接口110、ARM多核处理器模组120、GPU图形处理器130、4K图像处理器140、输入芯片150和输出芯片160,但不限制于此。详细地,网络接口110可以是千兆以太网接口,其用于接收IP视频码流,支持来自IPCamera码流、电脑显示编码码流、互联网直播码流等的各种类型的视频源。ARM多核处理器模组120的输入端与网络接口110连接。ARM多核处理器模组120用于对接收到的IP视频码流进行包括数据包头解析、提取视频内容等预处理,并支持针对H.264、H.265/HEVC等标准的解码工作。本实施例中,ARM多核处理器模组120最大可以支持4K分辨率视频码流的解码处理。GPU图形处理器130的输入端连接于ARM多核处理器模组120的输出端。GPU图形处理器130可以对经ARM多核处理器模组120解码后的图像进行缩放、叠加等处理,以及还可以对网络解码图像的画质进行改善和优化。另外,GPU图形处理器130可以基于同步显示算法,支持图像在多个显示面板200中的跨屏显示、多路信号叠加显示、任意切割显示或任意组合显示等。4k图像处理器140的输入端与GPU图形处理器130的输出端及输入芯片150连接。4k图像处理器140的输出端与显示面板200和输出芯片160连接。4k图像处理器140具备LVDS接口,可以直接驱动显示面板200,经过网络解码的图像或者是经输入芯片150的接口输入的图像信号,可以直接显示在显示面板200上。4k图像处理器140可以实现图像的任意切割或组合,不同显示面板200显示的内容可以拼接成为一幅超高分辨率的画面,并且可以保障对超高分辨解析度的图像进行零失真的显示。具体地,4K图像处理能够任意切换不同输入通道的信号,包括输入芯片150、GPU图形处理器1本文档来自技高网...
基于ARM架构的4K图像拼接显示装置及显示系统

【技术保护点】
基于ARM架构的4K图像拼接显示装置,其特征在于,包括拼接处理单元和显示面板,所述拼接处理单元包括ARM多核处理器模组、GPU图形处理器、4K图像处理器、网络接口、输入芯片和输出芯片,所述网络接口和GPU图形处理器均与ARM多核处理器模组连接,输入芯片、输出芯片和GPU图形处理器均与4K图像处理器连接,4K图像处理器与显示面板连接。

【技术特征摘要】
2016.12.07 CN 20162133541211.基于ARM架构的4K图像拼接显示装置,其特征在于,包括拼接处理单元和显示面板,所述拼接处理单元包括ARM多核处理器模组、GPU图形处理器、4K图像处理器、网络接口、输入芯片和输出芯片,所述网络接口和GPU图形处理器均与ARM多核处理器模组连接,输入芯片、输出芯片和GPU图形处理器均与4K图像处理器连接,4K图像处理器与显示面板连接。2.根据权利要求1所述的4K图像拼接显示装置,其特征在于,所述ARM多核处理器模组的输入端与所述网络接口连接,所述ARM多核处理器模组的输出端与所述GPU图形处理器的输入端连接,所述4K图像处理器的输入端与所述GPU图形处理器及输入芯片连接,所述4K图像处理器的输出端与所述显示面板及输出芯片连接。3.根据权利要求1或2所述的4K图像拼接显示装置,其特征在于,所述网络接口为千兆以太网接口。4.根据权利要求1所述的4K图像拼接显示装置,其特征在于,所述AR...

【专利技术属性】
技术研发人员:李晓莅
申请(专利权)人:广州偕作信息科技有限公司
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1