Compatible with OLT transceiver chip 8472 protocol, digital programmable integrated circuit, and belongs to the field of optical communication, the utility model is to solve the traditional GPON and EPON OLT optical module limiting amplifier and laser driver function are based on two single chip to achieve the circuit, resulting in high production costs, the problem of long cycle. The utility model includes two schemes: the first one is based on the EPON design, the threshold configuration of the transmitter, and the two I inside the chip through the upper computer and the EEPROM
【技术实现步骤摘要】
兼容8472协议、数字可编程的OLT收发一体芯片
本技术属于集成电路和光通信领域,本技术兼容8472协议、数字可编程的OLT收发一体芯片是基于EPON和GPON的OLT端收发一体芯片。OLT(opticallineterminal,光线路终端),EPON(EthernetPassiveOpticalNetwork,以太网无源光网络),GPON(Gigabit-CapablePassiveOpticalNetwork,无源光网络)。
技术介绍
在光通信局端设备OLT中,突发LA(限幅放大器)完成对上一级TIA(跨阻放大器)传送来的不同幅度电信号进行限幅放大。LA中还包含LOS(LossofSignal,光信号丢失)模块,判断LA输入信号是噪声还是符合要求的电平信号并作出关断或者开启主通道的操作。连续LD(激光驱动器)将电信号的数据流转化为调制电流驱动激光器发光传递光信号。LD中包含阈值配置模块配合APC(自动光功率控制)和ATC(自动温度控制)模块完成对LD的反馈控制。GPON技术的分光数要大于EPON技术的分光数,并且上行下行速度各有不同,因此出现了基于GPON的 ...
【技术保护点】
兼容8472协议、数字可编程的OLT收发一体芯片,其特征在于,该芯片为基于EPON的兼容8472协议、数字可编程的OLT收发一体芯片,包括发射机和接收机,所述发射机包括输入缓冲器Buffer、NPN晶体管Q1、NPN晶体管Q2、主I
【技术特征摘要】
1.兼容8472协议、数字可编程的OLT收发一体芯片,其特征在于,该芯片为基于EPON的兼容8472协议、数字可编程的OLT收发一体芯片,包括发射机和接收机,所述发射机包括输入缓冲器Buffer、NPN晶体管Q1、NPN晶体管Q2、主I2C电路I2CMaster、从I2C电路I2CSlave、状态寄存器组SRS、模数转换器ADC、数模转换器组DACS、数模转换器DAC1、电压比较器COMP、计数器Counter、压控电流源VCCS1、压控电流源VCCS2和电阻R1;输入缓冲器Buffer正相输入端连接芯片引脚发射机正输入端TX_INP,其反相输入端连接芯片引脚发射机负输入端TX_INN;输入缓冲器Buffer正相输出端连接NPN晶体管Q2基极,其反相输出端连接NPN晶体管Q1基极;NPN晶体管Q1的集电极连接芯片引脚发射机正输出端TX_OUTP;NPN晶体管Q2的集电极连接芯片引脚发射机负输出端TX_OUTN;NPN晶体管Q1的发射极同时连接NPN晶体管的Q2的发射极和压控电流源VCCS1正端;从I2C电路I2CSlave的时钟信号端连接芯片时钟信号引脚SCL;从I2C电路I2CSlave的一个数据信号端连接芯片的数据信号引脚SDA;从I2C电路I2CSlave的另一数据信号端连接状态寄存器组SRS的输入输出端;主I2C电路I2CMaster的时钟信号端连接芯片时钟信号引脚EESCL;主I2C电路I2CMaster的一个数据信号端连接芯片的数据信号引脚EESDA;主I2C电路I2CMaster的另一个数据信号端连接状态寄存器组SRS的一个输入端;模数转换器ADC的输出端连接状态寄存器组SRS的另一个输入端;状态寄存器组SRS的一个输出端连接DAC1的数字信号输入端;状态寄存器组SRS的另一个输出端连接数模转换器组DACS的一个数字信号输入端;数模转换器DAC1的模拟信号输出端连接电压比较器COMP的正相输入端;电压比较器COMP的反相输入端同时连接芯片引脚I_MON和电阻R1的一端;电压比较器COMP的输出端连接计数器Counter的输入端;计数器Counter的输出端连接数模转换器组DACS的另一个数字信号输入端;数模转换器组DACS的两个模拟信号输出端分别连接压控电流源VCCS1的信号控制端和压控电流源VCCS2的信号控制端;压控电流源VCCS2的正端连接芯片偏置电流引脚I_BIAS;压控电流源VCCS1的负端、压控电流源VCCS2的负端和电阻R1的另一端同时连接GND;所述接收机包括限幅放大器LA、带switch开关的输出缓冲器Buffer0、运算放大器LevelDetect、电压比较器COMP1、反相器Inverter;电阻Rref和电流源I1;限幅放大器LA的正相输入端连接芯片引脚接收机正输入RX_INP,其反相输入端连接芯片引脚接收机负输入端RX_INN;限幅放大器LA的正相输出端同时连接输出缓冲器Buffer0的正相输入端和运算放大器LevelDetect的正相输入端;限幅放大器LA的反相输出端同时连接输出缓冲器Buffer0的反相输入端和运算放大器LevelDetect的反相输入端;运算放大器LevelDetect的输出端连接电压比较器COMP1的反相输入端;电压比较器COMP1的正相输入端连接芯片内部判决LOS信号的阈值电压引脚LOSTH;电压比较器COMP1的输出端连接芯片LOS信号输出引脚;反相器Inverter的输入端连接接收机使能信号引脚EN;该引脚连接芯片LOS信号输出引脚;反相器Inverter的输出端连接输出缓冲器Buffer0内部的switch开关;输出缓冲器Buffer0的正相输出端连接芯片引脚接收机正输出端RX_OUTP;输出缓冲器Buffer0的反相输出端连接芯片引脚接收机负输出端RX_OUTN;电阻Rref的一端同时连接电流源I1正端和芯片参考电压引脚Vref;电阻Rref的另一端连接电源VDD;电流源I1的负端连接地。2.兼容8472协议、数字可编程的OLT收发一体芯片,其特征在于,该芯片基于GPON的兼容8472协议、数字可编程的OLT收发一体芯片,包括发射机和接收机,所述发射机包括输入缓冲器Buffer、NPN晶体管Q1、NPN晶体管Q2、主I2C电路I2CMaster、从I2C电路I2CSlave、状态寄存器组SRS、模数转换器ADC、数模转换器组DACS、数模转换器DAC1、电压比较器COMP、计数器Counter、压控电流源VCCS1、压控电流源VCCS2和电阻R1;输入缓冲器Buffer正相输入端连接芯片引脚发射机正输入端TX_INP,其反相输入端连接芯片引...
【专利技术属性】
技术研发人员:李景虎,林安,涂航辉,
申请(专利权)人:福建亿芯源半导体股份有限公司,
类型:新型
国别省市:福建,35
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。