用于无毛刺时钟切换的装置、方法和系统制造方法及图纸

技术编号:16672500 阅读:32 留言:0更新日期:2017-11-30 17:12
电子电路从低频参考时钟切换至高频参考时钟。振荡检测逻辑被配置成在将电子电路切换至高频参考时钟之前确定高频参考时钟的稳定性。振荡检测逻辑从高频参考时钟推导出采样时钟信号,其中采样时钟信号具有比低频参考时钟更慢的频率。振荡检测逻辑随后将采样时钟信号与低频参考时钟作比较,以确定高频参考时钟的稳定性。通过在切换至参考时钟之前确定性地检测参考时钟的稳定性,有可能避免过早切换至不稳定参考时钟,由此在电子电路中提供无毛刺时钟切换。

【技术实现步骤摘要】
【国外来华专利技术】用于无毛刺时钟切换的装置、方法和系统优先权申请本申请要求于2015年3月13日提交的题为“APPARATUSES,METHODS,ANDSYSTEMSFORGLITCH-FREECLOCKSWITCHING(用于无毛刺时钟切换的装置、方法和系统)”的美国专利申请S/N.14/657,225的优先权,该申请通过援引全部纳入于此。背景I.公开领域本公开的技术一般涉及用于减少电子系统中的功耗的低功率操作。II.
技术介绍
移动通信设备在当前社会已变得越来越普遍。这些移动通信设备的盛行部分地是由目前在此类设备上实现的许多功能来推动的。对此类功能的需求提高了对移动通信设备的处理能力要求。结果,移动通信设备已从纯粹的通信工具演进成复杂的移动娱乐中心。在移动通信设备的处理能力提高的同时,移动通信设备的功耗也在增加。移动通信设备通常采用低功率操作以节省功率并延长电池寿命。在低功率操作期间,移动通信设备可以伺机关断空闲或欠利用的电子电路。例如,可在没有要传送的数据时关断输入/输出(I/O)电路并在数据变得可供传输时切换回开启。随着越来越多的多频参考时钟被用来控制电子电路,与电子电路相关联的参考时钟常常在电子本文档来自技高网...
用于无毛刺时钟切换的装置、方法和系统

【技术保护点】
一种时钟切换控制电路,包括:功率控制逻辑,其被配置成将电子电路从与第一操作模式相关联的第一参考时钟信号切换至与第二操作模式相关联的第二参考时钟信号;以及耦合至所述功率控制逻辑的振荡检测逻辑,其中所述振荡检测逻辑被配置成:基于所述第一参考时钟信号来确定所述第二参考时钟信号的稳定性;以及在确定所述第二参考时钟信号稳定的情况下向所述功率控制逻辑提供时钟稳定性指示;其中所述功率控制逻辑被配置成响应于接收到所述时钟稳定性指示而控制所述电子电路从所述第一参考时钟信号切换至所述第二参考时钟信号。

【技术特征摘要】
【国外来华专利技术】2015.03.13 US 14/657,2251.一种时钟切换控制电路,包括:功率控制逻辑,其被配置成将电子电路从与第一操作模式相关联的第一参考时钟信号切换至与第二操作模式相关联的第二参考时钟信号;以及耦合至所述功率控制逻辑的振荡检测逻辑,其中所述振荡检测逻辑被配置成:基于所述第一参考时钟信号来确定所述第二参考时钟信号的稳定性;以及在确定所述第二参考时钟信号稳定的情况下向所述功率控制逻辑提供时钟稳定性指示;其中所述功率控制逻辑被配置成响应于接收到所述时钟稳定性指示而控制所述电子电路从所述第一参考时钟信号切换至所述第二参考时钟信号。2.如权利要求1所述的时钟切换控制电路,其特征在于,所述第一操作模式是与所述第一参考时钟信号相关联的低功率操作模式且所述第二操作模式是与所述第二参考时钟信号相关联的正常功率操作模式。3.如权利要求1所述的时钟切换控制电路,其特征在于:所述第一参考时钟信号是低频参考时钟;所述第二参考时钟信号是高频参考时钟;并且所述第一参考时钟信号比所述第二参考时钟信号慢。4.如权利要求1所述的时钟切换控制电路,其特征在于,所述功率控制逻辑设在所述电子电路中的物理编码子层(PCS)中。5.如权利要求1所述的时钟切换控制电路,其特征在于,所述振荡检测逻辑包括:纹波分频器,其包括根据串联安排布置的多个纹波计数器,其中所述纹波分频器被配置成从所述第二参考时钟信号推导出多个分频时钟信号;耦合至所述纹波分频器的采样逻辑,其用于接收所述多个分频时钟信号,其中所述采样逻辑被配置成:基于所述第一参考时钟信号来在所述多个分频时钟信号中可编程地选择采样时钟信号;以及向采样比较逻辑提供对所述采样时钟信号的一个或多个边沿检测指示;其中所述采样比较逻辑被配置成:对于对所述采样时钟信号的所述一个或多个边沿检测指示中的每一者:确定所述边沿检测指示和所述第一参考时钟信号之间的频率差;将所述频率差与预定的频率匹配阈值作比较;以及在所述频率差小于所述预定的频率匹配阈值的情况下向采样判定逻辑提供频率匹配指示;其中所述采样判定逻辑被配置成在从所述采样比较逻辑连贯地接收的所述频率匹配指示的计数大于或等于预定的时钟稳定性阈值的情况下将所述时钟稳定性指示提供给所述功率控制逻辑。6.如权利要求5所述的时钟切换控制电路,其特征在于,所述采样时钟信号至少比所述第一参考时钟信号慢四(4)倍。7.如权利要求5所述的时钟切换控制电路,其特征在于,所述多个纹波计数器中的每一者是递减计数器。8.如权利要求1所述的时钟切换控制电路,其特征在于,所述功率控制逻辑通过向所述振荡检测逻辑提供时钟稳定性检测请求来启用所述振荡检测逻辑。9.如权利要求8所述的时钟切换控制电路,其特征在于,所述功率控制逻辑被进一步配置成:在向所述振荡检测逻辑提供所述时钟稳定性检测请求时启动振荡检测超时定时器;以及在未在所述振荡检测超时定时器期满时接收到所述时钟稳定性指示的情况下将所述电子电路从所述第一参考时钟信号切换至所述第二参考时钟信号。10.如权利要求1所述的时钟切换控制电路,其特征在于,所述功率控制逻辑被进一步配置成将所述电子电路从与所述第二操作模式相关联的所述第二参考时钟信号切换至与所述第一操作模式相关联的所述第一参考时钟信号。11.一种时钟切换控制电路,包括:用于控制功率模式的装置,其被配置成将电子电路从与第一操作模式相关联的第一参考时钟信号切换至与第二操作模式相关联的第二参考时钟信号;以及耦合至所述用于控制功率模式的装置的用于检测时钟稳定性的装置,其中所述用于检测时钟稳定性的装置被配置成:基于所述第一参考时钟信号来确定所述第二参考时钟信号的稳定性;以及在确定所述第二参考时钟信号稳定的情况下向所述用于控制功率模式的装置提供时钟稳定性指示;其中所述用于控制功率模式的装置被配置成响应于接收到所述时钟稳定性指示而控制所述电子电路从所述第一参考时钟信号切换至所述第二参考时钟信号。12.一种用于切换电子电路中的参考时钟的方法,包括:从低频参考时钟切换至高频参考时钟,包括:在切换至所述高频参考时钟之前基于所述低频参考时钟来确定所述高频参考时钟的稳定性;以及在确定所述高频参考时钟稳定的情况下从所述低频参考时钟切换至所述高频参考时钟。13.如权利要求12所述的方法,其特征在于,进一步包括从与所述低频参考时钟相关联的低功率操作模式切换至与所述高频参考时钟相关联的正常功率操作模式。14.如权利要求12所述的方法,其特征在于,进一步包括:从功率控制逻辑提供时钟稳定性检测请求以启用振荡检测逻辑;在确定所述高频参考时钟稳定的情况下从所述振荡检测逻辑接收时钟稳定性指示;向锁相环(PLL)控制逻辑提供启...

【专利技术属性】
技术研发人员:C·E·怀恩米勒B·阿梅利法德K·L·阿卡迪亚J·R·博耶特C·H·张R·C·迪恩斯K·W·斯帕尔斯
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1