一种时钟源转换分配方法和扩展时钟组成比例

技术编号:16643927 阅读:30 留言:0更新日期:2017-11-26 16:06
本发明专利技术实施例涉及一种时钟源转换分配方法和扩展时钟,包括:对接收到的至少两路时钟源的时钟信号进行解码,从解码成功的时钟源中确定一可用时钟源。然后从可用时钟源中提取参考准时延和时间信息,根据参考准时延确定标准时延脉冲触发信号。针对每个时钟编码器,根据标准时延脉冲触发信号和时钟编码器对应的授时设备的时间补偿条件生成偏差时延脉冲触发信号,时钟编码器在偏差时延脉冲触发信号的控制下输出时间信息至授时设备。扩展时钟根据可用时钟源确定标准时延脉冲触发信号,以标准时延脉冲触发信号和授时设备的时间补偿条件为基础,对输出至授时设备的时间信息的路径时延进行精确补偿,从而提高了时间信息的路径时延补偿精度。

A clock source conversion allocation method and extended clock

The embodiment of the present invention relates to a clock source conversion allocation method and an extended clock, including decoding a clock signal received at least two clock sources, and determining an available clock source from a decoded successful clock source. Then, the reference delay and time information are extracted from the available clock source, and the standard delay pulse triggering signal is determined according to the reference delay. For each clock coder, according to the standard delay pulse signal and clock encoder corresponding timing equipment time delay deviation compensation generating pulse signal to control the clock pulse trigger signal output time information to the timing equipment in delay deviation. Extended clock according to the available clock source to determine the standard delay pulse signal to the pulse delay time compensation standard conditions trigger signal and timing equipment based on accurate compensation of path delay time information to output to the timing device, thereby improving the accuracy of time delay compensation path information.

【技术实现步骤摘要】
一种时钟源转换分配方法和扩展时钟
本专利技术实施例涉及工业
,尤其涉及一种时钟源转换分配方法和扩展时钟。
技术介绍
目前,各授时设备在从本地时钟产生设备获取时钟信息以后,各授时设备只能在内部根据其提供的路径时延补偿值,对接收到的时间信息进行粗略补偿,误差较大,无法起到精确补偿的效果。
技术实现思路
本专利技术实施例提供一种时钟源转换分配方法和扩展时钟,用于解决现有技术中授时设备在内部进行路径时延补偿精度低的问题。本专利技术实施例提供了一种时钟源转换分配方法,包括:对接收到的至少两路时钟源的时钟信号进行解码;从解码成功的时钟源中确定一可用时钟源;从所述可用时钟源中提取参考准时延和时间信息;根据所述参考准时延,确定标准时延脉冲触发信号;针对每个时钟编码器,根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号,所述时钟编码器在所述偏差时延脉冲触发信号的控制下输出所述时间信息至所述授时设备,其中,所述授时设备的时间补偿条件至少是根据解码占用时间以及所述授时设备对应的路径时延所确定的。较佳的,所述根据所述参考准时延,确定标准时延脉冲触发信号,包括:根据所述参考准时延,确定所述可用时钟源的秒脉冲信号;判断所述秒脉冲信号是否有效,若有效,则根据所述秒脉冲信号生成标准时延脉冲触发信号。较佳的,将所述时钟编码器对应的授时设备的时间补偿条件存储至存储器中;所述根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号,包括:在确定标准时延脉冲触发信号后,从所述存储器中获取所述时钟编码器对应的授时设备的时间补偿条件;根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号。较佳的,将所述时钟编码器对应的授时设备的时间补偿条件存储至存储器中,包括:接收外部客户端发送的存储请求,所述存储请求中携带有时钟编码器对应的授时设备的时间补偿条件;根据所述存储请求,将所述时钟编码器对应的授时设备的时间补偿条件存储至存储器中。较佳的,所述从解码成功的时钟源中确定一可用时钟源,包括:确定解码成功的时钟源为有效时钟源;确定所述有效时钟源的时钟质量位,所述有效时钟源的时钟质量位用于表示有效时钟源的时钟质量且时钟质量位高的有效时钟源的时钟质量高于时钟质量位低的有效时钟源;在所述有效时钟源的时钟质量位不同的情况下,选择时钟质量位较高的时钟源为可用时钟源;在所述有效时钟源的时钟质量位相同的情况下,选择优先级较高的有效时钟源为可用时钟源。相应地,本专利技术实施例还提供了一种扩展时钟,包括:时钟解码器,与外部时钟源连接,用于对接收到的至少两路时钟源的时钟信号进行解码;选择器,与所述时钟解码器连接,用于从解码成功的时钟源中确定一可用时钟源;时延补偿模块,用于从所述可用时钟源中提取参考准时延和时间信息;根据所述参考准时延,确定标准时延脉冲触发信号;针对每个时钟编码器,根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号并输出给所述时钟编码器,其中,所述授时设备的时间补偿条件至少是根据解码占用时间以及所述授时设备对应的路径时延所确定的。较佳的,所述选择器,具体用于:确定解码成功的时钟源为有效时钟源;确定所述有效时钟源的时钟质量位,所述有效时钟源的时钟质量位用于表示有效时钟源的时钟质量且时钟质量位高的有效时钟源的时钟质量高于时钟质量位低的有效时钟源;在所述有效时钟源的时钟质量位不同的情况下,选择时钟质量位较高的时钟源为可用时钟源;在所述有效时钟源的时钟质量位相同的情况下,选择优先级较高的有效时钟源为可用时钟源。较佳的,所述时延补偿模块模块,具体用于:根据所述参考准时延,确定所述可用时钟源的秒脉冲信号;判断所述秒脉冲信号是否有效,若有效,则根据所述秒脉冲信号生成标准时延脉冲触发信号。本专利技术另一实施例提供了一种计算设备,其包括:存储器,用于存储程序指令;处理器,用于调用所述存储器中存储的程序指令,按照获得的程序执行:对接收到的至少两路时钟源的时钟信号进行解码;从解码成功的时钟源中确定一可用时钟源;从所述可用时钟源中提取参考准时延和时间信息;根据所述参考准时延,确定标准时延脉冲触发信号;针对每个时钟编码器,根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号,所述时钟编码器在所述偏差时延脉冲触发信号的控制下输出所述时间信息至所述授时设备,其中,所述授时设备的时间补偿条件至少是根据解码占用时间以及所述授时设备对应的路径时延所确定的。本专利技术另一实施例提供了一种计算机存储介质,所述计算机可读存储介质存储有计算机可执行指令,所述计算机可执行指令用于使所述计算机执行上述任一种方法。上述实施例提供的一种时钟源转换分配方法和扩展时钟,包括:对接收到的至少两路时钟源的时钟信号进行解码,从解码成功的时钟源中确定一可用时钟源。然后从所述可用时钟源中提取参考准时延和时间信息,根据所述参考准时延,确定标准时延脉冲触发信号。针对每个时钟编码器,根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号,所述时钟编码器在所述偏差时延脉冲触发信号的控制下输出所述时间信息至所述授时设备,其中,所述授时设备的时间补偿条件至少是根据解码占用时间以及所述授时设备对应的路径时延所确定的。本专利技术实施例中,扩展时钟从多路输入的时钟源中优先一路时钟源作为可用时钟源,提高了可用时钟源的精度。然后通过从可用时钟源中提取参考准时延和时间信息,并根据参考时延和授时设备的时间补偿条件对时间信息进行时延补偿后输出至授时设备,其中授时设备的时延补偿条件至少解码占用时间以及授时设备对应的路径时延,从而一方面提高了时延补偿的精度,另一方面提高了输出至授时设备的时间信息的准确性。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术实施例提供的一种时钟源转换分配方法的流程示意图;图2为本专利技术实施例提供的确定可用时钟源方法的流程示意图;图3为本专利技术实施例提供的确定一可用时钟源方法的流程示意图;图4为本专利技术实施例提供的另一种时钟源转换分配方法的流程示意图;图5为本专利技术实施例提供的一种扩展时钟的结构示意图。具体实施方式为了使本专利技术的目的、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。图1示例性示出了本专利技术实施例提供的一种时钟源转换分配方法的流程,该流程可以由扩展时钟执行。如图1所示,该流程的具体步骤包括:步骤S101,对接收到的至少两路时钟源的时钟信号进行解码。步骤S102,从解码成功的时钟源中确定一可用时钟源。步骤S103,从所述可用时钟源中提取参考准时延和时间信息。步骤S104,根据所述参考准时延,确定标准时延脉冲触发信号。步骤S105,针对每个时钟编码器,根据所述标准时延本文档来自技高网...
一种时钟源转换分配方法和扩展时钟

【技术保护点】
一种时钟源转换分配方法,其特征在于,包括:对接收到的至少两路时钟源的时钟信号进行解码;从解码成功的时钟源中确定一可用时钟源;从所述可用时钟源中提取参考准时延和时间信息;根据所述参考准时延,确定标准时延脉冲触发信号;针对每个时钟编码器,根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号,所述时钟编码器在所述偏差时延脉冲触发信号的控制下输出所述时间信息至所述授时设备,其中,所述授时设备的时间补偿条件至少是根据解码占用时间以及所述授时设备对应的路径时延所确定的。

【技术特征摘要】
1.一种时钟源转换分配方法,其特征在于,包括:对接收到的至少两路时钟源的时钟信号进行解码;从解码成功的时钟源中确定一可用时钟源;从所述可用时钟源中提取参考准时延和时间信息;根据所述参考准时延,确定标准时延脉冲触发信号;针对每个时钟编码器,根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号,所述时钟编码器在所述偏差时延脉冲触发信号的控制下输出所述时间信息至所述授时设备,其中,所述授时设备的时间补偿条件至少是根据解码占用时间以及所述授时设备对应的路径时延所确定的。2.如权利要求1所述的方法,其特征在于,所述根据所述参考准时延,确定标准时延脉冲触发信号,包括:根据所述参考准时延,确定所述可用时钟源的秒脉冲信号;判断所述秒脉冲信号是否有效,若有效,则根据所述秒脉冲信号生成标准时延脉冲触发信号。3.如权利要求1所述的方法,其特征在于,将所述时钟编码器对应的授时设备的时间补偿条件存储至存储器中;所述根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号,包括:在确定标准时延脉冲触发信号后,从所述存储器中获取所述时钟编码器对应的授时设备的时间补偿条件;根据所述标准时延脉冲触发信号和所述时钟编码器对应的授时设备的时间补偿条件,生成偏差时延脉冲触发信号。4.如权利要求1所述的方法,其特征在于,将所述时钟编码器对应的授时设备的时间补偿条件存储至存储器中,包括:接收外部客户端发送的存储请求,所述存储请求中携带有时钟编码器对应的授时设备的时间补偿条件;根据所述存储请求,将所述时钟编码器对应的授时设备的时间补偿条件存储至存储器中。5.如权利要求1所述的方法,其特征在于,所述从解码成功的时钟源中确定一可用时钟源,包括:确定解码成功的时钟源为有效时钟源;确定所述有效时钟源的时钟质量位,所述有效时钟源的时钟质量位用于表示有效时钟源的时钟质量且时钟质量位高的有效时钟源的时钟质量高于时钟质量位低的有效时钟源;在所述有效时钟源的时钟质量位不同的情况下,选择时钟质量位较高的时钟源为可用时钟源;在所述有效时钟源的时钟质量位相同的情况下,选择优先级较高的有效时钟源为可用时钟源。6.一种扩展时钟,其...

【专利技术属性】
技术研发人员:王绍伟赵旭阳陈庆邦何欣朱铨华
申请(专利权)人:上海东土远景工业科技有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1