一种像素电路、其驱动方法、显示面板及显示装置制造方法及图纸

技术编号:16176762 阅读:20 留言:0更新日期:2017-09-09 04:06
本发明专利技术公开了一种像素电路、其驱动方法、显示面板及显示装置,包括:耦合控制模块、驱动模块、补偿模块以及发光器件;通过这些模块的相互配合可以驱动发光器件发光,并且正是由于耦合控制模块在耦合阶段将发光控制信号端的信号耦合至驱动晶体管的第一极,使驱动晶体管第一极的电压提高,可以避免驱动晶体管长期处于正向偏压下,给了驱动晶体管特性恢复的时间,从而使驱动晶体管的阈值电压漂移及迁移率变化较快恢复正常,进而避免显示异常,提高显示稳定性。

【技术实现步骤摘要】
一种像素电路、其驱动方法、显示面板及显示装置
本专利技术涉及显示
,特别涉及一种像素电路、其驱动方法、显示面板及显示装置。
技术介绍
有机发光二极管(OrganicLightEmittingDiode,OLED)是当今平板显示器研究领域的热点之一,与液晶显示器(LiquidCrystalDisplay,LCD)相比,OLED显示器具有低能耗、自发光、宽视角及响应速度快等优点。目前,在手机、平板电脑、数码相机等显示领域,OLED显示器已经开始取代传统的LCD显示器。与LCD利用稳定的电压控制亮度不同,OLED属于电流驱动,需要稳定的电流来控制其发光。一般通过OLED显示器中像素驱动电路的驱动晶体管来驱动OLED发光。然而,OLED显示器在显示棋盘格画面1分钟后切换至128灰阶画面时,在128灰阶画面中可以观察到明显的残影(Imageretention)现象。这是由于在显示棋盘格画面时,驱动OLED发光的驱动晶体管长时间处于同一偏压下,尤其是正偏压下,导致驱动晶体管的阈值电压漂移以及迁移率变化逐渐加重并且不能及时恢复正常,这样就导致了在128灰阶画面时流过每个OLED的电流发生变化,造成显示亮度不均,导致显示异常,从而影响显示器的稳定性。
技术实现思路
本专利技术实施例提供一种像素电路、其驱动方法、显示面板及显示装置,用以解决现有技术中由于驱动晶体管长时间处于同一偏压下,造成驱动晶体管特性漂移,导致显示异常以及影响显示的稳定性的问题。因此,本专利技术实施例提供了一种像素电路,包括:耦合控制模块、驱动模块、补偿模块以及发光器件;所述驱动模块包括:驱动晶体管、第一晶体管以及第二晶体管;所述第一晶体管的控制极与发光控制信号端相连,所述第一晶体管的第一极与第一电源端相连,所述第一晶体管的第二极与所述驱动晶体管的第一极相连;所述第二晶体管的控制极与所述发光控制信号端相连,所述第二晶体管的第一极与所述驱动晶体管的第二极相连,所述第二晶体管的第二极与所述发光器件的第一端相连;所述发光器件的第二端与第二电源端相连;所述驱动模块用于驱动所述发光器件发光;所述耦合控制模块分别与所述发光控制信号端以及所述驱动晶体管的第一极相连,用于将所述发光控制信号端的信号耦合至所述驱动晶体管的第一极;所述补偿模块与所述驱动晶体管相连,用于对所述驱动晶体管与所述发光器件进行初始化以及将数据信号端的信号与所述驱动晶体管的阈值电压写入所述驱动晶体管的控制极。优选地,在本专利技术实施例提供的上述像素电路中,所述耦合控制模块包括耦合电容;所述耦合电容的第一端与所述发光控制信号端相连,第二端与所述驱动晶体管的第一极相连。优选地,在本专利技术实施例提供的上述像素电路中,所述补偿模块包括:初始化子模块、数据写入子模块、存储子模块以及补偿控制子模块;其中,所述初始化子模块分别与第一扫描信号端、初始化信号端、所述驱动晶体管的控制极以及所述发光器件的第一端相连,用于在所述第一扫描信号端的控制下分别对所述驱动晶体管的控制极与所述发光器件的第一端进行初始化;所述数据写入子模块分别与第二扫描信号端、所述数据信号端以及所述驱动晶体管的第一极相连,用于在所述第二扫描信号端的控制下将所述数据信号端的信号提供给所述驱动晶体管的第一极;所述补偿控制子模块分别与所述第二扫描信号端、所述驱动晶体管的控制极以及所述驱动晶体管的第二极相连,用于在所述第二扫描信号端的控制下导通所述驱动晶体管的控制极与第二极;所述存储子模块分别与所述第一电源端以及所述驱动晶体管的控制极相连,用于在所述第一电源端与所述驱动晶体管的控制极的信号的共同控制下进行充电或放电,以及在所述驱动晶体管的控制极处于浮接状态时保持所述驱动晶体管的控制极与所述第一电源端之间的电压差稳定。优选地,在本专利技术实施例提供的上述像素电路中,所述初始化子模块包括:第三晶体管与第四晶体管;所述第三晶体管的控制极与所述第一扫描信号端相连,第一极与所述初始化信号端相连,第二极与所述驱动晶体管的控制极相连;所述第四晶体管的控制极与所述第一扫描信号端相连,第一极与所述初始化信号端相连,第二极与所述发光器件的第一端相连。优选地,在本专利技术实施例提供的上述像素电路中,所述数据写入子模块包括:第五晶体管;所述第五晶体管的控制极与所述第二扫描信号端相连,所述第五晶体管的第一极与所述数据信号端相连,所述第五晶体管的第二极与所述驱动晶体管的第一极相连。优选地,在本专利技术实施例提供的上述像素电路中,所述补偿控制子模块包括:第六晶体管:所述第六晶体管的控制极与所述第二扫描信号端相连,所述第六晶体管的第一极与所述驱动晶体管的第二极相连,所述第六晶体管的第二极与所述驱动晶体管的控制极相连。优选地,在本专利技术实施例提供的上述像素电路中,所述存储模块包括:存储电容;所述存储电容的第一端与所述第一电源端相连,第二端与所述驱动晶体管的控制极相连。优选地,在本专利技术实施例提供的上述像素电路中,所有晶体管均为P型晶体管。相应地,本专利技术实施例还提供了一种显示面板,包括本专利技术实施例提供的上述任一种像素电路。相应地,本专利技术实施例还提供了一种显示装置,包括本专利技术实施例提供的上述显示面板。相应地,本专利技术实施例还提供了一种采用本专利技术实施例提供的上述任一种像素电路的驱动方法,包括:初始化阶段,所述补偿模块对所述驱动晶体管与所述发光器件进行初始化;数据写入阶段,所述补偿模块将数据信号端的信号与所述驱动晶体管的阈值电压写入所述驱动晶体管的控制极;第一发光阶段,所述驱动模块中的所述第一晶体管、所述第二晶体管以及所述驱动晶体管导通,驱动所述发光器件发光;耦合阶段,所述耦合控制模块将所述发光控制信号端的信号耦合到所述驱动晶体管的第一极。相应地,在本专利技术实施例提供的上述驱动方法中,在所述耦合控制模块包括耦合电容时,所述耦合阶段具体包括:所述耦合电容将所述发光控制信号端的高电位的信号耦合至所述驱动晶体管的第一极,以提高所述驱动晶体管的第一极的电压。相应地,在本专利技术实施例提供的上述驱动方法中,所述初始化阶段具体包括:所述初始化子模块在所述第一扫描信号端的控制下分别对所述驱动晶体管的控制极与所述发光器件的第一端进行初始化,以对所述存储子模块进行放电;所述数据写入阶段具体包括:所述数据写入子模块在所述第二扫描信号端的控制下将所述数据信号端的信号提供给所述驱动晶体管的第一极;所述补偿控制子模块在所述第二扫描信号端的控制下导通所述驱动晶体管的控制极与第二极,使所述驱动晶体管导通对所述存储子模块充电;所述第一发光阶段还包括:所述存储子模块保持所述驱动晶体管的控制极与所述第一电源端之间的电压差稳定;在所述耦合阶段还包括:所述存储子模块保持所述驱动晶体管的控制极与所述第一电源端之间的电压差稳定。相应地,在本专利技术实施例提供的上述驱动方法中,在所述耦合阶段之后,还包括:第二发光阶段;在所述第二发光阶段,所述驱动模块中的所述第一晶体管、所述第二晶体管以及所述驱动晶体管导通,驱动所述发光器件发光。相应地,在本专利技术实施例提供的上述驱动方法中,所述第二发光阶段还包括:所述存储子模块保持所述驱动晶体管的控制极与所述第一电源端之间的电压差稳定。本专利技术有益效果如下:本专利技术实施例提供的像素电路、其驱动方法、显示面板及显示装置,包括:耦合控制模块、驱动模本文档来自技高网...
一种像素电路、其驱动方法、显示面板及显示装置

【技术保护点】
一种像素电路,其特征在于,包括:耦合控制模块、驱动模块、补偿模块以及发光器件;所述驱动模块包括:驱动晶体管、第一晶体管以及第二晶体管;所述第一晶体管的控制极与发光控制信号端相连,所述第一晶体管的第一极与第一电源端相连,所述第一晶体管的第二极与所述驱动晶体管的第一极相连;所述第二晶体管的控制极与所述发光控制信号端相连,所述第二晶体管的第一极与所述驱动晶体管的第二极相连,所述第二晶体管的第二极与所述发光器件的第一端相连;所述发光器件的第二端与第二电源端相连;所述驱动模块用于驱动所述发光器件发光;所述耦合控制模块分别与所述发光控制信号端以及所述驱动晶体管的第一极相连,用于将所述发光控制信号端的信号耦合至所述驱动晶体管的第一极;所述补偿模块与所述驱动晶体管相连,用于对所述驱动晶体管与所述发光器件进行初始化以及将数据信号端的信号与所述驱动晶体管的阈值电压写入所述驱动晶体管的控制极。

【技术特征摘要】
1.一种像素电路,其特征在于,包括:耦合控制模块、驱动模块、补偿模块以及发光器件;所述驱动模块包括:驱动晶体管、第一晶体管以及第二晶体管;所述第一晶体管的控制极与发光控制信号端相连,所述第一晶体管的第一极与第一电源端相连,所述第一晶体管的第二极与所述驱动晶体管的第一极相连;所述第二晶体管的控制极与所述发光控制信号端相连,所述第二晶体管的第一极与所述驱动晶体管的第二极相连,所述第二晶体管的第二极与所述发光器件的第一端相连;所述发光器件的第二端与第二电源端相连;所述驱动模块用于驱动所述发光器件发光;所述耦合控制模块分别与所述发光控制信号端以及所述驱动晶体管的第一极相连,用于将所述发光控制信号端的信号耦合至所述驱动晶体管的第一极;所述补偿模块与所述驱动晶体管相连,用于对所述驱动晶体管与所述发光器件进行初始化以及将数据信号端的信号与所述驱动晶体管的阈值电压写入所述驱动晶体管的控制极。2.如权利要求1所述的像素电路,其特征在于,所述耦合控制模块包括耦合电容;所述耦合电容的第一端与所述发光控制信号端相连,第二端与所述驱动晶体管的第一极相连。3.如权利要求1所述的像素电路,其特征在于,所述补偿模块包括:初始化子模块、数据写入子模块、存储子模块以及补偿控制子模块;其中,所述初始化子模块分别与第一扫描信号端、初始化信号端、所述驱动晶体管的控制极以及所述发光器件的第一端相连,用于在所述第一扫描信号端的控制下分别对所述驱动晶体管的控制极与所述发光器件的第一端进行初始化;所述数据写入子模块分别与第二扫描信号端、所述数据信号端以及所述驱动晶体管的第一极相连,用于在所述第二扫描信号端的控制下将所述数据信号端的信号提供给所述驱动晶体管的第一极;所述补偿控制子模块分别与所述第二扫描信号端、所述驱动晶体管的控制极以及所述驱动晶体管的第二极相连,用于在所述第二扫描信号端的控制下导通所述驱动晶体管的控制极与第二极;所述存储子模块分别与所述第一电源端以及所述驱动晶体管的控制极相连,用于在所述第一电源端与所述驱动晶体管的控制极的信号的共同控制下进行充电或放电,以及在所述驱动晶体管的控制极处于浮接状态时保持所述驱动晶体管的控制极与所述第一电源端之间的电压差稳定。4.如权利要求3所述的像素电路,其特征在于,所述初始化子模块包括:第三晶体管与第四晶体管;所述第三晶体管的控制极与所述第一扫描信号端相连,第一极与所述初始化信号端相连,第二极与所述驱动晶体管的控制极相连;所述第四晶体管的控制极与所述第一扫描信号端相连,第一极与所述初始化信号端相连,第二极与所述发光器件的第一端相连。5.如权利要求3所述的像素电路,其特征在于,所述数据写入子模块包括:第五晶体管;所述第五晶体管的控制极与所述第二扫描信号端相连,所述第五晶体管的第一极与所述...

【专利技术属性】
技术研发人员:周星耀李元冷传利翟应腾
申请(专利权)人:武汉天马微电子有限公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1