利用单pin脚实现功能配置的电路制造技术

技术编号:16152062 阅读:47 留言:0更新日期:2017-09-06 17:53
本实用新型专利技术公开一种利用单pin脚实现功能配置的电路,属于集成电路设计领域;所述电路包括一个带隙基准电压源BGR,三个放大器OP1、OP2、OP3,五个PMOS管M1、M2、M3、M4、M5,一个NMOS管M6,一个RS触发器,一个片外电阻REXT以及一个片内电阻RINT;所述BGR产生VR1、VR2、VR3三个电压值不相同的参考电压;所述带隙基准电压源BGR与放大器、PMOS管、NMOS管,RS触发器、片外电阻REXT以及片内电阻RINT按特定电路设计进行连接,使得PMOS管M4的输出电流即所需要的精准电流,RS触发器的输出信号AorB即用于功能配置的指示信号。本实用新型专利技术能够通过利用单个pin脚,一方面产生精准电流,另一方面同时还能实现功能的选择性配置。

【技术实现步骤摘要】
利用单pin脚实现功能配置的电路
本技术涉及集成电路
,具体涉及一种利用单pin脚实现功能配置的电路。
技术介绍
随着集成电路行业的迅速发展,人们希望将越来越多的功能集成到单个芯片上,但随之带来的问题是,随着芯片上集成的功能越多,芯片上的pin脚资源变得越紧张。片内的模拟电路常常需要一个精准的电流参考,这种电流参考一般需要借助片内的带隙基准电压源与片外的精准电阻,需要占用一个pin脚,另一方面,芯片常常需要一些功能的选择性配置,例如,对于快速充电协议控制芯片来说,有些应用方案支持QC3.0充电,而另一些应用方案则只支持QC2.0充电,在这两种充电方式之间,需要在片外能够灵活的作选择性配置,从而指示快速充电协议控制芯片按QC3.0的协议或者QC2.0的协议对外围设备进行控制。类似这些功能的选择性配置,常常通过对一个pin脚在外部上拉、下拉来实现。例如,对这个pin脚上拉,表示QC3.0充电,对这个pin脚下拉,表示QC2.0充电。这样的一个过程,生成精准电流与实现功能配置,一般都需要两个以上pin脚来分别实现。
技术实现思路
本申请提供了一种电路,能够通过利用单个pin脚,一方面产生本文档来自技高网...
利用单pin脚实现功能配置的电路

【技术保护点】
一种利用单pin脚实现功能配置的电路,其特征在于,包括:一个带隙基准电压源BGR,三个放大器OP1、OP2、OP3,五个PMOS管M1、M2、M3、M4、M5,一个NMOS管M6,一个RS触发器,一个片外电阻REXT以及一个片内电阻RINT;其中所述的BGR产生VR1、VR2、VR3三个电压值不相同的参考电压;所述的OP1的正输入端接所述参考电压VR1,负输入端接所述片外电阻REXT的一端以及所述NMOS管M6的源极,所述片外电阻REXT的另一端接地,所述放大器OP1的输出端接所述NMOS管M6的栅极,所述NMOS管M6的漏极接所述PMOS管M1、M2、M3、M4的栅极以及所述PMOS管M1漏...

【技术特征摘要】
1.一种利用单pin脚实现功能配置的电路,其特征在于,包括:一个带隙基准电压源BGR,三个放大器OP1、OP2、OP3,五个PMOS管M1、M2、M3、M4、M5,一个NMOS管M6,一个RS触发器,一个片外电阻REXT以及一个片内电阻RINT;其中所述的BGR产生VR1、VR2、VR3三个电压值不相同的参考电压;所述的OP1的正输入端接所述参考电压VR1,负输入端接所述片外电阻REXT的一端以及所述NMOS管M6的源极,所述片外电阻REXT的另一端接地,所述放大器OP1的输出端接所述NMOS管M6的栅极,所述NMOS管M6的漏极接所述PMOS管M1、M2、M3、M4的栅极以及所述PMOS管...

【专利技术属性】
技术研发人员:赵伟兵
申请(专利权)人:珠海市一微半导体有限公司
类型:新型
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1