The utility model discloses a FPGA high-speed data acquisition, storage and playback system based on the features, including differential amplifier; differential amplifier is connected with the ADC converter; the FPGA chip is connected with the ADC converter, the FPGA chip comprises a ADC controller, DAC controller, FIFO the memory and SDRAM controller; the SDRAM memory is connected with the FPGA chip; and is connected with the FPGA chip DAC converter. Compared with the prior art, the utility model uses FPGA chip as the control core, using DDR2 SDRAM memory as storage medium, through the high speed ADC, DAC conversion devices, to achieve the highest sampling rate of 250MSPS and the vertical resolution is 12 bits, the storage capacity of high-speed large capacity 1GB data collection, storage and playback.
【技术实现步骤摘要】
一种基于FPGA的高速数据采集、存储与回放系统
本技术涉及一种高速数据采集、存储与回放系统,尤其涉及一种基于FPGA的高速数据采集、存储与回放系统。
技术介绍
在雷达、气象、地震预报、航空航天、通信等领域里,现场信号有着重要的作用,这些信号具有实时性强、数据率高、数据量大和处理复杂等特点。因而,信号的高速采集有着重要的作用。同时,越来越多的电子系统趋向于使用数字处理技术来提高自身的性能、效果和实现复杂的算法,对数据采集速度和数据存储量的需求也越来越大。近年来在数据采集产品的研制上取得了一定的成果,尤其低速数据采集技术已经相当成熟。但是,在高速数据采集领域,控制器件对高速模数转换和高速数模转换的控制、数据转换速率与存储器件的存取速率不同以及FPGA控制器件的内部设计方面还存在一定问题。
技术实现思路
为克服现有技术的不足,本技术提出一种基于FPGA的高速数据采集、存储与回放系统。本技术的技术方案是这样实现的:一种基于FPGA的高速数据采集、存储与回放系统,包括差分放大器;与所述差分放大器相连的ADC转换器;与所述ADC转换器相连的FPGA芯片,所述FPGA芯片包括ADC控制 ...
【技术保护点】
一种基于FPGA的高速数据采集、存储与回放系统,其特征在于,包括差分放大器;与所述差分放大器相连的ADC转换器;与所述ADC转换器相连的FPGA芯片,所述FPGA芯片包括ADC控制器、DAC控制器、先入先出存储器和SDRAM控制器;与所述FPGA芯片相连的SDRAM存储器;和与所述FPGA芯片相连的DAC转换器;其中,所述差分放大器将模拟信号调整到所述ADC转换器的采集范围,所述ADC控制器控制所述ADC转换器将模拟信号转换为数字信号并将采样数据存入所述先入先出存储器中,所述ADC控制器依次取走所述先入先出存储器中的数据并存入到所述SDRAM存储器中,所述DAC控制器控制所 ...
【技术特征摘要】
1.一种基于FPGA的高速数据采集、存储与回放系统,其特征在于,包括差分放大器;与所述差分放大器相连的ADC转换器;与所述ADC转换器相连的FPGA芯片,所述FPGA芯片包括ADC控制器、DAC控制器、先入先出存储器和SDRAM控制器;与所述FPGA芯片相连的SDRAM存储器;和与所述FPGA芯片相连的DAC转换器;其中,所述差分放大器将模拟信号调整到所述ADC转换器的采集范围,所述ADC控制器控制所述ADC转换器将模拟信号转换为数字信号并将采样数据存入所述先入先出存储器中,所述ADC控制器依次取走所述先入先出存储器中的数据并存入到所述SDRAM存储器中,所述DAC控制器控制所述...
【专利技术属性】
技术研发人员:高立新,
申请(专利权)人:广东机电职业技术学院,
类型:新型
国别省市:广东,44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。