The invention provides a PCB wire cross reference layer segmentation automatic inspection and adjustment method, belonging to the technical field of EDA, the invention is: the reference layer and the PCB line attribute set to PCB, then walk the line gradually in line inspection, if the PCB is detected in the cross reference layer segmentation for 1, and vice versa 0. when the detection value is 0, that line did not cross reference layer segmentation, then no longer continue to execute the command, done. When the test value is 1, the line is shown to cross the reference layer partition, and at this point the command is continued, on. Highlight the line across the reference layer, and automatically fine tune, until there is no line across the reference layer segmentation in this layer.
【技术实现步骤摘要】
PCB走线跨参考层分割自动检查及调整方法
本专利技术涉及EDA技术,尤其涉及一种PCB走线跨参考层分割自动检查及调整方法。
技术介绍
PCB是电子工业的重要部件之一。几乎每种电子设备,小到电子手表、计算器,大到计算机,通讯电子设备,军用武器系统,只要有集成电路等电子元器件,为了它们之间的电气互连,都要使用印制板。在较大型的电子产品研究过程中,最基本的成功因素是该产品的印制板的设计、文件编制和制造。印制板的设计和制造质量直接影响到整个产品的质量和成本,甚至导致商业竞争的成败。电子设备采用印制板后,由于同类印制板的一致性,从而避免了人工接线的差错,并可实现电子元器件自动插装或贴装、自动焊锡、自动检测,保证了电子设备的质量,提高了劳动生产率、降低了成本,并便于维修。在PCB设计中,走线跨参考层分割会产生信号的跳变,从而影响信号的完整性,所以走线跨分割都是PCB设计者所不希望看到的,但是有些跨分割情形是难以检查的,比如BGA等密集通孔区域,由于反焊盘的存在,通常容易发生走线跨分割,也就是走线下面没有完整的地平面。随着电子行业的飞速发展,PCB设计的重要性日益突出,面对不断缩短的开发周期,在保证设计质量的前提下,缩短设计周期成为设计工程师不断追求的目标,因此需要改进我们的平台对应设计方法,来提高我们的设计质量,缩短我们的设计周期。
技术实现思路
为了解决以上技术问题,本专利技术提出了一种PCB走线跨参考层分割自动检查及调整方法。通过本专利技术能对PCB走线跨参考层分割进行自动检查,避免了人工检查的繁琐和遗漏,从而提高PCB设计效率和PCB的设计质量。本专利技术的技术方案 ...
【技术保护点】
PCB走线跨参考层分割自动检查及调整方法,其特征在于,在PCB设计中,对参考层与PCB走线进行属性设置,然后对PCB走线进行逐步检查,若在PCB走线中检测到跨参考层分割时为1,反之为0。
【技术特征摘要】
1.PCB走线跨参考层分割自动检查及调整方法,其特征在于,在PCB设计中,对参考层与PCB走线进行属性设置,然后对PCB走线进行逐步检查,若在PCB走线中检测到跨参考层分割时为1,反之为0。2.根据权利要求1所述的方法,其特征在于,通过逻辑异或运算,检测无走线跨参考层分割为done,检测到走线跨参考层分割为on,继续执行命令直至...
【专利技术属性】
技术研发人员:吴艳,卞一名,翟西斌,
申请(专利权)人:济南浪潮高新科技投资发展有限公司,
类型:发明
国别省市:山东,37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。