A multi channel audio signal parallel acquisition device, including FPGA processing unit, a plurality of audio decoder chip and the processor, the plurality of audio decoder chip is electrically connected to the FPGA processing unit; the FPGA processing unit is electrically connected with the audio decoder chip and the processor. Compared with the traditional integrated A/D chip scheme, the acquisition device of the utility model greatly reduces the cost and power consumption of the whole system.
【技术实现步骤摘要】
一种多通道音频信号并行采集装置
本技术涉及语音识别领域,进一步的涉及一种多通道信号并行采集装置。
技术介绍
随着语音识别和对话系统的发展,智能语音交互技术已经引起越来越多的关注。语音交互离不开对音频信号的采集,多通道信号并行采集一直是信号处理,特别是基于阵列的信号处理领域的核心技术。阵列信号处理往往需要对多个传感器同时进行采集,以便利用各路信号之间的相位差信息,设计相应的阵列信号处理算法。对这类采集系统的设计过程中,往往数据通道多、数据吞吐量大、数据传输速率快,且实时性要求高。目前针对多通道音频信号并行采集系统一般采用集成的多路A/D芯片来完成采集,由DSP芯片或者ARM处理器来控制A/D芯片接口时序。然而,现有技术存在如下技术缺陷:(1)针对的多通道信号并行采集系统通常直接采用集成的多路A/D芯片来完成采集,市场上,该类多路高精度(如16位、24位)A/D芯片,价格较贵,且功耗较大,不利于整体系统的成本控制和低功耗设计。(2)常用的音频编解码芯片(Codec芯片)采用I2S接口进行音频数据的传输,且支持各通道间的时分复用模式(TDM),即利用单个I2S接口即可传 ...
【技术保护点】
一种多通道音频信号并行采集装置,包括FPGA处理单元、多个音频解码芯片和处理器,其特征在于:所述多个音频解码芯片电性连接至所述FPGA处理单元,包括寄存器;所述FPGA处理单元电性连接所述音频解码芯片和所述处理器,FPGA处理单元包括I2S接口和I2C接口,所述I2S接口电性连接所述音频解码芯片;所述I2C接口电性连接所述寄存器,所述I2S还电性连接所述处理器;其中,所述FPGA处理单元包括I2S传输速率调整单元,I2S传输速率调整单元用于将重新编码后的数据利用提高速率后的I2S接口,传输给所述处理器。
【技术特征摘要】
1.一种多通道音频信号并行采集装置,包括FPGA处理单元、多个音频解码芯片和处理器,其特征在于:所述多个音频解码芯片电性连接至所述FPGA处理单元,包括寄存器;所述FPGA处理单元电性连接所述音频解码芯片和所述处理器,FPGA处理单元包括I2S接口和I2C接口,所述I2S接口电性连接所述音频解码芯片;所述I2C接口电性连接所述寄存器,所述I2S还电性连接所述处理器;其中,所述FPGA处理单元包括I2S传输速率调整单元,I2S传输速率调整单元用于将重新编码后的数据利用提高速率后的I2S接口,传输给所述处理器。2.根据权利要求1所述的多通道音频信号并行采集装置,其特征在于,所述FPGA处理单元包括数据融合及再编码模块。3.根据权利要求1所述的...
【专利技术属性】
技术研发人员:蔡盛盛,冯大航,常乐,苏少炜,陈孝良,
申请(专利权)人:北京声智科技有限公司,
类型:新型
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。