【技术实现步骤摘要】
本专利技术涉及一种塔康接收机,特别涉及一种数字化塔康接收机。
技术介绍
现有的塔康接收机为模拟接收机,电路形式复杂、体积大、容易受到外界干扰、成本高。
技术实现思路
技术存在的问题,本专利技术提供一种数字化塔康接收机,具体技术方案是,一种数字化塔康接收机,包括ARM模块、A/D采样模块、FPGA模块、比较器、运算放大器,其特征在于:FPGA模块通过A/D采样模块分别与比较器及运算放大器连接、与ARM处理器双向连接,A/D采样模块与ARM处理器双向连接;具体信号流向为视频信号为窄带脉冲信号,经比较器后进入A/D采样模块,随后进入FPGA模块,经处理后产生宽度约为4.5μs脉冲对的信号11;对数信号经运算放大器电路放大后,进入A/D采样模块,经A/D采样后进入FPGA模块,在FPGA模块内延时后信号1经半幅探测后形成方波脉冲对,该方波脉冲对又分为8、9两路,信号8不做处理,信号9经过一定的延时后进入反相器,经过反相器取反后与信号8共同进入与门电路,该与门电路输出方波脉冲对信号10,该信号实现了半幅探测和短回波抑制的功能;信号2进入比较器,经比较器后输出方波脉冲对信号5;信号3进入长回波门处理电路,该电路由解码脉冲触发,当有解码脉冲输出和信号3共同进入长回波门电路时,将产生信号4,信号4为50~350μs正向脉冲信号。信号4和信号5共同进入触发器,使触发器输出50~350μs的反向脉冲信号,该信号实现长回波抑制功能;信号7为发射封闭信号,为脉冲信号宽度10μs的反向脉冲,该信号实现发射封闭功能;信号6、7、10、11共同进入与门,该与门输出的脉冲对信号送入解码单元 ...
【技术保护点】
一种数字化塔康接收机,包括ARM模块、A/D采样模块、FPGA模块、比较器、运算放大器,其特征在于:FPGA模块通过A/D采样模块分别与比较器及运算放大器连接、与ARM处理器双向连接,A/D采样模块与ARM处理器双向连接;具体信号流向为视频信号为窄带脉冲信号,经比较器后进入A/D采样模块,随后进入FPGA模块,经处理后产生宽度约为4.5μs脉冲对的信号11;对数信号经运算放大器电路放大后,进入A/D采样模块,经A/D采样后进入FPGA模块,在FPGA模块内延时后信号1经半幅探测后形成方波脉冲对,该方波脉冲对又分为8、9两路,信号8不做处理,信号9经过一定的延时后进入反相器,经过反相器取反后与信号8共同进入与门电路,该与门电路输出方波脉冲对信号10,该信号实现了半幅探测和短回波抑制的功能;信号2进入比较器,经比较器后输出方波脉冲对信号5;信号3进入长回波门处理电路,该电路由解码脉冲触发,当有解码脉冲输出和信号3共同进入长回波门电路时,将产生信号4,信号4为50~350μs正向脉冲信号。
【技术特征摘要】
1.一种数字化塔康接收机,包括ARM模块、A/D采样模块、FPGA模块、比较器、运算放大器,其特征在于:FPGA模块通过A/D采样模块分别与比较器及运算放大器连接、与ARM处理器双向连接,A/D采样模块与ARM处理器双向连接;具体信号流向为视频信号为窄带脉冲信号,经比较器后进入A/D采样模块,随后进入FPGA模块,经处理后产生宽度约为4.5μs脉冲对的信号11;对数信号经运算放大器电路放大后,进入A/D采样模块,经A/D采样后进入FPGA模块,在FPGA模块内延时后信号1经半幅探测后形成方波脉冲对,该方波脉冲对又分为8、9两路,信号8不做处理,信号9经过一定的延时后进入反相器,经过反相器取反后与信号8共同进...
【专利技术属性】
技术研发人员:刘新强,徐敬舟,任宏伟,潘国翠,朱金芳,
申请(专利权)人:天津七六四通信导航技术有限公司,
类型:发明
国别省市:天津;12
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。