一种多通道无线电接收机的电路制造技术

技术编号:15125175 阅读:106 留言:0更新日期:2017-04-10 03:16
本实用新型专利技术涉及一种多通道无线电接收机的电路,由差分放大电路、A/D转换电路、FPGA和DSP组成,其中FPGA里包含FIFO及时序产生电路。它可以同时接收4路基带信号,4路基带信号同时送入A/D转换器进行转换,4片A/D转换器的转换使能信号由外部时钟信号经过时序产生电路提供,转换结果存入FIFO缓冲单元,当FIFO内部存储的数据达到设定的数量时,就触发DSP中断,将数据读入DSP中,有益效果是:采用共享总线、同步转换、分时读取的方法,可以有效减少DSP管脚的使用,同时达到数据高速传输的效果,是一种实用的多通道无线电接收机系统。

【技术实现步骤摘要】

本技术涉及一种多通道无线电接收机的电路,该无线电接收机可同时接收4路天线接收的基带信号,同时把它们送入A/D转换器进行模数转换,并且用DSP进行处理。
技术介绍
基带是信息源发出的没有经过调制的原始电信号所固有的基本频带,简称基带。
技术实现思路
为了克服传统软件无线电接收机接收和处理信号能力慢,不能同时处理多路信号等不足,该种新型的多通道无线电接收机系统采用4通道设计,利用高速A/D芯片和数字信号处理芯片DSP,可实现多路高速接收、快速转换、失真幅度小的无线电接收机系统。本技术解决其技术问题所采用的技术方案是:一种多通道无线电接收机的电路,由差分放大电路、A/D转换电路、FPGA和DSP组成,其特征在于:其中FPGA里包含FIFO及时序产生电路,它可以同时接收4路基带信号,4路基带信号同时送入差分放大电路和A/D转换电路进行转换,4个A/D转换电路的转换使能信号由外部时钟信号经过时序产生电路提供,转换结果存入FIFO缓冲单元,当FIFO内部存储的数据达到设定的数量时,就触发DSP中断,将数据读入DSP中。本技术的有益效果是:采用共享总线、同步转换、分时读取的方法,可以有效减少DSP管脚的使用,同时达到数据高速传输的效果,是一种实用的多通道软件无线电接收机系统。附图说明图1是本技术的系统连接示意图。具体实施方式前置差分放大电路选用AD8138,A/D转换电路采用AD9238,DSP芯片采用TI公司的TMS320C6713,ADI公司的A/D转换芯片AD9238来实现多通道天线的信号接收,FPGA选用XILINX公司生产的XC9500XL系列XC95288XL芯片。按照时间片来对A/D转换结果进行轮换读取。如图1所示:在硬件设计上,4片A/D转换器的时钟信号由外部时钟经过分频电路提供,所有的A/D共用同一时钟,共享数据总线,共享时钟保证了4片A/D转换芯片的同步,共享数据总线节约了DSP的管脚,合理地利用了DSP的资源。通过分别使能OE1~OE4信号,在A/D转换完成后的数据有效时间内,分时读取转换结果并存入FIFO缓冲单元。当FIFO内部存储的数据达到设定的数量时,就触发DSP中断,将数据读入DSP中,其中FPGA产生逻辑控制信号。本文档来自技高网...

【技术保护点】
一种多通道无线电接收机的电路,由差分放大电路、A/D转换电路、FPGA和DSP组成,其特征在于:其中FPGA里包含FIFO及时序产生电路,它可以同时接收4路基带信号,4路基带信号同时送入差分放大电路和A/D转换电路进行转换,4个A/D转换电路的转换使能信号由外部时钟信号经过时序产生电路提供,转换结果存入FIFO缓冲单元,当FIFO内部存储的数据达到设定的数量时,就触发DSP中断,将数据读入DSP中。

【技术特征摘要】
1.一种多通道无线电接收机的电路,由差分放大电路、A/D转换电路、FPGA和DSP组成,其特征在于:其中FPGA里包含FIFO及时序产生电路,它可以同时接收4路基带信号,4路基带信号同时送入差分放大电路和A/D...

【专利技术属性】
技术研发人员:田力王添翼刘彩虹范玉进杨松楠邱惠昌于洋陈晨李柬
申请(专利权)人:天津光电通信技术有限公司
类型:新型
国别省市:天津;12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1