EPON系统的时钟同步方法及装置制造方法及图纸

技术编号:14863080 阅读:141 留言:0更新日期:2017-03-19 17:10
本发明专利技术公开了一种EPON系统的时钟同步方法及装置,该方法包括以下步骤:在OLT侧,从千兆以太网光接口中提取出同步以太网时钟;对同步以太网时钟的频率进行转换,使其成为适合OLT背板传输要求的低速差分时钟;各业务盘从背板上提取出所述低速差分时钟,并进行倍频处理后成为PON系统时钟供各业务盘上的PON芯片使用;PON系统时钟通过光路传递给ONU;ONU上的PON芯片提取出所述PON系统时钟,供ONU侧的TDM业务盘使用。本发明专利技术,利用从同步以太网(SvncE)中提取出的同步以太网时钟作为OLT侧的同步时钟源,不再需要特定的外部硬件时钟源输入,丰富了OLT同步时钟源的种类,简化了OLT端的同步时钟设计,降低了成本。

【技术实现步骤摘要】

本专利技术涉及EPON系统的时钟同步,具体涉及一种EPON系统的时钟同步方法及装置
技术介绍
时钟同步是网络系统正常工作的前提。要使整个系统达到同步,必须有一个共同的参考时钟,在EPON中以局端PON系统时钟为参考时钟,各个ONU时钟与PON系统时钟同步。目前的EPON系统,局端PON系统时钟由外部时钟源输入,例如1PPS+TOD或IEEE1588V2,这些外部时钟都是由专门的硬件设备产生的。鉴于同步以太网(SvncE)的已经广泛应用,而且国际电信联盟在其G.8261中发布了与精确时间同步协议(PTP)相关的IEEE1588标准,因此,如何利用同步以太网简化EPON系统的局端PON系统时钟设计,进而丰富时钟源的种类、降低系统成本,是目前本领域急需解决的问题。
技术实现思路
本专利技术所要解决的技术问题是解决如何利用同步以太网简化EPON系统的局端PON系统时钟设计的问题。为了解决上述技术问题,本专利技术所采用的技术方案是提供一种EPON系统的时钟同步方法,包括以下步骤:在OLT侧,从千兆以太网光接口中提取出同步以太网时钟;对所述同步以太网时钟的频率进行转换,使其成为适合OLT背板传输要求的低速差分时钟;各业务盘从背板上提取出所述低速差分时钟,并进行倍频处理后成为PON系统时钟供各业务盘上的PON芯片使用;PON系统时钟通过光路传递给ONU;在ONU侧,ONU上的PON芯片提取出所述PON系统时钟,供ONU侧的TDM业务盘使用。在上述方法中,在OLT侧,采用BCM公司的BCM54240芯片从千兆以太网光接口中提取出频率为25Mhz的同步以太网时钟。在上述方法中,采用SiliconLabs公司的Si5326B芯片完成同步以太网时钟频率的转换,适合OLT背板传输要求的低速差分时钟的频率为8KHz。在上述方法中,所述PON系统时钟的频率为125MHz。在上述方法中,所述PON系统时钟经过锁相环PLL处理后由光路传递到ONU侧。本专利技术还提供了一种EPON系统的时钟同步装置,包括:同步以太网时钟提取单元,设置上联盘或主控上联盘上,从所述上联盘或主控上联盘上的千兆以太网的光接口中提取出同步以太网中的同步以太网时钟;时钟频率转换单元,设置上联盘或主控上联盘上,将同步以太网时钟的频率转换为适合OLT背板传输要求的低速差分时钟;PON系统时钟提取单元,设置在各业务盘上,将从背板上提取到的低速差分时钟倍频后输出PON系统时钟,供各业务盘使用;同时,经过锁相环PLL处理后由光路传递到ONU侧。本专利技术,利用从同步以太网(SvncE)中提取出的同步以太网时钟作为OLT侧的同步时钟源,不再需要特定的外部硬件时钟源输入,丰富了OLT同步时钟源的种类,简化了OLT端的同步时钟设计,降低了成本。附图说明图1是本专利技术中EPON系统的时钟同步方法的流程图;图2是本专利技术中提取同步以太网时钟的示意图;图3是本专利技术中业务盘从背板获取低速差分时钟并转换为PON系统时钟同时传递给ONU的示意图。具体实施方式本专利技术提供了一种EPON系统的时钟同步方法,丰富了OLT同步时钟源的种类,简化了OLT端的同步时钟设计。下面结合说明书附图和具体实施方式对本专利技术做出详细的说明。以太网是目前世界上应用最广泛的网络技术,有逐步取代PDH以及SONET/SDH传输网的趋势。对于以太网高精度的时钟同步要求,最新的标准解决办法是同步以太网(SvncE)。在SyncE中,以太网采用与SONET(同步光纤网络)/SDH(同步数字系列)相同的方式,通过高品质、可跟踪一级基准时钟信号同步其位时钟。现在最新版本是IEEE1588,即IEEE1588v2。该标准定义了一个在测量和自动化系统中的时钟同步协议,特别适合于以太网,可以实现微秒级高精度的时钟同步。本专利技术方案是基于同步以太网(SvncE)实现的。如图1所示,本专利技术提供的EPON系统的时钟同步方法,包括以下步骤:S110、在OLT侧,上联盘或主控上联盘从千兆以太网光接口中提取出同步以太网(SvncE)中的同步以太网时钟;S120、对同步以太网时钟的频率进行转换,使其成为适合OLT背板传输要求的低速差分时钟;S130、OLT背板各槽位上插装的TDM(时分复用)业务盘或其它业务盘,从背板上提取出低速差分时钟,并进行倍频处理后成为PON系统时钟供各业务盘上的PON芯片使用;S140、PON系统时钟从PON接口芯片处理后输出,经光路传递给ONU;S150、在ONU侧,ONU上的PON芯片提取出PON系统时钟,供ONU侧的TDM业务盘使用,从而实现了OLT与ONU之间的时钟同步。在此基础上,本专利技术还提供了一种EPON系统的时钟同步装置,该时钟同步装置设置在OLT侧,包括同步以太网时钟提取单元、时钟频率转换单元以及PON系统时钟提取单元。同步以太网时钟提取单元采用的是BCM(BroadcomCorporation,博通公司)公司的BCM54240芯片,设置在上联盘或主控上联盘上,利用该芯片从上联盘或主控上联盘上的千兆以太网的光接口中提取出同步以太网时钟,频率为25Mhz。BCM54240芯片为一款4口千兆以太网PHY芯片,支持IEEE1588v2协议,支持两路同步以太网时钟输出,输出时钟的提取源可以是4路千兆以太网接口中的任意一路,可以通过软件进行配置。时钟频率转换单元完成同步以太网时钟频率的转换,采用的是SiliconLabs公司的Si5326B时钟发生器,同样设置在上联盘或主控上联盘上。Si5326B时钟发生器为一款抖动衰减时钟倍频芯片,采用2kHz~710MHz的双时钟输入,并且产生2个独立的倍频时钟输出,输出频率范围为2kHz~945MHz。在同步时钟方面,主要采用第三代DSPLL技术,能够产生任意比率的频率合成以及在高速率下的去抖动。如图2所示,本地时钟21保证Si5326B芯片22正常工作的情况下,BCM54240芯片23提供的25Mhz同步以太网时钟输入Si5326B芯片22,经过Si5326B芯片22分频后,在其输出端口输出一路适合背板24传输的低速差分时钟,时钟频率为8KHz。PON系统时钟提取单元实现PON系统时钟的提取,供OLT上的TDM盘或其它业务盘使用。PON系统时钟提取单元采用zl30142时钟提取芯片实现。该芯片为3级时钟芯片,采用8kHz~77.76MHz的时本文档来自技高网...

【技术保护点】
EPON系统的时钟同步方法,其特征在于,包括以下步骤:在OLT侧,从千兆以太网光接口中提取出同步以太网时钟;对所述同步以太网时钟的频率进行转换,使其成为适合OLT背板传输要求的低速差分时钟;各业务盘从背板上提取出所述低速差分时钟,并进行倍频处理后成为PON系统时钟供各业务盘上的PON芯片使用;PON系统时钟通过光路传递给ONU;在ONU侧,ONU上的PON芯片提取出所述PON系统时钟,供ONU侧的TDM业务盘使用。

【技术特征摘要】
1.EPON系统的时钟同步方法,其特征在于,包括以下步骤:
在OLT侧,从千兆以太网光接口中提取出同步以太网时钟;
对所述同步以太网时钟的频率进行转换,使其成为适合OLT背板传输
要求的低速差分时钟;
各业务盘从背板上提取出所述低速差分时钟,并进行倍频处理后成为
PON系统时钟供各业务盘上的PON芯片使用;
PON系统时钟通过光路传递给ONU;
在ONU侧,ONU上的PON芯片提取出所述PON系统时钟,供ONU侧的
TDM业务盘使用。
2.如权利要求1所述的EPON系统的时钟同步方法,其特征在于,在
OLT侧,采用BCM公司的BCM54240芯片从千兆以太网光接口中提取出频率
为25Mhz的同步以太网时钟。
3.如权利要求1所述的EPON系统的时钟同步方法,其特征在于,采
用SiliconLabs公司的Si5326B芯片完成同步以太网时钟频率的转换,适
...

【专利技术属性】
技术研发人员:张前进
申请(专利权)人:烽火通信科技股份有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1