兼容限幅功能NFC标签的负载调制电路制造技术

技术编号:14517222 阅读:80 留言:0更新日期:2017-02-01 19:36
本发明专利技术涉及一种兼容限幅功能NFC标签的负载调制电路,包括控制电路部分以及并联在天线两端的主调制电路部分,所述控制电路部分包括:低压PMOS管MP1,低压NMOS管MN1,高压PMOS管MP2、MP3、MP4、MP5、MP6、MP7、MP8、MP9、MP10,高压NMOS管MN2、MN3、MN4、MN5,电阻R1、R2、R3、R4以及电容C1。本发明专利技术的优点是:本发明专利技术在电路设计中对两种控制功能在电路结构上进行兼容与合并,在控制电路中把负载调制数字输入的控制信号融合到主调制电路中,有效的降低了设计的复杂度以及芯片的面积。

【技术实现步骤摘要】

本专利技术涉及一种兼容限幅功能NFC标签的负载调制电路
技术介绍
NFC(NearFieldCommunication,近场通信)标签芯片是存储数据的IC芯片,其依靠NFC读取设备发送的电磁能量工作。具有体积小、重量轻、成本低以及使用寿命长等优点,被广泛应用于产品的防伪溯源、供应链管理、门禁、公交系统等各大行业。NFC标签芯片主要由射频模拟前端、数字控制器和存储器三个核心模块组成。其中射频模拟前端电路有两个输入端,分别与外部电感天线相连,当NFC标签进入NFC读写设备天线的交变磁场中时,标签天线就会从电磁场中获得能量。从供应NFC设备天线的电流在读写设备内阻上的压降就可以测得此附加功耗或者供应给电子标签的功耗。电子标签天线上的负载电阻的接通或断开会使得读写设备天线上的电压发生变化,利用这个特点就可以实现远距离电子标签对NFC设备天线电压进行振幅调制。通过数据控制负载电压的接通或断开,则这些数据就能够从电子标签传输读取设备,这种数据传输方式称作为负载调制。而负载调制电路就是实现这种数字信号向模拟信号转换的接口,并实现调制天线幅度的功能。在部分NFC标签的负载调制电路中有采用在天线两段接入一个大宽长比的MOS管,数字信号通过电平转换以后直接控制这个MOS管的关闭与导通来调节天线的负载。这种接法虽然简单,但在协议规定的工作场强范围内却很难使天线上的调制深度在各种情况下都达到要求。因为随着场强、温度的不同以及工艺角的偏差,标签卡天线感应到的电压幅度差异较大。即使带有天线的限幅电路,这种差异也会达到2V左右。为了满足调制深度的要求,当前的NFC标签部分采用了如图1所示的调制电路。电路中MP2、MP3、MN2、MN3为电平转换电路。MN4、MN5为开关管,控制电阻R1、R2是否接到天线两端,MP1、MN1构成反相器。工作原理如下,该调制电路通过全波整流后的输出AVDD控制MOS管的调制深度,而AVDD的电压由天线两端的电压决定,该电压能够跟随场强的变化。当Dmod输入电平为“0”时,经过反相器输出为高,使得MN3管导通,Vmod为“0”,则MN4、MN5截止,电阻R1、R2没有接入天线两端。当Dmod输入电平为“1”时,MN2管导通,MP3管的栅端电压为“0”,经过反相器输出为低,使得MN3管截止,Vmod输出AVDD节点的电压,则MN4、MN5导通,电阻R1、R2接入到天线两端,天线电流发生变化,实现负载调制。对于这种负载调制的方案来说,由于电阻R1、R2阻值以及MN4、MN5宽长比对天线负载深度有很大的影响,虽然通过其参数值得选取可以保证在各种温度、工艺角以及工作场强下能够满足负载调制深度的要求,但是在整个整流电路对天线幅值控制系统中,除了会有像MN4、MN5这种大的MOS管对天线幅度进行调制,还存在为了控制场强比较大的时候,线圈感应到的耦合电压也会比较大,为了使天线的电压无论在哪个场强下都在一定的范围内,不会对MOS管器件造成损害,同样也需要在天线两端并联一个天线的限幅电路。而这些跨接在天线两端的负载调制管以及限幅电路控制管的尺寸相对来说比较大,所以该方案如果在整个RF前端电路设计中采用将会增加电路的设计复杂度以及会给芯片的面积带来额外的增加,即增加芯片的成本。
技术实现思路
为克服现有技术的缺陷,本专利技术提供一种兼容限幅功能NFC标签的负载调制电路。本专利技术的技术方案是:兼容限幅功能NFC标签的负载调制电路,包括控制电路部分以及并联在天线两端的主调制电路部分,所述控制电路部分包括:低压PMOS管MP1,低压NMOS管MN1,高压PMOS管MP2、MP3、MP4、MP5、MP6、MP7、MP8、MP9、MP10,高压NMOS管MN2、MN3、MN4、MN5,电阻R1、R2、R3、R4以及电容C1;PMOS管MP1,该PMOS管MP1的衬底和源极连接到电源DVDD,漏极与NMOS管MN1的漏极以及NMOS管MN2的栅极连接,栅极与NMOS管MN1栅极共同连接到数字信号Dmod端,该NMOS管MN1的衬底和源极连接地DVSS;PMOS管MP2,该PMOS管MP2的衬底和源极连接到电源AVDD,漏极接NMOS管MN2的漏极以及PMOS管MP3的栅极,NMOS管MN2的衬底和源极连接地AVSS;PMOS管MP3,该PMOS管MP3的衬底和源极接电源AVDD,漏极与NMOS管MN3的漏极以及PMOS管MP2的栅极连接;NMOS管MN3的衬底和源极连接地AVSS,栅极连接到数字信号Dmod端;PMOS管MP4,该PMOS管MP4的衬底和源极接电源AVDD,漏极连接PMOS管MP5的源极以及PMOS管MP6的源极,栅极连接PMOS管MP3与NMOS管MN3的公共漏极端;PMOS管MP5,该PMOS管MP5的衬底连接电源AVDD,栅极连接使能控制信号EN端;PMOS管MP6,该PMOS管MP6的衬底连接电源AVDD,栅极连接使能控制信号ENB端;PMOS管MP7,该PMOS管MP7的衬底和源极接电源AVDD,栅极与漏极短接并与PMOS管MP8的源极连接;PMOS管MP8,该PMOS管MP8的衬底接电源AVDD,栅极与漏极短接并与MP9的源极连接,同时连接到PMOS管MP5的漏极;PMOS管MP9,该PMOS管MP9的衬底连接电源AVDD,栅极与漏极短接并与MP10的源极连接,同时连接到PMOS管MP6的漏极;PMOS管MP10,该PMOS管MP10的衬底连接电源AVDD,栅极与漏极短接并与电阻R1一端相连,作为幅度调制控制电路的输出,电阻R1另一端连接到地AVSS;电阻R2,该电阻R2一端连接到电源AVDD,另一端与电容C1相连,电容C1另一端连接到电阻R1与PMOS管MP10公共端,即Limit_tx信号上;所述主调制电路部分包括:高压NMOS管MN4、MN5,电阻R3和电阻R4,该NMOS管MN4的栅极与NMOS管MN5栅极连接电阻R1与PMOS管MP10公共端,衬底和源极接地AVSS,漏极连接到电阻R3一端,电阻R3另一端连接到芯片AN1端口上;NMOS管MN5,该NMOS管MN5衬底和源极接到地AVSS,漏极连接到电阻R4一端,电阻R4另一端连接到芯片AN2端口上。芯片AN1端口和芯片AN2端口即为天线的两端。本专利技术的优点是:本专利技术在电路设计中对两种控制功能在电路结构上进行兼容与合并,在控制电路中把负载调制数字输入的控制信号融合到主调制电路中,有效的降低了设计的复杂度以及芯片的面积。附图说明图1是现有技术的结构示意图;图2是本专利技术的结构示意图;图3为当数字反馈控制调制信号传输频率为847KHz时,标签芯片天线电压波形跟随调制信号变化的情况。具体实施方式下面结合具体实施例来进一步描述本专利技术,本专利技术的优点和特点将会随着描述而更为清楚。但这些实施例仅是范例性的,并不对本专利技术的范围构成任何限制。本领域技术人员应该理解的是,在不偏离本专利技术的精神和范围下可以对本专利技术技术方案的细节和形式进行修改或替换,但这些修改和替换均落入本专利技术的保护范围内。参见图2和图3,本专利技术涉及一种兼容限幅功能NFC标签的负载调制电路,包括控制电路部分以及并联在天线两端的主调制电路部分,所述控制电路部分包括:低压PMOS管MP1,低压NMOS管MN本文档来自技高网
...

【技术保护点】
兼容限幅功能NFC标签的负载调制电路,其特征在于,包括控制电路部分以及并联在天线两端的主调制电路部分,所述控制电路部分包括:低压PMOS管MP1,低压NMOS管MN1,高压PMOS管MP2、MP3、MP4、MP5、MP6、MP7、MP8、MP9、MP10,高压NMOS管MN2、MN3、MN4、MN5,电阻R1、R2、R3、R4以及电容C1;PMOS管MP1,该PMOS管MP1的衬底和源极连接到电源DVDD,漏极与NMOS管MN1的漏极以及NMOS管MN2的栅极连接,栅极与NMOS管MN1栅极共同连接到数字信号Dmod端,该NMOS管MN1的衬底和源极连接地DVSS;PMOS管MP2,该PMOS管MP2的衬底和源极连接到电源AVDD,漏极接NMOS管MN2的漏极以及PMOS管MP3的栅极,NMOS管MN2的衬底和源极连接地AVSS;PMOS管MP3,该PMOS管MP3的衬底和源极接电源AVDD,漏极与NMOS管MN3的漏极以及PMOS管MP2的栅极连接;NMOS管MN3的衬底和源极连接地AVSS,栅极连接到数字信号Dmod端;PMOS管MP4,该PMOS管MP4的衬底和源极接电源AVDD,漏极连接PMOS管MP5的源极以及PMOS管MP6的源极,栅极连接PMOS管MP3与NMOS管MN3的公共漏极端;PMOS管MP5,该PMOS管MP5的衬底连接电源AVDD,栅极连接使能控制信号EN的数字端;PMOS管MP6,该 PMOS管MP6的衬底连接电源AVDD,栅极连接使能控制信号ENB的数字端;PMOS管MP7,该PMOS管MP7的衬底和源极接电源AVDD,栅极与漏极短接并与PMOS管MP8的源极连接;PMOS管MP8,该PMOS管MP8的衬底接电源AVDD,栅极与漏极短接并与MP9的源极连接,同时连接到PMOS管MP5的漏极;PMOS管MP9,该PMOS管MP9的衬底连接电源AVDD,栅极与漏极短接并与MP10的源极连接,同时连接到PMOS管MP6的漏极;PMOS管MP10,该PMOS管MP10的衬底连接电源AVDD,栅极与漏极短接并与电阻R1一端相连,作为幅度调制控制电路的输出,电阻R1另一端连接到地AVSS;电阻R2,该电阻R2一端连接到电源AVDD,另一端与电容C1相连,电容C1另一端连接到电阻R1与PMOS管MP10公共端,即Limit_tx信号上;所述主调制电路部分包括:高压NMOS管MN4、MN5,电阻R3和电阻R4,该NMOS管MN4的栅极与NMOS管MN5栅极连接电阻R1与PMOS管MP10公共端,衬底和源极接地AVSS,漏极连接到电阻R3一端,电阻R3另一端连接到芯片AN1端口上;NMOS管MN5,该NMOS管MN5衬底和源极接到地AVSS,漏极连接到电阻R4一端,电阻R4另一端连接到芯片AN2端口上。...

【技术特征摘要】
1.兼容限幅功能NFC标签的负载调制电路,其特征在于,包括控制电路部分以及并联在天线两端的主调制电路部分,所述控制电路部分包括:低压PMOS管MP1,低压NMOS管MN1,高压PMOS管MP2、MP3、MP4、MP5、MP6、MP7、MP8、MP9、MP10,高压NMOS管MN2、MN3、MN4、MN5,电阻R1、R2、R3、R4以及电容C1;PMOS管MP1,该PMOS管MP1的衬底和源极连接到电源DVDD,漏极与NMOS管MN1的漏极以及NMOS管MN2的栅极连接,栅极与NMOS管MN1栅极共同连接到数字信号Dmod端,该NMOS管MN1的衬底和源极连接地DVSS;PMOS管MP2,该PMOS管MP2的衬底和源极连接到电源AVDD,漏极接NMOS管MN2的漏极以及PMOS管MP3的栅极,NMOS管MN2的衬底和源极连接地AVSS;PMOS管MP3,该PMOS管MP3的衬底和源极接电源AVDD,漏极与NMOS管MN3的漏极以及PMOS管MP2的栅极连接;NMOS管MN3的衬底和源极连接地AVSS,栅极连接到数字信号Dmod端;PMOS管MP4,该PMOS管MP4的衬底和源极接电源AVDD,漏极连接PMOS管MP5的源极以及PMOS管MP6的源极,栅极连接PMOS管MP3与NMOS管MN3的公共漏极端;PMOS管MP5,该PMOS管MP5的衬底连接电源AVDD...

【专利技术属性】
技术研发人员:马杰易志中刘峰
申请(专利权)人:易联北京物联网科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1