【技术实现步骤摘要】
本专利技术涉及显示屏领域,具体而言,涉及一种消影电路及其控制方法,行驱动电路和显示屏。
技术介绍
图1是根据现有技术的一种显示屏的结构示意图,如图1所示,LED显示屏驱动芯片主要分为行驱动芯片(PMOS管,P沟道场效应晶体管)和列驱动芯片(恒流源),C1~C4为对应行线上的寄生电容,LED显示屏(也可以称为扫描屏)在显示的时候为逐行显示,其工作顺序可以为:1、LED行驱动芯片内部PMOS管将第一行与电源(VDD)接通,打开第一行输出,第一行的电压V_row1为高电平,即V_row1=VDD,并且LED行驱动芯片其它行输出为高阻态。2、LED列驱动芯片(恒流源)根据第一行的数据打开对应通道的恒流源,点亮第一行LED灯。3、LED列驱动芯片(恒流源)关闭所有输出通道,关闭第一行LED灯,此时所有列线上的电压V_col1~V_col4=VDD-V_led,其中V_led为LED灯的开启电压。4、LED行驱动芯片关闭第一行输出,第一行输出为高阻态,因为寄生电容C1的影响,此时第一行上的电压V_row1仍保持为高电平,即V_row1=VDD。5、LED行驱动芯片内部PMOS管将第二行与电源(VDD)接通,打开第二行输出,第二行上的电压V_row2=VDD。6、LED列驱动芯片(恒流源)根据第二行的数据打开对应通道的恒流源,点亮第二行LED灯,因为寄生电容C1的影响,第一行上的电压V_row1=VDD,所以在 ...
【技术保护点】
一种消影电路,其特征在于,包括:监测电路,用于接收关闭信号,并生成执行信号,其中,所述关闭信号用于表征显示屏的行驱动电路断开;执行电路,与所述监测电路和所述行驱动电路的输出端连接,用于接收所述执行信号,并执行下拉电位操作,其中,所述下拉电位操作用于下拉所述行驱动电路的输出端的电位。
【技术特征摘要】
1.一种消影电路,其特征在于,包括:
监测电路,用于接收关闭信号,并生成执行信号,其中,所述关闭信号用于
表征显示屏的行驱动电路断开;
执行电路,与所述监测电路和所述行驱动电路的输出端连接,用于接收所述
执行信号,并执行下拉电位操作,其中,所述下拉电位操作用于下拉所述行驱动
电路的输出端的电位。
2.根据权利要求1所述的电路,其特征在于,所述执行电路包括:
放大器,正向输入端与所述行驱动电路的输出端连接,反向输入端接入下拉
参考电位,控制端与所述监测电路的第一端连接,用于比较所述行驱动电路的输
出端的电位和所述下拉参考电位,得到电位差值;
第一晶体管,栅极与所述放大器的输出端连接,漏极与所述行驱动电路的输
出端连接,源极接地,用于在所述电位差值大于等于预设电位差值的情况下导通。
3.根据权利要求2所述的电路,其特征在于,所述监测电路的第二端与所述放大器
的输出端连接,用于在所述电位差值小于等于预设停止电位值的情况下,生成停
止信号,其中,所述停止信号用于控制所述执行电路停止执行所述下拉电位操作。
4.根据权利要求3所述的电路,其特征在于,所述执行电路还包括:第二晶体管,
栅极与所述监测电路的第一端连接,漏极与所述第一晶体管的栅极连接,源极接
地,用于接收所述停止信号,并生成关断信号,其中,所述关断信号用于控制所
述第一晶体管关断。
5.根据权利要求2所述的电路,其特征在于,所述执行电路还包括:保护电路,串
联在所述行驱动电路的输出端与所述第一晶体管的漏极之间,并与所述放大器的
正向输入端连接,用于限流。
6.根据权利要求5所述的电路,其特征在于,所述保护电路包括:第一电阻和第二
电阻,所述第一电阻和所述第二电阻串联,所述第一电阻和所述第二电阻的连接
节点与所述放大器的正向输入端连接。
7.一种消影电路的控制方法,其特征在于,包括:
在显示屏的行驱动电路断开之后,监测电路接收关闭信号,其中,所述关闭
信号用于表征所述行驱动电路断开;
所述监测电路生成执行信号,并将所述执行信号发送给执行电路;
在所述执行电路接收到所述执行信号之后,执行下拉电位操作,其中,所述
下拉电位操作用于下拉所述行驱动电路的输出端的电位。
8.根据权利要求7...
【专利技术属性】
技术研发人员:唐永生,
申请(专利权)人:北京集创北方科技股份有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。