测试卡及应用该测试卡的主板制造技术

技术编号:13795211 阅读:46 留言:0更新日期:2016-10-06 11:58
一种测试卡,包括一外设部件互连标准接口、第一至第二逻辑控制电路、一切换开关单元及一继电器。该外设部件互连标准接口的每一组差分发送引脚分别与差分接收引脚对应连接。该第一至第二逻辑控制电路接收该外设部件互连标准接口传输的辅助信号以导通或断开该外设部件互连标准接口发送差分信号对引脚与接收差分信号对引脚的回归连接。本发明专利技术还提供了一种应用该测试卡的主板。上述测试卡及应用该测试卡的主板可直接测试该外设部件互连标准接口传输的辅助信号及差分信号,以避免损坏外设部件互连标准设备。

【技术实现步骤摘要】

本专利技术涉及一种测试卡及应用该测试卡的主板
技术介绍
PCI-E(Peripheral Component Interconnect Express,外设部件互连标准)是目前个人电脑中使用最为广泛的接口,几乎所有的主板产品上都带有这种接口。随着PCI-E接口逐渐为市场的主流,对PCI-E接口所传输的信号的测试难度将会增加。目前,一般对PCI-E接口所传输的辅助信号及差分信号进行的测试的方法即为使用一PCI-E设备(如显卡等)对其进行测试。然而,这样很容易损坏这些PCI-E设备。
技术实现思路
鉴于上述内容,有必要提供一种测试外设部件互连标准传输的信号的测试卡及应用该测试卡的主板。一种测试卡,包括:一外设部件互连标准接口,包括至少一组差分发送引脚及至少一组差分接收引脚,每一组差分发送引脚通过导线回归连接于对应的差分接收引脚;一第一逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号均正常时输出一第一控制信号;一第二逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第二差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及第二差分参考时钟信号均正常时输出一第二控制信号;一切换开关单元,用于接收该第一逻辑控制电路输出的第一控制信号及该第二逻辑控制电路输出的第二控制信号,该切换开关单元根据所接收的第一控制信号及第二控制信号输出一第一开关信号;一继电器,连接于外设部件互连标准接口的排序为第一组的差分发送引脚及差分接收引脚,该继电器还用于接收切换开关单元输出的第一开关信号;当接收到切换开关单元输出的第一开关信号时,该继电器输出一第一判断信号至该排序为第一组的差分发送引脚及该差分接收引脚,使得差分发送引脚与对应的差分接收引脚之间的通信正常。一种主板,包括:一外设部件互连标准插槽;一测试卡,插接于该外设部件互连标准插槽,包括:一外设部件互连标准接口,包括至少一组差分发送引脚及至少一组差分接收引脚,每一组差分发送引脚通过导线回归连接于对应的差分接收引脚;一第一逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号均正常时输出一第一控制信号;一第二逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第二差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及第二差分参考时钟信号均正常时输出一第二控制信号;一切换开关单元,用于接收该第一逻辑控制电路输出的第一控制信号及该第二逻辑控制电路输出的第二控制信号,该切换开关单元根据所接收的第一控制信号及第二控制信号输出一第一开关信号;一继电器,连接于外设部件互连标准接口的排序为第一组的差分发送引脚及差分接收引脚,该继电器还用于接收切换开关单元输出的第一开关信号;当接收到切换开关单元输出的第一开关信号时,该继电器输出一第一判断信号至该排序为第一组的差分发送引脚及该差分接收引脚,使得差分发送引脚与对应的差分接收引脚之间的通信正常。上述测试卡及应用该测试卡的主板通过判断该外设部件互连标准接口传输的辅助信号是否正常,以导通或断开该外设部件互连标准接口的发送差分信号引脚与接收差分信号引脚的回归连接关系,如此即可直接测试外设部件互连标准接口传输的信号,测试时替代PCI-E设备(如显卡)对主板上的外设部件互连标准插槽测试,避免损坏外设部件互连标准设备。附图说明下面参照附图结合较佳实施方式对本专利技术作进一步详细描述。图1为本专利技术电脑主板的较佳实施方式的示意图。图2至图4为图1中测试卡的较佳实施方式的电路图。主要元件符号说明主板100测试卡200PCI-E插槽10第一逻辑控制电路11第二逻辑控制电路12切换开关单元13拨码开关单元SWPCI-E接口U1存储器U 2D 触发器U3、U5继电器U4电阻R1-R17场效应管Q1、Q2电容C1-C7二极管D1发光二极管D2如下具体实施方式将结合上述附图进一步说明本专利技术。具体实施方式请参考图1,本专利技术测试卡200用于对一主板100上的一PCI-E(Peripheral Component Interconnect Express,外设部件互连标准)插槽10进行测试。该测试卡200插接于在该PCI-E插槽10上,以测试该PCI-E插槽10上传输的信号。请参考图2至图4,该测试卡200包括一PCI-E接口U1、一第一逻辑控制电路11、一第二逻辑控制电路12、一切换开关单元13、一继电器U4、一存储器U2、一拨码开关单元SW。本实施方式中,该PCI-E接口U1用于与该PCI-E插槽10插接,以接收该PCI-E插槽10传输的辅助信号及差分信号。该PCI-E接口U1包括0-15号信道传输差分信号对,每一信道差分信号对均包括两发送差分信号引脚及与该两发送差分信号引脚分别连接的两接收差分信号引脚。该PCI-E接口U1的0号信道传输差分信号对包括两发送差分信号引脚PETp0及PETn0及两接收差分信号引脚PERp0及PERn0。本实施方式中,该PCI-E接口U1的0-15号信道发送差分信号对引脚通过导线分别与PCI-E接口U1的0-15号信道接收差分信号对引脚进行回归连接(Loop-back Connections),即该PCI-E接口U1的0号信道的发送差分引脚PETp0与该接收差分引脚PERp0连接,发送差分引脚PETn0与该接收差分引脚PERn0连接,该PCI-E接口U1的1号信道的发送差分引脚PETp1与该接收差分引脚PERp1连接,发送差分引脚PETn1与该接收差分引脚PERn1连接,以此类推,该PCI-E接口U1的16组信道的发送差分信号对引脚均回归连接与接收差分信号对引脚。该PCI-E接口U1还包括系统管理总线时钟信号引脚SMCLK、系统管理总线数据信号引脚SMDAT、+12V电压引脚12V、热插拔存在监测引脚PRSNT1#、+3.3V电压引脚、3.3V辅助电源引脚3.3Vaux、复位引脚PERST#、接地引脚GND及差分参考时钟信号对引脚REFCLK+及REFCLK-。该PCI-E接口U1的差分参考时钟信号对引脚REFCLK-及REFCLK+分别与该第一逻辑控制电路11及第二逻辑控制电路12连接,以分别输出差分参考时钟信号至该第一逻辑控制电路11及第二逻辑控制电路12。该PCI-E接口U1的系统管理总线时钟信号引脚SMCLK及系统管理总线数据信号引脚SMDAT均与该存储器U2连接,以对存储器U2进行读写操作。该PCI-E接口U1的热插拔存在监测引脚PRSNT1#及接地引脚GND均接地。该PCI-E接口U1的复位引脚PERST#与该第一逻辑控制电路11及第二逻辑控制电路12连接,以输出一复位信号至该该第一逻辑控制电路11及第二逻辑控制电路12,该PCI-E接口U1的复位引脚PERST#还通过一电阻R17接地。本实施方式中,该第一逻辑控制电路11包括一D触发器U3、五个电阻R1-R5及三个电容C1-C3。该D触发器U1的时钟信号引脚CP通过电本文档来自技高网...

【技术保护点】
一种测试卡,包括:一外设部件互连标准接口,包括至少一组差分发送引脚及至少一组差分接收引脚,每一组差分发送引脚通过导线回归连接于对应的差分接收引脚;一第一逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号均正常时输出一第一控制信号;一第二逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第二差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及第二差分参考时钟信号均正常时输出一第二控制信号;一切换开关单元,用于接收该第一逻辑控制电路输出的第一控制信号及该第二逻辑控制电路输出的第二控制信号,该切换开关单元根据所接收的第一控制信号及第二控制信号输出一第一开关信号;一继电器,连接于外设部件互连标准接口的排序为第一组的差分发送引脚及差分接收引脚,该继电器还用于接收切换开关单元输出的第一开关信号;当接收到切换开关单元输出的第一开关信号时,该继电器输出一第一判断信号至该排序为第一组的差分发送引脚及该差分接收引脚,使得差分发送引脚与对应的差分接收引脚之间的通信正常。...

【技术特征摘要】
1.一种测试卡,包括:一外设部件互连标准接口,包括至少一组差分发送引脚及至少一组差分接收引脚,每一组差分发送引脚通过导线回归连接于对应的差分接收引脚;一第一逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及一第一差分参考时钟信号均正常时输出一第一控制信号;一第二逻辑控制电路,用于接收该外设部件互连标准接口所传输的电压信号、复位信号及一第二差分参考时钟信号,并在该外设部件互连标准接口所传输的电压信号、复位信号及第二差分参考时钟信号均正常时输出一第二控制信号;一切换开关单元,用于接收该第一逻辑控制电路输出的第一控制信号及该第二逻辑控制电路输出的第二控制信号,该切换开关单元根据所接收的第一控制信号及第二控制信号输出一第一开关信号;一继电器,连接于外设部件互连标准接口的排序为第一组的差分发送引脚及差分接收引脚,该继电器还用于接收切换开关单元输出的第一开关信号;当接收到切换开关单元输出的第一开关信号时,该继电器输出一第一判断信号至该排序为第一组的差分发送引脚及该差分接收引脚,使得差分发送引脚与对应的差分接收引脚之间的通信正常。2.如权利要求1所述的测试卡,其特征在于:第一逻辑控制电路包括一第一触发器、第一至第五电阻及第一至第三电容,该第一触发器的接地引脚接地,该第一触发器的电源引脚与该外设部件互连标准接口的第一电压引脚连接,还通过第二电容接地,该第一触发器的信号输入引脚与该外设部件互连标准接口的复位引脚连接,该第一触发器的时钟信号引脚通过第一电阻与该外设部件互连标准接口的第一电压引脚连接,还通过第二电阻接地,还通过第一电容与该外设部件互连标准接口的第一差分参考时钟引脚连接,该第一触发器的第一控制引脚通过第三电阻接地,该第一触发器的第二控制引脚通过第四电阻与该外设部件互连标准接口的第二电压引脚连接,该第一触发器的信号输出引脚通过第五电阻接地,该第五电阻与该第三电容并联,该第一触发器的信号输出引脚与该切换开关单元连接。3.如权利要求2所述的测试卡,其特征在于:第二逻辑控制电路包括一第二触发器、第六至第十电阻及第四至第六电容,该第二触发器的接地引脚接地,该第二触发器的电源引脚与该外设部件互连标准接口的第一电压引脚连接,还通过第五电容接地,该第二触发器的信号输入引脚与该外设部件互连标准接口的复位引脚连接,该第二触发器的时钟信号引脚通过第六电阻与该外设部件互连标准接口的第一电压引脚连接,还通过第七电阻接地,还通过第四电容与该外设部件互连标准接口的第二差分参考时钟引脚连接,该第二触发器的第一控制引脚通过第八电阻接地,该第二触发器的第二控制引脚通过第九电阻与该外设部件互连标准接口的第二电压引脚连接,该第二触发器的信号输出引脚通过第十电阻接地,该第十电阻与该第六电容并联,该第二触发器的信号输出引脚与该切换开关单元连接。4.如权利要求3所述的测试卡,其特征在于:该切换开关单元包括第一及第二场效应管,该第一场效应管的栅极通过一第十一电阻与该第一触发器的信号输出引脚连接,该第一场效应管的源极接地,该第一场效应管的漏极与该第二场效应管的源极连接,该第二场效应管的栅极通过一第十二电阻与该第二触发器的信号输出引脚连接,该第二场效应管的漏极与该继电器的接地引脚连接,该第二场效应管的漏极还通过一第十三电阻及一发光二极管与该外设部件互连标准接口的第三电压引脚连接。5.如权利要求4所述的测试卡,其特征在于:该测试卡还包括一存储器及一拨码开关单元,该拨码开关单元的第一至第三端口均与该外设部件互连标准接口的第二电压引脚连接,该拨码开关单元的第四端口与该存储器的第三地址引脚连接,还通过一第十四电阻接地,该拨码开关单元的第五端口与该存储器的第二地址引脚连接,还通过一第十五电阻接地,该拨码开关单元的第六端口与该存储器的第一地址引脚连接,还通过一第十六电阻接地,该存储器的接地引脚接地,该存储器的电源引脚与该外设部件互连标准接口的第二电压引脚连接,还通过一第七电容接地,该存储器的功能引脚接地,该存储器的时钟引脚与该外设部件互连标准接口的系统管理总线时钟信号引脚连接,该存储器的数据引脚与该外设部件互连标准接口的系统管理总线数据引脚连接。6.一种主板,包括:一外设部件...

【专利技术属性】
技术研发人员:魏明涛徐奇生古松国
申请(专利权)人:鸿富锦精密工业武汉有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1