当前位置: 首页 > 专利查询>赛灵思公司专利>正文

多路径的数字预失真制造技术

技术编号:13344687 阅读:64 留言:0更新日期:2016-07-14 12:40
一种大体涉及多频带数字预失真的装置。在该装置中,单频带的数字预失真器引擎(400)具有第一和第二采样路径(481、482)。输入级(491)被耦接为接收输入采样,并且被配置成将输入采样分离成第一采样和第二采样。输入级(491)分别提供第一采样的第一幅值和第二采样的第二幅值。第一组数字预失真器(441、443)被耦接为接收上述第一采样、第一幅值和第二幅值。第二组数字预失真器(445、447)被耦接为接收上述第二采样、第二幅值和第一幅值。输出级(492)被耦接为从第一组数字预失真器(441、443)和第二组数字预失真器(445、447)接收预失真输出,并且被配置成提供来自第一组数字预失真器(441、443)和第二组数字预失真器(445、447)的数字预失真复合信号。

【技术实现步骤摘要】
【国外来华专利技术】多路径的数字预失真
以下描述涉及集成电路器件(IC)。更具体地,以下描述涉及用于IC的多路径数字预失真。
技术介绍
数字预失真被用于增强功率放大器的输出的线性度,这通常为的是传输来自基站的无线信号。多频带或多无线接入技术(“Multi-RAT”)通常包含一个相同的功率放大器,该功率放大器可以支持至少两个频带的传输,而每个频带上具有单一的载波类型。当与工作频带中的每一个的带宽相比较时,这些频带可能相互之间分得很开。因此,为功率放大器的输入提供改良的数字预失真以用于信号的传输,这种技术是可取并且有用的。
技术实现思路
一种示例性的装置大体涉及数字预失真。在这种装置中,数字预失真器引擎具有第一路径和第二路径。数字预失真器引擎的输入级被耦接为接收输入采样,并且被配置成将输入采样分离成第一采样和第二采样。输入级还可以被配置成提供第一采样的第一幅值和第二采样的第二幅值。数字预失真器引擎的第一组数字预失真器被耦接为接收上述第一采样、第一幅值和第二幅值。数字预失真器引擎的第二组数字预失真器被耦接为接收上述第二采样、第二幅值和第一幅值。数字预失真器引擎的输出级被耦接为从第一组数字预失真器和第二组数字预失真器接收预失真输出,并且被配置成提供由第一组数字预失真器和第二组数字预失真器输出的预失真输出的数字预失真复合信号。另一种装置大体涉及多路径数字预失真。在这种装置中,单频带的数字预失真器引擎具有第一采样路径和第二采样路径。数字预失真器引擎的输入级被耦接为接收输入采样,并且被配置成将输入采样分离成第一采样和第二采样。输入级还可以被配置成提供第一采样的第一幅值和第二采样的第二幅值。数字预失真器引擎的第一组数字预失真器被耦接为接收上述第一采样、第一幅值和第二幅值。数字预失真器引擎的第二组数字预失真器被耦接为接收上述第二采样、第二幅值和第一幅值。数字预失真器引擎的输出级被耦接为从第一组数字预失真器和第二组数字预失真器接收预失真输出,并且被配置成提供由第一组数字预失真器和第二组数字预失真器输出的预失真输出的数字预失真复合信号。另一种装置大体涉及多频带的数字预失真。在这种装置中,多频带的数字预失真器引擎具有第一频带路径和第二频带路径。数字预失真器引擎的输入级被耦接为通过第一频带路径接收第一输入采样并且通过第二频带路径接收第二输入采样。输入级被配置成提供第一输入采样的第一插值采样和第二输入采样的第二插值采样。输入级还被配置成提供第一插值采样的第一插值幅值和第二插值采样的第二插值幅值。数字预失真器引擎的第一对数字预失真器被耦接为接收上述第一插值采样、第一插值幅值和第二插值幅值。数字预失真器引擎的第二对数字预失真器被耦接为接收上述第二插值采样、第二插值幅值和第一插值幅值。输出级被耦接为从第一对数字预失真器和第二对数字预失真器接收预失真输出,并且被配置成提供由第一对数字预失真器和第二对数字预失真器输出的预失真输出的数字预失真复合信号。另一种装置大体涉及多频带的数字预失真。在这种装置中,数字预失真器引擎具有单个频带路径。数字预失真器引擎的输入级被耦接为通过上述频带路径接收输入采样。输入级被配置成提供输入采样的第一幅值和第二幅值。输入采样用于二维的非线性函数。第一幅值和第二幅值均是一维非线性函数的线性变换。数字预失真器引擎的一对数字预失真器被耦接为接收输入采样、第一幅值和第二幅值。数字预失真器引擎的输出级被耦接为从该对数字预失真器接收预失真输出,并且被配置成提供该对数字预失真器输出的预失真输出的数字预失真复合信号。本申请中描述的一种示例性方法大体涉及数字预失真。这种用于数字预失真的方法包括:提供数字预失真器引擎,该数字预失真器引擎具有第一路径、第二路径、输入级、数字预失真器和输出级;用输入级接收输入采样;用输入级将输入采样分离成第一采样和第二采样;用输入级提供第一采样的第一幅值和第二采样的第二幅值;用数字预失真器引擎的第一组数字预失真器接收第一采样、第一幅值和第二幅值;用数字预失真器引擎的第二组数字预失真器接收第二采样、第二幅值和第一幅值;用输出级从第一组数字预失真器和第二组数字预失真器接收预失真输出;以及由输出级提供由第一组数字预失真器和第二组数字预失真器输出的预失真输出的数字预失真复合信号。通过参考下面详细的描述可以理解这些方面以及其他的方面。附图说明附图示出了示例性的装置和/或方法。然而,附图不应当用于限制权利要求的范围,而仅用于解释和理解。图1是示出了示例性的列式现场可编程门阵列(“FPGA”)架构的简化框图;图2是示出了示例性的常见的空腔滤波器响应的图解图表;图3是示出了示例性的线性系统的图解图表,其中该线性系统不具有图2的空腔滤波器响应;图4A和4B是示出了示例性的数字预失真器引擎的框图;图5是示出了另一示例性的数字预失真器引擎的框图;图6是示出了另一示例性的数字预失真器引擎的框图。具体实施方式在以下描述中,列举了很多具体细节,从而提供对本申请中描述的具体实施例的详尽描述。然而本领域技术人员应当理解,可以在没有以下给出的所有具体细节的情况下实施一个或多个其他实施例和/或这些实施例的变型。在其它情形下,未详细描述众所周知的特征,以免淡化对文本实施例的描述。为便于说明,在不同图示中使用相同的编号来指代相同的项;然而,所述项在替代实施例中可能不同。在描述在若干附图中示意性示出的实施例之前,先进行大体介绍以加深理解。具有占据端到端带宽的一小部分的间隔的载波叠加(carrierstack),会导致高的采样率和高的复杂度。如下文在其他细节中所描述的,通过将输入采样解析成多个采样路径,并且/或者通过在分别处理的频带的采样之间用交叉耦接来分别处理每个频带,可以提供模块化的数字预失真(“DPD”)。记住以上的一般理解,数字预失真器引擎的各种结构大体如下所述。因为本申请中使用了特定类型的IC来描述一个或多个上述的实施例,所以下面提供了对这种IC的详细描述。然而,应当理解,其它类型的IC也可以受益于在本申请中描述的一个或多个技术。可编程逻辑器件(“PLD”)是一种熟知的集成电路,其可以被编程从而用于执行指定的逻辑功能。一种类型的PLD,现场可编程逻辑门阵列(“FPGA”),通常包含可编程单元块(programmabletile)的阵列。这些可编程单元块可包含例如输入/输出模块(“IOB”)、可配置逻辑模块(“CLB”)、专用随机存取存储器模块(“BRAM”)、乘法器、数字信号处理模块(“DSP”)、处理器、时钟管理器、延迟锁定环(“DLL”)等等。本文中使用的“包含”和“包括”是开放式的包含和包括。每个可编程单元块通常既包含可编程互连件也包含可编程逻辑。可编程互连件通常包含大量不同长度的互连线路,这些互连线路通过可编程互连点(“PIP”)相互连接。可编程逻辑使用可编程元件来实现用户设计的逻辑,可编程元件可包含例如函数发生器、寄存器、算术逻辑等。通常通过将配置数据流加载到内部配置存储器单元中来对可编程互连件及可编程逻辑进行编程,所述配置数据流定义了如何配置可编程元件。可从存储器(例如从外部PROM)读取配置数据,或者通过外部器件将配置数据写入FPGA中。于是,各个存储器单元的集合状态决定FPGA的功能。另一种类型的PLD是复杂可编程逻辑器件,或CP本文档来自技高网...

【技术保护点】
一种用于数字预失真的装置,其包括:数字预失真器引擎,其具有第一路径和第二路径;数字预失真器引擎的输入级,其被耦接为接收输入采样,并且被配置成将所述输入采样分离成第一采样和第二采样;所述输入级还可以被配置成提供所述第一采样的第一幅值和所述第二采样的第二幅值;所述数字预失真器引擎的第一组数字预失真器,其被耦接为接收所述第一采样、所述第一幅值和所述第二幅值;所述数字预失真器引擎的第二组数字预失真器,其被耦接为接收所述第二采样、所述第二幅值和所述第一幅值;以及所述数字预失真器引擎的输出级,其被耦接为从所述第一组数字预失真器和所述第二组数字预失真器接收预失真输出,并且被配置成提供由所述第一组数字预失真器和所述第二组数字预失真器输出的预失真输出的数字预失真复合信号。

【技术特征摘要】
【国外来华专利技术】2013.11.22 US 14/088,2521.一种用于数字预失真的装置,其包括:单频带的数字预失真器引擎,其具有第一采样路径和第二采样路径;所述数字预失真器引擎的输入级,其被配置成接收输入采样,并且被配置成将所述输入采样分离成第一采样和第二采样;所述输入级进一步被配置成提供所述第一采样的第一幅值和所述第二采样的第二幅值;所述数字预失真器引擎的第一组数字预失真器,其被配置成接收所述第一采样、所述第一幅值和所述第二幅值;所述数字预失真器引擎的第二组数字预失真器,其被配置成接收所述第二采样、所述第二幅值和所述第一幅值;以及所述数字预失真器引擎的输出级,其被配置成从所述第一组数字预失真器和所述第二组数字预失真器接收预失真输出,并且被配置成提供由所述第一组数字预失真器和所述第二组数字预失真器输出的所述预失真输出的数字预失真复合信号。2.根据权利要求1所述的装置,其中:所述第一采样路径是偶数采样路径;所述第二采样路径是奇数采样路径;所述第一组数字预失真器是第一对数字预失真器;并且所述第二组数字预失真器是第二对数字预失真器。3.根据权利要求2所述的装置,其中所述输入级包括:解复用器,其被配置成接收所述输入采样,以由其提供偶数采样和奇数采样;第一幅值模块,其被配置成接收所述偶数采样,以提供所述偶数采样的偶数幅值;以及第二幅值模块,其被配置成接收所述奇数采样,以提供所述奇数采样的奇数幅值。4.根据权利要求3所述的装置,其中:所述第一对数字预失真器的第一数字预失真器和第二数字预失真器被配置成接收所述偶数采样;所述第二对数字预失真器的第三数字预失真器和第四数字预失真器被配置成接收所述奇数采样;所述第一数字预失真器和所述第四数字预失真器被配置成接收所述偶数幅值;所述第二数字预失真器和所述第三数字预失真器被配置成接收所述奇数幅值;所述第一数字预失真器被配置成提供针对所述偶数采样和所述偶数幅值的第一预失真输出;所述第二数字预失真器被配置成提供针对所述偶数采样和所述奇数幅值的第二预失真输出;所述第三数字预失真器被配置成提供针对所述奇数采样和所述奇数幅值的第三预失真输出;所述第四数字预失真器被配置成提供针对所述奇数采样和所述偶数幅值的第四预失真输出;并且所述预失真输出包括所述第一预失真输出、所述第二预失真输出、所述第三预失真输出以及所述第四预失真输出。5.根据权利要求4所述的装置,其中所述输出级包括:第一加法器,其被配置成将所述第一预失真输出和所述第二预失真输出相加,以提供第一数字预失真采样;第二加法器,其被配置成将所述第三预失真输出和所述第四预失真输出相加,以提供第二数字预失真采样;以及复用器,其被配置成接收所述第一数字预失真采样和所述第二数字预失真采样,以交替选择所述第一数字预失真采样和所述第二数字预失真采样用于从所述复用器输出,从而提供所述数字预失真复合信号的数字预失真输出采样。6.一种用于数字预失真的装置,其包括:多频带的数字预失真器引擎,其具有第一频带路径和第二频带路径;所述数字预失真器引擎的输入级,其被配置成通过所述第一频带路径接收第一输入采样并且通过所述第二频带路径接收第二输入采样;所述输入级进一步被配置成提供针对所述第一输入采样的第一插值采样以及针对所述第二输入采样的第二插值采样;所述输入级进一步被配置成提供针对所述第一插值采样的第一插值幅值以及针对所述第二插值采样的第二插值幅值;所述数字预失真器引擎的第一对数字预失真器,其被配置成接收所述第一插值采样、所述第一插值幅值和所述第二插值幅值;所述数字预失真器引擎的第二对数字预失真器,其被配置成接收所述第二插值采样、所述第二插值幅值和所述第一插值幅值;以及输出级,其被配置成从所述第一对数字预失真器和所述第二对数字预失真器接收预失真输出,并且被配置成提供由所述第一对数字预失真器和所述第二对数字预失真器输出的所述预失真输出的数字预失真复合信号。7.根据权利要求6所述的装置,其中所述输入级包括:第一插值器,其被配置成接收所述第一输入采样以提供所述第一插值采样;第二插值器,其被配置成接收所述第二输入采样以提供所述第二插值采样;第一幅值模块,其被配置成接收所述第一插值采样以提供所述第一插值幅值;以及第二幅值模块,其被配置成接收所述第二插值采样以提供所述第二插值幅值。8.根据权利要求7所述的装置,其中:所述第一对数字预失真器的第一数字预失真器和第二数字预失真器被配置成接收所述第一插值采样;所述第二对数字预失真器的第三数字预失真器和第四数字预失真器被配置成接收所述第二插值采样;所述第一数字预失真器被配置成接收所述第一插值幅值;所述第二数字预失真器被配置成接收所述第二插值幅值;所述第三数字预失真器被配置成接收所述第二插值幅值;并且所述第四数字预失真器被配置成接收所述第一插值幅值。9.根据权利要求8所述的装置,其中:所述第一数字预失真器进一步被配置成提供针对所述第一插值采样和所述第一插值幅值的第一预失真输出;所述第二数字预失真器进一步被配置成提供针对所述第一插值采样和所述第二插值幅值的第二预失真输出;所述第三数字预失真器进一步被配置成提供针对所述第二插值采样和所述第二插值幅值的第三预失真输出;所述第四数字预失真器进一步被配置成提供针对所述第二插值采样和所述第一插值幅值的第四预失真输出;并且所述预失真输出包括所述第一预失真输出、所述第二预失真输出、所述第三预失真输出以及所述第四预失真输出。10.根据权利要求9所述的装置,其中所述输出级包括:第一加法器,其被配置成将所述第一预失真输出和所述第二预失真输出相加,以提供第一数字预失真采样;以及第二加法器,其被配置成将所述第三预失真输出和所述第四预失真输出相加...

【专利技术属性】
技术研发人员:G·C·科普兰
申请(专利权)人:赛灵思公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1