一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法技术

技术编号:13187532 阅读:66 留言:0更新日期:2016-05-11 17:25
本发明专利技术涉及一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法。该方法包括以下步骤:1)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。本发明专利技术通过按视频行在DDR2中以逻辑bank的顺序轮换存储,解决了对DDR2同时读写数据时的页面冲突问题,最大程度的提高了DDR2的带宽利用率。

【技术实现步骤摘要】

本专利技术属于计算机硬件技术,涉及一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法
技术介绍
FC-AV协议定义了视频数据到FC(光纤通道)的映射办法,在实现大分辨率的视频数据向FC映射时,一般需要采用DDR2存储器作为视频数据的缓存,在向DDR2存储器存放视频数据时,传统的存储方法是按地址递增依次存储整帧视频数据,该方法导致向DDR2存储视频数据的写操作和从DDR2读取视频数据的读操作这两种操作在大部分时间里都是针对DDR2的同一逻辑bank进行,当对DDR2的读、写操作同时进行时,根据DDR2的页面管理原理,这时DDR2的带宽利用率非常低。
技术实现思路
本专利技术为解决
技术介绍
中存在的上述技术问题,而提供一种简单易行、应用广泛的提高DDR2带宽利用率的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法。本专利技术的技术解决方案是:一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特殊之处在于:该方法包括以下步骤:I)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。上述步骤2)中发送视频数据存入DDR2时以视频行为单位,一次写入一行;上述FC-AV协议处理电路从DDR2中读取视频数据时以视频行为单位,一次读出一行,并以写入的顺序读取视频数据。该方法还包括步骤3)通过读写指针来指示DDR2中存储的视频数据量。上述步骤3)的具体步骤如下:3.1)当向DDR2写入一行数据后,写指针加一,一帧视频数据全部写入DDR2后,写指针清零;3.2)当从DDR2中读出一行数据后,读指针加一,一帧视频数据全部读出后,读指针清零;读写指针相等时,DDR2中数据为空;读写指针不等时,读取DDR2中的数据。本专利技术提供的一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法通过发送视频数据以视频行为单位在DDR2存储器中以逻辑bank顺序轮换存储,使得向DDR2存储视频数据的写操作和从DDR2读取视频数据的读操作这两种操作在大部分时间里都是针对DDR2的不同逻辑bank进行,当对DDR2的读、写操作同时进行时,根据DDR2的页面管理原理,这时DDR2的带宽利用率非常高。【附图说明】:图1为本专利技术基于FC-AV协议的发送视频电路结构图;图2为本专利技术的发送视频数据在DDR2中的存储示意图。【具体实施方式】下面结合附图和实施例对本专利技术做进一步说明:参见图1,本专利技术提供的一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,将发送视频数据以视频行为单位在DDR2存储器中以逻辑bank顺序轮换存储。其包括以下步骤:I)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。发送视频数据存入DDR2时以视频行为单位,一次写入一行;FC-AV协议处理电路从DDR2中读取视频数据时以视频行为单位,一次读出一行,并以写入的顺序读取视频数据。3)通过读写指针来指示DDR2中存储的视频数据量;3.1)当向DDR2写入一行数据后,写指针加一,一帧视频数据全部写入DDR2后,写指针清零;3.2)当从DDR2中读出一行数据后,读指针加一,一帧视频数据全部读出后,读指针清零;读写指针相等时,DDR2中数据为空;读写指针不等时,才读取DDR2中的数据。下面通过举例对本专利技术做进一步详细说明。参见图2,以DDR2存储器有4个逻辑bank,要发送的视频其分辨率为1600x1200为例,该视频每行1600个像素,每个像素3个字节,即每行视频数据共有4800字节,为方便设计,每个数据缓冲区大小设计为8K字节,即每个数据缓冲区能存放一行视频数据,共划分1200个数据缓冲区,每个逻辑bank有300个数据缓冲区。每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区,即发送视频数据的起始行第O行视频数据存储在逻辑bankO的第I个数据缓冲区中,第I行视频数据存储在逻辑bankl的第I个数据缓冲区中,第2行视频数据存储在逻辑bank2的第I个数据缓冲区中,第3行视频数据存储在逻辑bank3的第I个数据缓冲区中,第4行视频数据存储在逻辑bankO的第2个数据缓冲区中,第5行视频数据存储在逻辑bankl的第2个数据缓冲区中,第6行视频数据存储在逻辑bank2的第2个数据缓冲区中,第7行视频数据存储在逻辑bank3的第2个数据缓冲区中,依次类推,第1196行视频数据存储在逻辑bankO的第300个数据缓冲区中,第1197行视频数据存储在逻辑bankl的第300个数据缓冲区中,第1198行视频数据存储在逻辑bank2的第300个数据缓冲区中,最后一行即第1199行视频数据存储在逻辑bank3的第300个数据缓冲区中。按照上述存储方法存放发送视频数据,发送视频数据写入DDR2中,和从DDR2中读取视频数据,都是针对DDR2的不同逻辑bank进行,根据DDR2的页面管理原理,每个逻辑bank在同一时间能且只能打开一个页面,即每个逻辑bank只能打开一行地址,因此对DDR2同时写入、读取视频数据时,不存在页面冲突,故DDR2的带宽利用率最高。最后应说明的是:以上实施例仅用以说明本专利技术的技术方案,而非对其限制;尽管参照前述实施例对本专利技术进行了详细地说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本专利技术各实施例技术方案的精神和范围。【主权项】1.一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:该方法包括以下步骤: 1)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据; 2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。2.根据权利要求1所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:所述步骤2)中发送视频数据存入DDR2时以视频行为单位,一次写入一行。3.根据权利要求2所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:所述FC-AV协议处理电路从DDR2中读取视频数据时以视频行为单位,一次读出一行,并以写入的顺序读取视频数据。4.根据权利要求1或2或3所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:该方法还包括步骤3)通过读写指针来指示DDR2中存储的视频数据量。5.根据权利要求4所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:所述步骤3)的具体步骤如下: .3.1)当向DDR2写入一行数据后,写指针加一,一帧视频数据全部写入DDR2后,写指针清零; .3.2)当从DDR2中读出一行本文档来自技高网...

【技术保护点】
一种基于FC‑AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:该方法包括以下步骤:1)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。

【技术特征摘要】

【专利技术属性】
技术研发人员:刘承禹王婷卢俊刘浩张玲
申请(专利权)人:中国航空工业集团公司西安航空计算技术研究所
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1