一种万兆网EEB服务器主板制造技术

技术编号:13176865 阅读:87 留言:0更新日期:2016-05-10 20:32
本发明专利技术涉及一种万兆网EEB服务器主板,属于服务器主板设计领域。该服务器主板包括申威411处理器模块、PCI-E2.0 Switch控制器模块、PCI-E to PCI桥模块、BMC模块、I/O控制器模块等。该服务器主板采用我国完全自主研发的申威411处理器,其硬件和软件设计完全自主可控,为我国国防、电力、金融和通信等核心领域和国家命脉行业信息安全隐患的消除提供有力保障。

【技术实现步骤摘要】

本专利技术涉及一种万兆网EEB服务器主板,属于服务器设计领域。
技术介绍
近年来,随着互联网的迅猛发展以及云计算、移动互联、大数据等新兴技术的兴起,服务器大批量进入各行业的信息化建设,为中国信息化的建设奠定了坚实的技术基础。目前我国的服务器市场主要由x86服务器所占领,随着我国信息化的进一步深入发展,信息安全问题日益引起重视。尤其是“棱镜门”事件的爆发,网络战争、信息化安全等问题引发国家高度关注。在金融、信息化、电力等核心领域的关键业务应用上的安全问题凸显,国家信息安全隐患的消除迫在眉睫,只有国产产品替代进口产品,实现完全自主可控才是信息化安全的根本。而金融、电力、通信等领域的信息安全属于国家命脉,自主核心应用的关键主机价值不言而喻。本专利技术正是在这样的背景提出来的,旨在为服务器行业提供一套自主可控的软硬件系统解决方案。本专利技术所涉及的EEB服务器主板以申威411处理器代替市场上的Intel处理器,申威411处理器是一款由我国上海高性能集成电路设计中心自主研发的64位字长的高性能通用处理器。申威411处理器采用多核架构和片上系统(S0C:SyStem On Chip)技术,单芯片集成了4个对称的64位通用处理器核心,还集成了2路64bit DDR3存储控制器、两路PC1-E2.0接口、一路维护接口和一路测试接口,通过高速片上网络互连,组成多核结构的高性能处理器,其最高工作频率为1.6GHz,峰值运算速度为51.2GFlops。主板采用Linux操作系统,其软硬件设计自主可控,可有效降低了信息安全问题。且主板接口资源丰富,可以满足不同行业的需求
技术实现思路
本专利技术所涉及的一种万兆网EEB服务器主板的技术方案为:1.一种基于万兆网EEB服务器主板主要包括以下5个模块:(1)处理器模块,主板的运算、控制和处理核心,优选使用申威411处理器;(2)PC1-E2.0Switch控制器模块,为主板提供扩展的PC1-E2.0通道;(3)PC1-E to PCI桥模块,为主板提供32bit、33/66MHz的PCI总线;(4)BMC模块,主板的基板管理控制器;(5)1/0控制器模块,为主板提供常用的I/O接口 ;2.该主板采用的申威411处理器为我国完全自主研发的处理器,该处理器集成了 2路X 8的PC1-E2.0接口和2路64bit的DDR3存储控制器接口 ;3.申威411处理器的其中1路X8的PC1-E2.0接口接PC1-E2.0Switch控制器模块,另夕卜1路X8的PC1-E2.0接口接出1个16X的PC1-E2.0扩展插槽;4.申威411处理器的2路64bit的DDR3存储控制器接口接出了2个DMM存储器条插槽;5.主板采用的PC1-E2.0Switch控制器芯片为64通道PC1-E2.0的PEX8664芯片,该芯片的1路X 8的PC1-E2.0接口与申威411处理器模块相连;6.主板采用的PC1-E to PCI桥为PEX8112,为主板提供32bit、33/66MHz的PCI总线,并接出1个PCI扩展插槽;7.主板采用Micro semi公司的FPGA芯片A3PE1500-FGG484实现主板的BMC功能。8.主板的A3PE1500-FGG484芯片上自定义了4组智能风扇接口信号、1组32bit PCI总线接口信号,1组PS/2接口信号、1组维护接口信号、1组9针RS232接口信号、1组XBUS总线信号、2组SPI总线接口信号和上电复位、中断信号等;9.主板的I/O控制器模块包括1个万兆以太网控制器、4个SATA控制器、1个USB控制器、1个显卡控制器;10.主板采用的1个千兆以太网控制器为Celsius公司的T5控制器芯片,该芯片与PC1-E2.0Switch控制器PEX8664的 1 路 X 8的PC1-E2.0接口 相连,接出2个SFP+( lOGigabitSmall Form Factor Pluggable)接口 ;11.由T5控制器芯片接出1个10/100/1000以太网PHY芯片;12.主板采用的10/100/1000以太网PHY芯片为BCM5482SA2KFBG,并由该芯片接出了 2个 10/100/1000M的RJ-45接口 ;13.主板采用的4个SATA控制器芯片为88SE9230,该芯片与PC1-E Switch控制器PEX8664 的 4路 X 2 的 PC1-E2.0 接口 相连,接出 16 个 SATA3.0接口;14.主板采用的1个USB控制器芯片为TUSB7340,该芯片与PC1-E Switch控制器PEX8664的1路X 1的PC1-E2.0接口相连,接出2个后面板USB3.0接口和2个前面板USB2.0接P;15.主板采用的1个显卡控制器芯片为SM750,该芯片与PC1-E Switch控制器PEX8664的1路X 1的PC1-E2.0接口相连,接出1个VGA接口 ;【附图说明】图1为本专利技术中提出的万兆网EEB服务器主板原理框图【具体实施方式】以下结合附图和实施例对本专利技术的技术方案作进一步描述。本专利技术提出的基于申威411处理器的EEB服务器主板原理框图如图1所示。该主板采用的申威411处理器为我国完全自主研发的处理器,该处理器集成了2路X8的PC1-E2.0接口和2路64bit的DDR3存储控制器接口。申威411处理器的其中1路X 8的PC1-E2.0接口接PC1-E2.0Switch控制器模块,另外1路X8的PC1-E2.0接口接出1个16X的PC1-E2.0扩展插槽,2路64bit的DDR3存储控制器接口接出了 2个DIMM存储器条插槽。主板采用的PC1-E2.0Switch控制器芯片为64通道PC1-E2.0的PEX8664芯片,该芯片的1路X 8的PC1-E2.0接口与申威411处理器模块相连。主板采用的PC1-E to PCI桥为PEX8112,为主板提供32bit、33/66MHz的PCI总线,并接出1个PCI扩展插槽。主板采用Micro semi公司的FPGA芯片A3PE1500-FGG484实现主板的BMC功能。A3PE1500-FGG484芯片上自定义了4组智能风扇接口信号、I组32bit PCI总线接口信号,I组PS/2接口信号、I组维护接口信号、I组9针RS232接口信号、I组XBUS总线信号、2组SPI总线接口信号和上电复位、中断信号等。 主板的I/0控制器模块包括I个万兆以太网控制器、4个SATA控制器、I个USB控制器、I个显卡控制器;千兆以太网控制器为Celsius公司的T5控制器芯片,该芯片与PC1-E2.0Switch控制器PEX8664的I路X8的PC1-E2.0接口相连,接出2个SFP+(1Gigabit SmalIForm Factor Pluggable)接口;由T5控制器芯片接出I个10/100/1000以太网PHY芯片BCM5482SA2KFBG,并由该芯片接出了2个 10/100/1000Μ的RJ-45接口。主板采用的4个SATA控制器芯片为88SE9230,该芯片与PC1-E Switch控制器PEX8664的4路X 2的PC1-E2.0接口相连,接出16个SATA3.0接口;主板采用的I个US本文档来自技高网
...

【技术保护点】
一种万兆网EEB服务器主板,其特征在于,主要包括处理器模块(1),作为主板的运算、控制和处理核心;PCI‑E2.0 Switch控制器模块(2),为主板提供扩展的PCI‑E2.0通道,其芯片为64通道PCI‑E2.0的PEX8664芯片;PCI‑E to PCI桥模块(3),为主板提供32bit、33/66MHz的PCI总线;BMC模块(4),主板的基板管理控制器;I/O控制器模块(5),为主板提供常用的I/O接口;所述处理器模块(1)集成了2路×8的PCI‑E2.0接口(1‑1)和2路64bit的DDR3存储控制器接口(1‑2),其中1路PCI‑E2.0接口接PCI‑E2.0 Switch控制器模块(2),另外1路PCI‑E2.0接口接出1个16×的PCI‑E2.0扩展插槽,PCI‑E2.0Switch控制器模块(2)通过PCI‑E2.0接口与I/O控制器模块(5)相连接,所述BMC模块(4)通过自定义总线与所述处理器模块(1)相连接,通过PCI总线与PCI‑E to PCI桥模块(3)相连接,PCI‑E to PCI桥模块(3)通过PCI‑E2.0接口与PCI‑E2.0 Switch控制器模块(2)相连接。...

【技术特征摘要】

【专利技术属性】
技术研发人员:张恒
申请(专利权)人:上海君众信息科技有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1