【技术实现步骤摘要】
本专利技术属于频率测量领域,具体涉及。
技术介绍
在数字频率测量领域,数字内插测频法在同步连续测频法基础上,采用相对测量技术,通过延时链进一步细分同步连续测频法(图1)中±1量化误差部分,完成被测频率信号与高频填充频率的相位信息检测,从而减小了同步连续测频法的量化误差,提高了测频精度。基于延时链的相位检测方法为数字内插测频法(图2)的关键技术。基于目前常见的延时链架构的相位检测方法在FPGA或ASIC设计实现过程中,由于未处理被测信号与高频填充时钟异步时钟域问题,存在信号亚稳态以及相位信息错拍的情况,使得数字内插测频法无法可靠实现。
技术实现思路
本专利技术针对传统技术的缺陷,提供。本专利技术是这样实现的:,包括下述步骤:步骤一:延迟将输入信号延迟三次,每次延迟一个周期;步骤二:触发用延迟两个周期的信号作为误差信号的起始触发,用延迟三个周期的信号作为误差信号的终止触发,得到误差信号的延迟长度。如上所述的,其中,所述延迟通过延迟单元实现。如上所述的,其中,所述的延迟η个周期可以通过延迟链路实现。本专利技术的显著效果是:本专利技术可以有效提取出采样过程中因非 ...
【技术保护点】
一种基于新型延时链架构的相位检测实现方法,其特征在于,包括下述步骤: 步骤一:延迟 将输入信号延迟三次,每次延迟一个周期; 步骤二:触发 用延迟两个周期的信号作为误差信号的起始触发,用延迟三个周期的信号作为误差信号的终止触发,得到误差信号的延迟长度。
【技术特征摘要】
【专利技术属性】
技术研发人员:赵振涌,王宁,何杰,张伟彬,李婷婷,汪辉,袁寰,李晓庆,陈昭,吴英攀,
申请(专利权)人:北京自动化控制设备研究所,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。