一种多串口网络控制器制造技术

技术编号:12545782 阅读:96 留言:0更新日期:2015-12-19 14:31
本实用新型专利技术公开了一种多串口网络控制器,包括MCU单元、通讯单元、存储单元、连接单元和电源单元,所述MCU单元、线通讯单元和存储单元均耦接于连接单元,所述电源单元用于管理电源,其输入端口耦接于外部直流电源,其输出端口分别耦接于MCU单元、线通讯单元、存储单元和连接单元,用于为各单元供电,所述MCU单元包括时钟单元,所述时钟单元包括PCF8563芯片,所述PCF8563芯片的OSC1引脚和OSC2引脚分别耦接于石英晶振的两个引脚;所述PCF8563芯片的VDD引脚和VSS引脚耦接于电源单元的输出端口,所述PCF8563芯片的VDD引脚和VSS引脚还分别耦接于一后备电池的两极。本实用新型专利技术的多串口网络控制器具有后备电池,在掉电时保证时间不丢失,也避免存储的数据丢失。

【技术实现步骤摘要】

本技术涉及一种多串口网络控制器
技术介绍
多串口网络控制器具有将MINI PC的核心功能打包封装的一块电子主板。大多数多串口网络控制器的核心板集成了 CPU,存储设备和引脚,通过引脚与配套底板连接在一起从而实现某个领域的系统芯片。例如,现有公告号为CN204215181U的专利公开了一种基于STM32F103ZET6芯片的通用工业核心板,包括底板、主控制器、SRAM静态随机存储器、NANDFlash存储器、TF卡座、5V转3.3V的电源芯片和排母,底板上安装有主控制器、SRAM静态随机存储器、NANDFlash存储器、TF卡座、5V转3.3V的电源芯片,主控制器设置在底板的中部,主控制器的左侧设置有SRAM静态随机存储器、TF卡座,主控制器的右侧设置有NANDFlash存储器、5V转3.3V的电源芯片,底板的上下两侧均安装有排母。从上述专利的实施方式中可知,该核心板可应用于多串口网络控制器中,并且其内部的40kHz的RC振荡电路,用于CPU时钟的PLL,带校准用于RTC的32kHz的晶振,能使时间更精确,但是,在该多串口网络控制器掉电时,容易致使时间丢失,存储的数据丢失。
技术实现思路
针对现有技术存在的不足,本技术的目的在于提供一种多串口网络控制器,具有后备电池,在掉电时保证时间不丢失,避免存储的数据丢失。为实现上述目的,本专利技术提供了如下技术方案:一种多串口网络控制器,包括MCU单元、通讯单元、存储单元、连接单元和电源单元,所述MCU单元、线通讯单元和存储单元均親接于连接单元,所述电源单元用于管理电源,其输入端口耦接于外部直流电源,其输出端口分别親接于MCU单元、线通讯单元、存储单元和连接单元,用于为各单元供电,所述MCU单元包括时钟单元,所述时钟单元包括PCF8563芯片,所述PCF8563芯片的OSCl引脚和0SC2引脚分别耦接于石英晶振的两个引脚;所述PCF8563芯片的VDD引脚和VSS引脚耦接于电源单元的输出端口,所述PCF8563芯片的VDD引脚和VSS引脚还分别耦接于一后备电池的两极。本技术进一步设置为:还包括,缓冲单元,親接于连接单元,并通过连接单元親接至MCU单元;看门狗单元,耦接于缓冲单元和讯通单元;其中,所述看门狗单元通过缓冲单元接收来自MCU单元的喂狗信号,在一设定时间内未接收到该喂狗信号时向通讯单元发送复位信号。本技术进一步设置为:所述通讯单元包括无线网络通讯单元、485通讯单元、232通讯单元、网口通讯单元和USB通讯单元,各通讯单元均与MCU单元親接。本技术进一步设置为:所述无线网络通讯单元为CDMA无线通讯单元或3G通讯单元。本技术进一步设置为:所述存储单元为SD卡单元。本技术进一步设置为:所述连接单元为排针。本技术进一步设置为:还包括低电压提示单元,所述低电压提示单元包括,输入单元,耦接于所述后备电池;开关元件,耦接于所述输入单元,在所述输入单元接收到所述后备电池的电压小于一参考值时导通;指示灯,响应于开关元件的导通以发亮。通过采用上述技术方案,本技术的多串口网络控制器在掉电时保证时间不丢失,并且,当后备电池的电压过低时及时警报,具有看门狗单元,使多串口网络控制器不易死机,具有目前流行的CDMA无线通讯单元、485通讯单元、232通讯单元、网口通讯单元和USB通讯单元,能够满足一般的通讯需求。相较于现有技术,本技术的多串口网络控制器具有后备电池,在掉电时保证时间不丢失,也避免存储的数据丢失。【附图说明】图1为本技术中排针的引脚示意图;图2为本技术中缓冲单元的原理图;图3为本技术中看门狗单元的原理图;图4为本技术中时钟单元的原理图;图5为本技术中电源单元的原理图;图6为本技术中CDMA无线通讯单元的原理图;图7为本技术中232通讯单元的原理图;图8为本技术中485通讯单元的原理图;图9为本技术中网口通讯单元的原理图;图10为本技术中USB通讯单元的原理图;图11为本技术中SD卡单元的原理图;图12为本技术中低电压提示单元的原理图。附图标记:100、排针;200、缓冲单元;300、看门狗单元;400、时钟单元;500、电源单元;600、CDMA无线通讯单元;700、232通讯单元;800、485通讯单元;900、网口通讯单元;1000、USB通讯单元;1100、SD卡单元;1200、低电压提示单元;1201、输入单元;1202、开关元件。【具体实施方式】参照图1至图12对本技术多串口网络控制器的实施例做进一步说明。本实施例中MCU单元为ATSAM9260芯片及其辅助电路(图中未示出ATSAM9260芯片以及辅助电路),其中,ATSAM9260芯片的引脚为PAO?PA31、PBO?PB31、PCO?PC15,分别与排针J2和排针J3连接。参照图1,连接单元100的排针J2和排针J3的引脚如图所示,其中标识PAO?PA3UPB0?PB31、PC0?PC15的引脚与ATSAM9260芯片各引脚连接。参照图2和图3,本实施例中缓冲单元200为SN74HCT12?芯片U5及其辅助电路,本实施例中看门狗单元300为SP706SEN芯片U6及其辅助电路,包括按键复位电路310,其中,看门狗电路结合缓冲器作用于单片机为现有技术,因此,此处不赘述其工作原理。[0041 当前第1页1 2 本文档来自技高网...

【技术保护点】
一种多串口网络控制器,包括MCU单元、通讯单元、存储单元、连接单元和电源单元,所述MCU单元、线通讯单元和存储单元均耦接于连接单元,所述电源单元用于管理电源,其输入端口耦接于外部直流电源,其输出端口分别耦接于MCU单元、线通讯单元、存储单元和连接单元,用于为各单元供电,所述MCU单元包括时钟单元,其特征在于:所述时钟单元包括PCF8563芯片,所述PCF8563芯片的OSC1引脚和OSC2引脚分别耦接于石英晶振的两个引脚;所述PCF8563芯片的VDD引脚和VSS引脚耦接于电源单元的输出端口,所述PCF8563芯片的VDD引脚和VSS引脚还分别耦接于一后备电池的两极。

【技术特征摘要】

【专利技术属性】
技术研发人员:张耀翔
申请(专利权)人:杭州柏顿思纬科技有限公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1