【技术实现步骤摘要】
本专利技术涉及一种嵌入式系统总线监听系统中数据缓冲存储装置,尤其涉及一种动 态可重构总线监听系统中的监听数据的缓冲存储装置。本专利技术还涉及一种动态可重构总线 监听系统中监听数据的缓冲存储方法。
技术介绍
动态可重构总线(UM-BUS)是针对高可靠嵌入式应用场合所定义的一种基于 M-LVDS的总线型拓扑结构的高速串行总线,如图1所示,采用总线型拓扑结构,支持多节点 直接互连,最多可使用32条通道并发传输数据。如果某些通道出现故障,总线控制器可实 时地检测出来,将数据动态分配到剩余有效的通道上进行传输,实现动态重构,对通信故障 进行动态容错。 UM-BUS总线的通信协议模型如图2所示,从上到下依次为处理层、数据链路层、物 理层。其中处理层负责对整个总线的管理、协议封装和对上层应用接口的转换。数据链路层 又分为传输子层和MAC子层两部分,传输子层根据现存的有效线路对数据进行分组和动态 重构。有效线路的信息由MAC子层通过链路检测提供。物理层是协议的最底层,它为数据 通信提供传输媒体及互连设备,实现了网络的物理连接,完成了串并转换、8b/10b编解码、 时 ...
【技术保护点】
一种动态可重构总线监听系统的三级缓冲存储装置,其特征在于:所述三级缓冲存储装置包括总线数据监测模块、通道检测识别模块、定时器、一级缓冲区、二级缓冲区、三级缓冲区和主机传输控制模块。
【技术特征摘要】
【专利技术属性】
技术研发人员:周继芹,张伟功,陕天龙,李超,王晶,邱柯妮,朱晓燕,徐远超,
申请(专利权)人:首都师范大学,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。