一种高清LED显示屏视频数据收发装置制造方法及图纸

技术编号:11885104 阅读:201 留言:0更新日期:2015-08-13 20:02
本实用新型专利技术公开了一种高清LED显示屏视频数据收发装置,包括非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块,高清视频接口模块的输出端和非易失性存储模块的输出端均与高速视频数据控制模块的输入端连接,高速视频数据控制模块的输出端与多路串行视频数据输出模块的输入端连接,高速视频数据控制模块还分别与数据缓存模块和通信控制模块连接;非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块均集成在一个电路板上。本实用新型专利技术具有高分辨率和高实时性的优点,可广泛应用于显示控制技术领域。

【技术实现步骤摘要】

本技术涉及显示控制
,尤其是一种高清LED显示屏视频数据收发装置
技术介绍
目前,大型LED显示屏在户外广告、舞台布置等领域应用广泛。不断出现的应用需求,推动了 LED显示屏控制技术的发展:一方面,人们对信息发布时效性要求不断提高,促使LED显示屏控制技术向同步控制系统方向迈进;另一方面,人们对画面清晰度和颜色保真性要求的提高,促使LED显示屏向超大规模、超高分辨率和颜色高保真方向发展,同时也推动了与之对应的LED显示屏控制技术向着大带宽方向发展。总的来说,大带宽、高实时性是LED高清显示屏控制技术的发展趋势。现有的LED显示屏同步控制系统的数据通道一般包括发送卡和多个级联的接收卡。发送卡接收视频源数据,并在完成数据格式的转换之后,通过RJ-45 口或者BNC接口传送给接收卡。在分辨率和实时性要求不高的应用中,这种方案表现出很好的性能。但是,若要实现尚分辨率和尚保真性显不,如实现1920*1060@120Hz的显不,现有的方案只有在视频源与发送卡之间增加图像分割的设备,并通过多通道并行的方式才有可能实现。而如果进一步要求LED显示屏的视频延迟不超过I帧时,现有的方案就很难做到了,因为图像分割和数据转发都会引入延迟。因此,现有技术方案仍然无法完全满足高分辨率和高实时性显示的需求,亟待进一步改善和提高。
技术实现思路
为了解决上述技术问题,本技术的目的是:提供一种高分辨率和高实时性高的高清LED显示屏视频数据收发装置。本技术解决其技术问题所采用的技术方案是:一种高清LED显示屏视频数据收发装置,包括非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块,所述高清视频接口模块的输出端和非易失性存储模块的输出端均与高速视频数据控制模块的输入端连接,所述高速视频数据控制模块的输出端与多路串行视频数据输出模块的输入端连接,所述高速视频数据控制模块还分别与数据缓存模块和通信控制模块连接;所述非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块均集成在一个电路板上。进一步,所述高清视频接口模块包括第一 HDMI接口、第二 HDMI接口和专用视频接口芯片,所述第一 HDMI接口的输出端和第二 HDMI接口的输出端均与专用视频接口芯片的输入端连接,所述专用视频接口芯片的输出端与高速视频数据控制模块的输入端连接。进一步,所述数据缓存模块包括第一 SDRAM芯片组和第二 SDRAM芯片组,所述第一SDRAM芯片组和第二 SDRAM芯片组均与高速视频数据控制模块连接,所述第一 SDRAM芯片组和第二 SDRAM芯片组均只存储整数帧视频数据,且第一 SDRAM芯片组和第二 SDRAM芯片组中存储的帧数相同。进一步,所述非易失性存储模块包括Flash存储器和SD卡插槽,所述Flash存储器和SD卡插槽均与高速视频数据控制模块连接。进一步,所述多路串行视频数据输出模块包括至少两个独立的并行通道,所述每个独立的并行通道包括一个以太网物理层收发芯片和一个RJ-45接口,所述高速视频数据控制模块的输出端通过以太网物理层收发芯片与RJ-45接口连接。进一步,所述通信控制模块包括USB接插件、USB专用接口芯片、RJ-45座和专用以太网接口芯片,所述USB接插件通过USB专用接口芯片与高速视频数据控制模块连接,所述RJ-45座通过专用以太网接口芯片与高速视频数据控制模块连接。进一步,所述高速视频数据控制模块由FPGA芯片和时钟电路构成。本技术的有益效果是:把高清视频接口模块、高速视频数据控制模块、数据缓存模块、非易失性存储模块、多路串行视频数据输出模块和通信控制模块集成在一个电路板上,带宽较大,分辨率较高,且省去了专门的图像分割和数据分发设备,大大降低了视频数据的延迟,实时性较高。【附图说明】下面结合附图和实施例对本技术作进一步说明。图1为本技术一种高清LED显示屏视频数据收发装置的功能模块框图;图2为本技术一种高清LED显示屏视频数据收发装置的内部结构框图。附图标记:1、视频接口模块;2、通信控制模块;3、非易失性存储模块;4、高速视频数据控制模块;5、数据缓存模块;6、多路串行视频数据输出模块;10、专用视频接口芯片;11、第一 HDMI 接口 ; 12、第二 HDMI 接口 ;20、USB 接插件;21、USB 专用接口芯片;22、RJ-45座;23、专用以太网接口芯片;30、Flash存储器;31、SD卡插槽;50、第一 SDRAM芯片组;51、第二 SDRAM芯片组;610?690、以太网物理层收发芯片;611?691、RJ-45接口。【具体实施方式】参照图1,一种高清LED显示屏视频数据收发装置,包括非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块,所述高清视频接口模块的输出端和非易失性存储模块的输出端均与高速视频数据控制模块的输入端连接,所述高速视频数据控制模块的输出端与多路串行视频数据输出模块的输入端连接,所述高速视频数据控制模块还分别与数据缓存模块和通信控制模块连接;所述非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块均集成在一个电路板上。参照图2,进一步作为优选的实施方式,所述高清视频接口模块包括第一 HDMI接口、第二 HDMI接口和专用视频接口芯片,所述第一 HDMI接口的输出端和第二 HDMI接口的输出端均与专用视频接口芯片的输入端连接,所述专用视频接口芯片的输出端与高速视频数据控制模块的输入端连接。参照图2,进一步作为优选的实施方式,所述数据缓存模块包括第一 SDRAM芯片组和第二 SDRAM芯片组,所述第一 SDRAM芯片组和第二 SDRAM芯片组均与高速视频数据控制模块连接,所述第一 SDRAM芯片组和第二 SDRAM芯片组均只存储整数帧视频数据,且第一SDRAM芯片组和第二 SDRAM芯片组中存储的帧数相同。参照图2,进一步作为优选的实施方式,所述非易失性存储模块包括Flash存储器和SD卡插槽,所述Flash存储器和SD卡插槽均与高速视频数据控制模块连接。参照图2,进一步作为优选的实施方式,所述多路串行视频数据输出模块包括至少两个独立的并行通道,所述每个独立的并行通道包括一个以太网物理层收发芯片和一个RJ-45接口,所述高速视频数据控制模块的输出端通过以太网物理层收发芯片与RJ-45接口连接。参照图2,进一步作为优选的实施方式,所述通信控制模块包括USB接插件、USB专用接口芯片、RJ-45座和专用以太网接口芯片,所述USB接插件通过USB专用接口芯片与高速视频数据控制模块连接,所述RJ-45座通过专用以太网接口芯片与高速视频数据控制模块连接。进一步作为优选的实施方式,所述高速视频数据控制模块由FPGA芯片和时钟电路构成。下面结合说明书附图和具体实施例对本技术作进一步详细说明。实施例一参照图1和图2,本技术的第一实施例:本实施例的一种高清LED显示屏视频数据收发装置由高清视频接口模块1、通信控制模块2,本文档来自技高网...

【技术保护点】
一种高清LED显示屏视频数据收发装置,其特征在于:包括非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块,所述高清视频接口模块的输出端和非易失性存储模块的输出端均与高速视频数据控制模块的输入端连接,所述高速视频数据控制模块的输出端与多路串行视频数据输出模块的输入端连接,所述高速视频数据控制模块还分别与数据缓存模块和通信控制模块连接;所述非易失性存储模块、高清视频接口模块、高速视频数据控制模块、数据缓存模块、多路串行视频数据输出模块和通信控制模块均集成在一个电路板上。

【技术特征摘要】

【专利技术属性】
技术研发人员:李斌李志坚吴朝晖陈振业吴喜鹏
申请(专利权)人:华南理工大学
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1