用于显示装置的关机残影改善电路、阵列基板、显示装置制造方法及图纸

技术编号:11782061 阅读:66 留言:0更新日期:2015-07-27 21:40
本发明专利技术提供了一种用于显示装置的关机残影改善电路、阵列基板、显示装置,其中的关机残影改善电路包括:用于连接外部偏置电压的第一连接端;用于连接显示装置中的扫描驱动电路的第二连接端;用于存储电荷以保持第一连接端处的电位的储电模块;用于采集外部偏置电压的采集模块;用于生成具有预设初始值的参考电压的生成模块;用于在采样电压小于参考电压时生成第一控制信号的比较模块;用于在接收到第一控制信号时断开第一连接端与第二连接端之间的电连接的开关模块;及用于在接收到第一控制信号的预定时间后将参考电压下拉至预设电位的延时下拉模块。本发明专利技术可以解决现有技术中高电平的外部偏置电压在关机后快速下降所引起的像素内的电荷残留问题。

【技术实现步骤摘要】
用于显示装置的关机残影改善电路、阵列基板、显示装置
本专利技术涉及显示
,具体涉及一种用于显示装置的关机残影改善电路、阵列基板、显示装置。
技术介绍
在TFT-LCD(ThinFilmTransistorLiquidCrystalDisplay,薄膜晶体管液晶显示)装置中,XAO(OutputALL-ONControl,即XDON或XON)是扫描驱动器(GateDriver)的一种控制信号,该信号为特定电平时可以将所有行扫描线上的信号都强制性地连接至高电平的外部偏置电压VGH(为扫描信号提供高电平电压,即为每一行像素中的薄膜晶体管TFT提供开启电压)。利用XAO信号,可以在关闭显示装置时将所有像素中的TFT开启,从而对每一像素中积累的电荷进行泄放,以防止关机残影的出现。但是,在显示装置关闭后,主要由外部供给的VGH的电位会在后端负载的消耗下快速下降。在一些应用场景下,VGH的下降速度过快会使得像素中的TFT不能充分打开,导致像素内的残存电荷不能完全释放,产生电荷残留,而不能达到消除关机残影的目的。
技术实现思路
针对现有技术中的缺陷,本专利技术提供一种用于显示装置的关机残影改善电路、阵列基板、显示装置,可以解决现有技术中高电平的外部偏置电压在关机后快速下降所引起的像素内的电荷残留问题。第一方面,本专利技术提供了一种用于显示装置的关机残影改善电路,包括:用于连接外部偏置电压的第一连接端;用于连接所述显示装置中的扫描驱动电路的第二连接端,所述外部偏置电压用于为所述扫描驱动电路提供扫描信号的高电平电压;与所述第一连接端相连的储电模块,用于存储电荷以保持所述第一连接端处的电位;与所述第一连接端相连的采集模块,所述采集模块用于采集连接至所述第一连接端处的外部偏置电压;生成模块,用于生成具有预设初始值的参考电压;与所述采集模块及所述生成模块相连的比较模块,所述比较模块用于将来自所述采集模块的采样电压与来自所述生成模块的参考电压进行比较,并在所述采样电压小于所述参考电压时生成第一控制信号;与所述比较模块相连的开关模块,用于在接收到来自所述比较模块的第一控制信号时断开所述第一连接端与所述第二连接端之间的电连接;与所述比较模块及所述生成模块相连的延时下拉模块,用于在接收到来自所述比较模块的第一控制信号的预定时间后将所述参考电压下拉至预设电位。可选地,所述比较模块包括运算放大器、第一晶体管、第二晶体管、第一电阻和第二电阻,所述运算放大器的反相端连接所述采集模块,正相端连接所述生成模块,输出端连接所述第一晶体管的栅极;所述第一晶体管的源极和漏极中的一个连接公共端,另一个连接所述第二晶体管的栅极,并经过所述第一电阻连接第一偏置电压;所述第二晶体管的源极和漏极中的一个连接公共端,另一个连接所述开关模块及所述延时下拉模块,并经过第二电阻与所述第一连接端相连。可选地,所述开关模块包括P型的第三晶体管,所述第三晶体管的栅极连接所述比较模块,源极和漏极中的一个连接所述第一连接端,另一个连接所述第二连接端。可选地,所述延时下拉模块包括第四晶体管、第一电容和第三电阻,所述第四晶体管的栅极经过所述第三电阻连接所述比较模块,并经过所述第一电容连接公共端;所述第四晶体管的源极和漏极中的一个连接所述生成模块,另一个连接公共端。可选地,所述生成模块包括稳压二极管和第四电阻,所述稳压二极管的正极连接所述比较模块,并经过第四电阻连接第一偏置电压;所述稳压二极管的负极连接公共端。可选地,所述采集模块包括第五电阻和第六电阻,所述第五电阻的第一端连接所述第一连接端,第二端连接所述比较模块及所述第六电阻的第一端;所述第六电阻的第二端连接公共端。可选地,所述储电模块包括至少一个存储电容,所述至少一个存储电容的第一端连接所述第一连接端,第二端连接公共端。可选地,还包括分别与显示装置中的多条数据线相连的多个开关元件;所述显示装置中设有在关机时输出第一电平的控制信号线,以及用于连接显示装置中的公共电极的公共电压线;所述多个开关元件用于在所述控制信号线输出所述第一电平时将所述多条数据线电连接至所述公共电压线上。第二方面,本专利技术还提供了一种阵列基板,包括上述任意一种的关机残影改善电路。第三方面,本专利技术还提供了一种显示装置,包括上述任意一种的阵列基板。由上述技术方案可知,本专利技术可以在外部偏置电压小于参考电压时断开外部偏置电压与扫描驱动电路之间的电连接,并保持外部偏置电压一段时间而暂时停止下降。从而,此后XAO信号有效时的VGH可以处在一个较高的电位上,有利于像素内TFT的充分打开。由此,本专利技术可以解决现有技术中高电平偏置电压在关机后快速下降所引起的像素内的电荷残留问题。进一步地,本专利技术采用延迟电压下降的方式改善关机残影,不需要使用其他电压或电源来拉升VGH处的电位,结构简单;而且,上述关机残影改善电路可以通过结构添加或结构改造的方式集成在显示面板中,有利于显示装置成本的降低和性能的提升。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术一个实施例中一种用于显示装置的关机残影改善电路的结构框图;图2是本专利技术一个实施例一种关机残影改善电路的电路结构图;图3是图2所示的电路结构图的效果示意图;图4是本专利技术又一个实施例中一种关机残影改善电路的局部结构示意图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。图1是本专利技术一个实施例中一种用于显示装置的关机残影改善电路的结构框图。参见图1,该电路包括:第一连接端11与第二连接端12:第一连接端11用于连接外部偏置电压,第二连接端12用于连接上述显示装置中的扫描驱动电路,该外部偏置电压用于为该扫描驱动电路提供扫描信号的高电平电压,亦即上文中所提到的高电平的外部偏置电压VGH。储电模块13:与上述第一连接端11相连,用于存储电荷以保持上述第一连接端处11的电位,可以通过例如电容一类的电子器件实现。采集模块14:与上述第一连接端11相连,用于采集连接至上述第一连接端11处的外部偏置电压。应理解的是,上述采集外部偏置电压可以包括比例放大、比例缩小、滤波、整形等操作中的任意一项或多项,而得到的采用电压在数值上不一定等同于上述第一连接端11处的外部偏置电压。生成模块15:用于生成具有预设初始值的参考电压。应理解的是,本领域技术人员可以利用任意形式的恒压电路或稳压电路生成上述参考电压,本专利技术对此不做限制。比较模块16:与上述采集模块14及上述生成模块15相连,用于将来自采集模块14的采样电压与来自生成模块15的参考电压进行比较,并在上述采样电压小于上述参考电压时生成第一控制信号。应理解的是,比较模块16可以利用任意形式下的电压比较器来实现,本专利技术对此不做限制。开关模本文档来自技高网...
用于显示装置的关机残影改善电路、阵列基板、显示装置

【技术保护点】
一种用于显示装置的关机残影改善电路,其特征在于,包括:用于连接外部偏置电压的第一连接端;用于连接所述显示装置中的扫描驱动电路的第二连接端,所述外部偏置电压用于为所述扫描驱动电路提供扫描信号的高电平电压;与所述第一连接端相连的储电模块,用于存储电荷以保持所述第一连接端处的电位;与所述第一连接端相连的采集模块,所述采集模块用于采集连接至所述第一连接端处的外部偏置电压;生成模块,用于生成具有预设初始值的参考电压;与所述采集模块及所述生成模块相连的比较模块,所述比较模块用于将来自所述采集模块的采样电压与来自所述生成模块的参考电压进行比较,并在所述采样电压小于所述参考电压时生成第一控制信号;与所述比较模块相连的开关模块,用于在接收到来自所述比较模块的第一控制信号时断开所述第一连接端与所述第二连接端之间的电连接;与所述比较模块及所述生成模块相连的延时下拉模块,用于在接收到来自所述比较模块的第一控制信号的预定时间后将所述参考电压下拉至预设电位。

【技术特征摘要】
1.一种用于显示装置的关机残影改善电路,其特征在于,包括:用于连接外部偏置电压的第一连接端;用于连接所述显示装置中的扫描驱动电路的第二连接端,所述外部偏置电压用于为所述扫描驱动电路提供扫描信号的高电平电压;与所述第一连接端相连的储电模块,用于存储电荷以保持所述第一连接端处的电位;与所述第一连接端相连的采集模块,所述采集模块用于采集连接至所述第一连接端处的外部偏置电压;生成模块,用于生成具有预设初始值的参考电压;与所述采集模块及所述生成模块相连的比较模块,所述比较模块用于将来自所述采集模块的采样电压与来自所述生成模块的参考电压进行比较,并在所述采样电压小于所述参考电压时生成第一控制信号;与所述比较模块相连的开关模块,用于在接收到来自所述比较模块的第一控制信号时断开所述第一连接端与所述第二连接端之间的电连接;与所述比较模块及所述生成模块相连的延时下拉模块,用于在接收到来自所述比较模块的第一控制信号的预定时间后将所述参考电压下拉至预设电位。2.根据权利要求1所述的关机残影改善电路,其特征在于,所述比较模块包括运算放大器、第一晶体管、第二晶体管、第一电阻和第二电阻,所述运算放大器的反相端连接所述采集模块,正相端连接所述生成模块,输出端连接所述第一晶体管的栅极;所述第一晶体管的源极和漏极中的一个连接公共端,另一个连接所述第二晶体管的栅极,并经过所述第一电阻连接第一偏置电压;所述第二晶体管的源极和漏极中的一个连接公共端,另一个连接所述开关模块及所述延时下拉模块,并经过第二电阻与所述第一连接端相连。3.根据权利要求1所述的关机残影改善电路,其特征在于,所述开关模块包括P型的第三晶...

【专利技术属性】
技术研发人员:张媛杨炜帆霍微伟
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1