基于FPGA的视频点对点拼接系统技术方案

技术编号:11696967 阅读:115 留言:0更新日期:2015-07-08 19:15
本发明专利技术涉及一种基于FPGA的视频点对点拼接系统,用于将第一分辨率的视频数据点对点输出到若干第二分辨率的屏幕,包括视频转换单元、FPGA单元、DDR缓存单元、视频数据读出单元及输出接口单元;所述视频转换单元用于将所述视频数据转换为适应所述屏幕的格式;所述FPGA单元用于将转换格式后的视频数据写入所述DDR缓存单元;所述视频数据读出单元用于根据所述屏幕的分辨率将所述DDR缓存单元的视频数据划分为与所述屏幕数量相等的若干路视频数据,并读出各路视频数据;所述输出接口单元包括与所述屏幕数量相等的输出接口;各路视频数据与各输出接口一一对应,各输出接口与各屏幕一一对应;各输出接口用于分别接收各自对应的视频数据,并将其输出到对应的屏幕。

【技术实现步骤摘要】

本专利技术涉及视频拼接
,尤其涉及一种基于FPGA的视频点对点拼接系统
技术介绍
拼接行业对视频清晰度要求越来越高,在普通的高清屏上显示4K视频会压缩图像,造成视频?目息丢失。
技术实现思路
本专利技术所要解决的技术问题是,提供一种基于FPGA的视频点对点拼接系统,以实现将超高清视频点对点输出到多个高清屏。本专利技术是这样实现的:一种基于FPGA的视频点对点拼接系统,用于将第一分辨率的视频数据点对点输出到若干第二分辨率的屏幕;包括视频转换单元、FPGA单元、DDR缓存单元、视频数据读出单元及输出接口单元;所述视频转换单元用于将所述视频数据转换为适应所述屏幕的格式;所述FPGA单元用于将转换格式后的视频数据写入所述DDR缓存单元;所述视频数据读出单元用于根据所述屏幕的分辨率将所述DDR缓存单元的视频数据划分为与所述屏幕数量相等的若干路视频数据,并读出各路视频数据;所述输出接口单元包括与所述屏幕数量相等的输出接口 ;各路视频数据与各输出接口一一对应,各输出接口与各屏幕一一对应;各输出接口用于分别接收各自对应的视频数据,并将其输出到对应的屏幕。进一步地,所述第一分辨率为3840*2160 ;所述视频转换单元包括第一视频转换芯片及第二视频转换芯片;所述第一视频转换芯片用于将3840*2160分辨率中的第I至1920列视频数据转换为适应所述屏幕的格式;所述第二视频转换芯片用于将3840*2160分辨率中的第1921至3840列视频数据转换为适应所述屏幕的格式。进一步地,所述FPGA单元包括第一 FPGA芯片及第二 FPGA芯片;所述第一 FPGA芯片用于将转换格式后的第I至1920列视频数据转换为TTL格式视频数据后写入所述DDR缓存单元;所述第二 FPGA芯片用于将转换格式后的第1921至3840列视频数据转换为TTL格式视频数据后写入所述DDR缓存单元。进一步地,所述DDR缓存单元包括第一 DDR存储器、第二 DDR存储器、第三DDR存储器及第四DDR存储器;所述第一 DDR存储器用于存储第I至960列视频数据;所述第二 DDR存储器用于存储第961至1920列视频数据;所述第三DDR存储器用于存储第1921至2880列视频数据;所述第四DDR存储器用于存储第2881至3840列视频数据。进一步地,所述第二分辨率为1920*1080 ;所述屏幕数量为4块;所述视频数据读出单元包括第一视频数据读出模块及第二视频数据读出模块;所述第一视频数据读出模块用于从所述第一 DDR存储器读取第I至960列视频数据的上半部分,以及从所述第二 DDR存储器读取第961至1920列视频数据的上半部分,并将两者组成第一路1920*1080视频数据并将其读出;所述第一视频数据读出模块还用于从所述第一 DDR存储器读取第I至960列视频数据的下半部分,以及从所述第二 DDR存储器读取第961至1920列视频数据的下半部分,并将两者组成第二路1920*1080视频数据并将其读出;所述第二视频数据读出模块用于从所述第三DDR存储器读取第1921至2880列视频数据的上半部分,以及从所述第四DDR存储器读取第2881至3840列视频数据的上半部分,并将两者组成第三路1920*1080视频数据并将其读出;所述第二视频数据读出模块还用于从所述第三DDR存储器读取第1921至2880列视频数据的下半部分,以及从所述第四DDR存储器读取第2881至3840列视频数据的下半部分,并将两者组成第四路1920*1080视频数据并将其读出;进一步地,所述适应所述屏幕的格式为LVDS格式,所述第一分辨率的视频数据为v-by-one 格式。进一步地,所述FPGA单元将所述转换格式后的视频数据写入所述DDR缓存单元之前,还将所述转换格式后的视频数据再次转换为TTL格式视频数据。进一步地,所述输出接口为DVI接口。进一步地,所述输出接口为HDMI接口。与现有技术相比,本专利技术可实现将超高清视频点对点输出到多个高清屏。【附图说明】图1:本专利技术基于FPGA的视频点对点拼接系统组成示意图;图2:上述基于FPGA的视频点对点拼接系统进一步组成示意图;图3:上述基于FPGA的视频点对点拼接系统工作原理示意图。【具体实施方式】为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。本专利技术提出的基于FPGA的视频点对点拼接系统用于将第一分辨率的视频数据I点对点输出到若干第二分辨率的屏幕7。这里的点对点输出是指,视频数据每一帧的像素总数等于所有屏幕像素之和,视频数据输出时,每一帧的各像素与所有屏幕像素一一对应,所有屏幕7上的图像共同构成一帧完整的视频图像。如图1所示,该系统包括视频转换单元2、FPGA单元3、DDR缓存单元4、视频数据读出单元5及输出接口单元6。其中:视频转换单元2用于将视频数据转换为适应屏幕7的格式;FPGA单元3用于将转换格式后的视频数据写入DDR缓存单元4 ;视频数据读出单元5用于根据屏幕7的分辨率将DDR缓存单元4的视频数据划分为与屏幕7数量相等的若干路视频数据,并读出各路视频数据。图2为上述基于FPGA的视频点对点拼接系统进一步组成示意图。参考图2,输出接口单元6包括与屏幕7数量相等的输出接口 601,各路视频数据与各输出接口 601 —一对应,各输出接口 601与各屏幕7 —一对应,各输出接口 601用于分别接收各自对应的视频数据,并将其输出到对应的屏幕7。以下以一具体实施例详细描述本专利技术:在该实施例中,适应屏幕7的格式为LVDS格式,第一分辨率的视频数据I为v-by-one格式。第一分辨率为3840*2160。视频转换单元2包括第一视频转换芯片201及第二视频转换芯片202。其中:第一视频转换芯片201用于将3840*2160分辨率中的第I至1920列视频数据转换为适应屏幕7的格式;第二视频转换芯片202用于将3840*2160分辨率中的第1921至3840列视频数据转换为适应屏幕7的格式。FPGA单元3包括第一 FPGA芯片301及第二 FPGA芯片302。其中:第一 FPGA芯片301用于将转换格式后的第I至1920列视频数据转换为TTL格式视频数据后写入DDR缓存单元4 ;第二 FPGA芯片302用于将转换格式后的第1921至3840列视频数据转换为TTL格式视频数据后写入DDR缓存单元4。DDR缓存单元4包括第一 DDR存储器401、第二 DDR存储器402、第三DDR存储器403及第四DDR存储器404。其中:第一 DDR存储器401用于存储第I至960列视频数据;第二 DDR存储器402用于存储第961至当前第1页1 2 本文档来自技高网...

【技术保护点】
一种基于FPGA的视频点对点拼接系统,用于将第一分辨率的视频数据点对点输出到若干第二分辨率的屏幕;其特征在于,包括视频转换单元、FPGA单元、DDR缓存单元、视频数据读出单元及输出接口单元;所述视频转换单元用于将所述视频数据转换为适应所述屏幕的格式;所述FPGA单元用于将转换格式后的视频数据写入所述DDR缓存单元;所述视频数据读出单元用于根据所述屏幕的分辨率将所述DDR缓存单元的视频数据划分为与所述屏幕数量相等的若干路视频数据,并读出各路视频数据;所述输出接口单元包括与所述屏幕数量相等的输出接口;各路视频数据与各输出接口一一对应,各输出接口与各屏幕一一对应;各输出接口用于分别接收各自对应的视频数据,并将其输出到对应的屏幕。

【技术特征摘要】

【专利技术属性】
技术研发人员:欧阳平李跃勋
申请(专利权)人:深圳市晶日盛科技有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1