休眠状态控制系统、计算机系统及其休眠状态检测的方法技术方案

技术编号:10724966 阅读:89 留言:0更新日期:2014-12-04 01:53
本发明专利技术为一种休眠状态控制系统、计算机系统及其休眠状态检测的方法。休眠状态控制系统是用于计算机系统。计算机系统的主控制模块藉由开关机表示接口的第一电平表示计算机系统为关机状态或正常开机状态。休眠状态控制系统包括基本输入输出系统及嵌入式控制模块。基本输入输出系统藉由系统控制接口的第二电平表示计算机系统是否执行休眠状态,其中当计算机系统进入休眠状态时,基本输入输出系统控制系统控制接口以改变第二电平。嵌入式控制模块藉由第一电平判断计算机系统为关机状态或正常开机状态,以及藉由第二电平判断计算机系统是否执行休眠状态。

【技术实现步骤摘要】
【专利摘要】本专利技术为一种。休眠状态控制系统是用于计算机系统。计算机系统的主控制模块藉由开关机表示接口的第一电平表示计算机系统为关机状态或正常开机状态。休眠状态控制系统包括基本输入输出系统及嵌入式控制模块。基本输入输出系统藉由系统控制接口的第二电平表示计算机系统是否执行休眠状态,其中当计算机系统进入休眠状态时,基本输入输出系统控制系统控制接口以改变第二电平。嵌入式控制模块藉由第一电平判断计算机系统为关机状态或正常开机状态,以及藉由第二电平判断计算机系统是否执行休眠状态。【专利说明】
本专利技术涉及一种,特别是涉及一种可以得知是否进入休眠状态的。
技术介绍
随着科技的进步,计算机系统已经成为日常生活中很常见的装置。而为了减少电力的消耗,计算机系统除了开机与关机的状态外,还会具有休眠状态。计算机系统在休眠状态下会停止部分模块的作用,仅保留必要的模块,并在外界讯号触发的情况下回复到正常的开机状况。如此一来即可达到省电的效果。 在现有技术中,在计算机系统内部通常藉由一主控制模块来通知嵌入式模块。嵌入式模块藉由与主控制模块之间的两条实体的电路接脚来得知计算机系统现正处于开机状态、关机状态或休眠状态,例如常用的V5S_EN接脚与PMIC_PWGD接脚。嵌入式模块利用PMIC_PWGD接脚得知计算机系统为开机状态或关机状态,利用V5S_EN接脚得知计算机系统是否为休眠状态。但如此一来,计算机系统内的电路布局就必须预留两条实体的电路接脚,对于现今要求轻薄的计算机系统来说,这种布局方式会造成设计上的困难,使得制造成本增加。且V5S_EN接脚会有误判时间,可能在计算机系统尚未进入休眠状态时就先改变电平,会导致嵌入式模块误判。 另一方面,于现有技术中若要用硬件的V5_S_EN接脚来判断计算机系统是否进入休眠状态,是代表在计算机系统内的所有硬件模块皆要进入休眠状态。而现今英特尔公司?已经新的休眠状态的规格,即S0-13状态。当计算机系统于S0-13的休眠状态下时,计算机系统内可以有部分的硬件模块仍保持正常运作,例如蓝芽模块、卫星定位模块、音效模块、网络模块或是触控模块等。如此一来,计算机系统可以更灵活地设定要进入或不进入休眠状态的模块。但在现有技术中的硬件的V5_S_EN接脚并无法正确地判断计算机系统内各个模块是否分别进入休眠状态。 因此,需要一种,以解决现有技术的缺失。
技术实现思路
本专利技术的主要目的是提供一种休眠状态控制系统,其具有可以得知是否进入休眠状态的效果。 本专利技术的另一主要目的是提供一种具有上述休眠状态控制系统的计算机系统。 本专利技术的又一主要目的是提供一种用于上述计算机系统的休眠状态检测的方法。 为实现上述的目的,本专利技术的休眠状态控制系统是用于计算机系统。计算机系统具有主控制模块,主控制模块连接开关机表示接口,用以藉由开关机表示接口的第一电平的电平状态表示计算机系统为关机状态或正常开机状态。休眠状态控制系统包括基本输入输出系统及嵌入式控制模块。基本输入输出系统连接系统控制接口,用以藉由系统控制接口的第二电平的电平状态表示计算机系统是否执行休眠状态,其中当计算机系统进入休眠状态时,基本输入输出系统控制系统控制接口以改变第二电平的电平状态。嵌入式控制模块经由系统控制接口电性连接基本输入输出系统及经由开关机表示接口电性连接主控制模块,以藉由检测开关机表示接口的第一电平的电平状态为高电平或低电平判断计算机系统为关机状态或正常开机状态,以及藉由检测系统控制接口的第二电平的电平状态为高电平或低电平以判断计算机系统是否执行休眠状态。 本专利技术的计算机系统包括主控制模块及休眠状态控制系统。主控制模块连接开关机表示接口,用以藉由开关机表示接口的第一电平的电平状态表示计算机系统为关机状态或正常开机状态。休眠状态控制系统电性连接于主控制模块。休眠状态控制系统包括基本输入输出系统及嵌入式控制模块。基本输入输出系统连接系统控制接口,用以藉由系统控制接口的第二电平的电平状态表示计算机系统是否执行休眠状态,其中当计算机系统进入休眠状态时,基本输入输出系统控制系统控制接口以改变第二电平的电平状态。嵌入式控制模块经由系统控制接口电性连接基本输入输出系统及经由开关机表示接口电性连接主控制模块,以检测藉由开关机表示接口的第一电平的电平状态为高电平或低电平以判断计算机系统是否为关机状态或正常开机状态,以及藉由检测系统控制接口的第二电平的电平状态为高电平或低电平以判断得知计算机系统是否执行该休眠状态。 本专利技术的休眠状态检测的方法包括以下步骤:检测开关机表示接口的第一电平的电平状态是否为高电平;若是,则判断计算机系统是执行正常开机状态;于计算机系统执行休眠状态时,使系统控制接口的第二电平的电平状态成为低电平;根据系统控制接口的第二电平的电平状态为低电平时判断计算机系统是执行休眠状态;于计算机系统从休眠状态回到正常开机状态时,控制系统控制接口的第二电平的电平状态自低电平改变为高电平;以及根据系统控制接口的该第二电平的电平状态为高电平时判断计算机系统是执行正常开机状态。 【专利附图】【附图说明】 图1是本专利技术的休眠状态控制系统的架构示意图。 图2A-2B是本专利技术休眠状态检测的方法的步骤流程图。 附图符号说明 计算机系统I 休眠状态控制系统10 主控制模块20 基本输入输出系统30 嵌入式控制模块40 开关机表示接口 51 系统控制接口 52 讯号传输接口 53 【具体实施方式】 为使本专利技术的上述和其他目的、特征和优点能更明显易懂,下文特举出本专利技术的具体实施例,并结合附图详细说明如下。 请先参考图1,图1是本专利技术的休眠状态控制系统的架构示意图。 本专利技术的计算机系统I可为一般的桌上型计算机、笔记型计算机或是平板计算机等系统,但本专利技术明并不限于此。计算机系统I的操作状态可包括正常开机状态、关机状态及休眠状态。正常开机状态(即SO状态)为计算机系统I接收电源,且计算机系统I内部各模块皆正常运作的状态。而关机状态(即S5状态)则为计算机系统I无法接收电源,而各模块皆没有运作的状态。而其中为了降低计算机系统I所消耗的电力,在计算机系统I的正常开机状态下可能会因为一段时间没有运作,而进入了休眠状态(即S0-13状态)。于休眠状态下,计算机系统I仅会保留必要运作的模块,例如网络模块或音效模块等,其余模块停止运作以节省电力。如此一来,当唤醒后,计算机系统I可以快速回到原正常开机状态。 计算机系统I内具有休眠状态控制系统10及主控制模块20。休眠状态控制系统10用以控制及得知计算机系统I是否进入了休眠状态,以进一步控制计算机系统I内的其他模块进行相对应的操作。休眠状态控制系统10电性连接至主控制模块20。休眠状态控制系统10包括基本输入输出系统30及嵌入式控制模块40。主控制模块20、基本输入输出系统30及嵌入式控制模块40皆可由一硬件、一硬件搭配软件或一硬件搭配固件等方式架构而成,本专利技术并不以此为限。主控制模块20可为主机板,且主控制模块20与嵌入式控制模块40之间藉由开关机表示接口 51电性连接,开关机表示接口 51可为PMIC_PWGD接脚。开关机表示接口 51的第一电平的电平状态用以表本文档来自技高网
...

【技术保护点】
一种休眠状态控制系统,用于一计算机系统,该计算机系统具有一主控制模块,该主控制模块连接一开关机表示接口,用以藉由该开关机表示接口的一第一电平的电平状态表示该计算机系统为一关机状态或一正常开机状态,该休眠状态控制系统包括:一基本输入输出系统,连接一系统控制接口,用以藉由该系统控制接口的一第二电平的电平状态表示该计算机系统是否执行一休眠状态,其中当该计算机系统进入一休眠状态时,该基本输入输出系统是控制该系统控制接口以改变该第二电平;以及一嵌入式控制模块,经由该系统控制接口电性连接该基本输入输出系统及经由该开关机表示接口电性连接该主控制模块,以检测藉由该开关机表示接口的该第一电平的电平状态以判断该计算机系统为该关机状态或该正常开机状态,以及藉由检测该系统控制接口的该第二电平的电平状态以判断该计算机系统是否执行该休眠状态。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:钟昭祥李元展
申请(专利权)人:纬创资通股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1