栅极驱动电路、栅极驱动方法和显示装置制造方法及图纸

技术编号:10656555 阅读:127 留言:0更新日期:2014-11-19 17:23
本发明专利技术提供了一种栅极驱动电路、栅极驱动方法和显示装置。所述栅极驱动电路包括多个级联的用于输出栅极驱动信号的移位寄存器单元,每一栅极驱动信号由每一移位寄存器单元的栅极驱动信号输出端输出,栅极驱动电路还包括:与移位寄存器单元连接的栅极驱动控制单元,用于控制将栅极驱动信号分时传送给N行像素电路,N为大于或等于2的正整数。本发明专利技术所述的栅极驱动电路、栅极驱动方法和显示装置采用多个级联的移位寄存器单元,并采用一移位寄存器单元即可以驱动至少两行像素电路,可以节省空间,从而使得高PPI的显示装置实现超窄边框。

【技术实现步骤摘要】
【专利摘要】本专利技术提供了一种栅极驱动电路、栅极驱动方法和显示装置。所述栅极驱动电路包括多个级联的用于输出栅极驱动信号的移位寄存器单元,每一栅极驱动信号由每一移位寄存器单元的栅极驱动信号输出端输出,栅极驱动电路还包括:与移位寄存器单元连接的栅极驱动控制单元,用于控制将栅极驱动信号分时传送给N行像素电路,N为大于或等于2的正整数。本专利技术所述的栅极驱动电路、栅极驱动方法和显示装置采用多个级联的移位寄存器单元,并采用一移位寄存器单元即可以驱动至少两行像素电路,可以节省空间,从而使得高PPI的显示装置实现超窄边框。【专利说明】栅极驱动电路、栅极驱动方法和显示装置
本专利技术涉及显示
,尤其涉及一种栅极驱动电路、栅极驱动方法和显示装 置。
技术介绍
随着液晶显示面板的分辨率越来越高,PPI (Pixels per inch,每英寸所拥有的像 素数目)也越来越高,超窄边框是高PPI的液晶显示面板的硬性要求,因此目前的高PPI的 液晶显示面板都采用LTPS(Low Temperature Poly-silicon,低温多晶娃)技术。如何实 现采用a-Si (非晶硅)技术的高PPI的液晶显示面板的超窄边框是目前急需解决的问题。
技术实现思路
本专利技术的主要目的在于提供一种栅极驱动电路、栅极驱动方法和显示装置,以使 得高PPI的显示装置实现超窄边框。 为了达到上述目的,本专利技术提供了一种栅极驱动电路,包括多个级联的用于输出 栅极驱动信号的移位寄存器单元,每一所述栅极驱动信号由每一所述移位寄存器单元的栅 极驱动信号输出端输出,所述栅极驱动电路还包括 : 与所述移位寄存器单元连接的栅极驱动控制单元,用于控制将所述栅极驱动信号 分时传送给N行像素电路,N为大于或等于2的正整数。 实施时,所述栅极驱动控制单元包括: 分别连接于所述栅极驱动信号输出端和所述N行像素电路之间的N个控制开关; 通过分别接入所述N个控制开关的开关信号,以控制将所述栅极驱动信号分时传 送给所述N行像素电路。 实施时,所述栅极驱动控制单元包括N个控制晶体管,每一所述控制晶体管包括 栅极、第一极和第二极; 第i控制晶体管,第一极接入所述栅极驱动信号,栅极接入第i开关信号,第二极 与第j行像素电路连接; 第i+Ι控制晶体管,第一极接入所述栅极驱动信号,栅极接入第i+Ι开关信号,第 二极与第j+Ι行像素电路连接; 其中,所述第i开关信号和所述第i+Ι开关信号是时钟信号,所述第i开关信号的 相位与所述第i+Ι开关信号的相位相差360/N度,且所述第i开关信号的时钟周期等于所 述驱动信号的有效时间,所述第i+Ι开关信号的时钟周期等于所述栅极驱动信号的有效时 间; 所述N个控制晶体管在一个时钟周期内导通的时间之和等于所述栅极驱动信号 的有效时间; i为正整数,且1彡i彡N-l, j为正整数,且1彡j彡M-1,M为所述像素电路的总 行数。 实施时,所述栅极驱动控制单元包括: 第一控制晶体管,第一极接入所述栅极驱动信号,栅极接入第一开关信号,第二极 与所述第j行像素电路连接; 以及,第二控制晶体管,第一极接入所述栅极驱动信号,栅极接入第二开关信号, 第二极与所述第j+Ι行像素电路连接; 所述第一开关信号和所述第二开关信号为时钟信号,所述第一开关信号与所述第 二开关信号反相,且所述第一开关信号的时钟周期和所述第二开关信号的时钟周期均等于 所述栅极驱动信号的有效时间; 在一个时钟周期内,所述第一开关信号控制所述第一控制晶体管导通的时间和所 述第二开关信号控制所述第二控制晶体管导通的时间之和为所述栅极驱动信号的有效时 间。 实施时,所述栅极驱动控制单元包括: 第一控制晶体管,第一极接入所述栅极驱动信号,栅极接入第一开关信号,第二极 与第k行像素电路连接; 第二控制晶体管,第一极接入所述栅极驱动信号,栅极接入第二开关信号,第二极 与所述第k+Ι行像素电路连接; 以及,第三控制晶体管,第一极接入所述栅极驱动信号,栅极接入第三开关信号, 第二极与所述第k+2行像素电路连接; 所述第一开关信号、所述第二开关信号和所述第三开关信号为时钟信号; 所述第一开关信号的相位、所述第二开关信号的相位和所述第三开关信号的相位 依次相差120度; 所述第一开关信号的时钟周期、所述第二开关信号的时钟周期和所述第三开关信 号的时钟周期均等于所述栅极驱动信号的有效时间; 在一个时钟周期内,所述第一开关信号控制所述第一控制晶体管导通的时间、所 述第二开关信号控制所述第二控制晶体管导通的时间和所述第三开关信号控制所述第三 控制晶体管导通的时间之和为所述栅极驱动信号的有效时间; k为正整数,且1彡k彡M-2。 本专利技术还提供了一种栅极驱动方法,包括: 栅极驱动电路包括的多个级联的移位寄存器单元分别通过各自的栅极驱动信号 输出端输出栅极驱动信号; 当所述栅极驱动信号有效时,分别连接于该栅极驱动信号输出端与N行像素电路 之间的N个控制晶体管分时导通,以将所述栅极驱动信号分时传送给N行像素单元; N为整数,N大于1并且N小于或等于M,Μ为像素电路包括的像素单元的行数。 实施时,所述栅极驱动信号的有效时间为Τ ; 当所述栅极驱动信号和控制第i控制晶体管的第i开关信号同时有效时,第i控 制晶体管导通,将所述栅极驱动信号传送给第j行像素单元,所述第i控制晶体管维持导通 T/N后截止,切断所述移位寄存器单元的栅极驱动信号输出端与第j行像素单元之间的通 路; 当所述栅极驱动信号和控制第i+Ι控制晶体管的第i+Ι开关信号同时有效时,第 i+ι控制晶体管导通,将所述栅极驱动信号传送给第j+1行像素单元,所述第i+ι控制晶体 管维持导通T/N后截止,切断所述移位寄存器单元的栅极驱动信号输出端与第j+Ι像素单 元之间的通路; 所述第i开关信号和所述第i + Ι开关信号是时钟信号,所述第i开关信号的相位 与所述第i+ι开关信号的相位相差360/N度,且所述第i开关信号的时钟周期和所述第i+1 开关信号的时钟周期均等于所述栅极驱动信号的有效时间; 所述N个控制晶体管在一个时钟周期内导通的时间之和等于所述栅极驱动信号 的有效时间; i为正整数,且1彡i彡N-l, j为正整数,且1彡j彡M-1,M为所述像素电路的总 行数。 本专利技术还提供了一种显示装置,包括上述的栅极驱动电路。 与现有技术相比,本专利技术所述的栅极驱动电路、栅极驱动方法和显示装置采用多 个级联的移位寄存器单元,并采用一移位寄存器单元即可以驱动至少两行像素电路,可以 节省空间,从而使得高PPI的显示装置实现超窄边框。 【专利附图】【附图说明】 图1是本专利技术实施例所述的栅极驱动电路的结构框图; 图2是本专利技术实施例所述的栅极驱动电路的结构示意图; 图3是本专利技术实施例所述的栅极驱动电路的电路图; 图4是本专利技术该实施例所述的栅极驱动电路的工作时序图; 图5是本专利技术另一实施例所述的栅极驱动电路的电路图; 图6是本专利技术该实施例所述的栅极驱动电路的工作时序图。 【具体实施方式】本文档来自技高网...

【技术保护点】
一种栅极驱动电路,包括多个级联的用于输出栅极驱动信号的移位寄存器单元,每一所述栅极驱动信号由每一所述移位寄存器单元的栅极驱动信号输出端输出,其特征在于,所述栅极驱动电路还包括:与所述移位寄存器单元连接的栅极驱动控制单元,用于控制将所述栅极驱动信号分时传送给N行像素电路,N为大于或等于2的正整数。

【技术特征摘要】

【专利技术属性】
技术研发人员:王世君
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1