时钟生成装置、电子设备及时钟生成方法制造方法及图纸

技术编号:10497493 阅读:101 留言:0更新日期:2014-10-04 14:49
时钟生成装置、电子设备、移动体及时钟生成方法,可在不需要或简化生成时钟信号的振荡器、或振荡电路的频率变更机构的同时生成期望频率的时钟信号。时钟生成装置(1)被输入时钟信号(CK1)(32.768kHz+α(α为零或正数)),通过屏蔽时钟信号(CK1)具有的部分时钟脉冲,生成在每预定时间内具有预定数量的时钟脉冲的时钟信号(CK2)。

【技术实现步骤摘要】

本专利技术涉及时钟生成装置、电子设备、移动体以及时钟生成方法。
技术介绍
实时时钟(RTC:Real Time Clock)被组装到个人计算机(PC)等各种各样的电子设备。RTC的时钟的产生源一般采用32.768kHz振荡的石英振子。但是,32.768kHz的石英振子的振荡频率容易根据温度而发生变化,因此例如在计费系统用的RTC等、要求更高精度的振荡频率的情况下,需要在时钟生成用IC的内部设置石英振子的温度补偿电路,从而引起IC的成本上升。 与此相对,在面向PC时,还存在如下的PC:在时钟生成用IC中设置未被温度补偿的低精度的32.768kHz振荡电路,参照处于系统上的另一高精度的高速时钟校正该振荡电路的频率(专利文献I)。 【专利文献I】美国专利第8183937号 但是,专利文献I所记载的校正方法调整IC内置的32.768kHz振荡电路的振荡频率,调整用电路的电路规模增大,仍会引起IC的成本上升。
技术实现思路
本专利技术正是鉴于以上问题点而完成的,根据本专利技术的几个方式,能够提供一种可在不需要或简化生成时钟信号的振荡器、或振荡电路的频率变更机构的同时生成期望频率的时钟信号的时钟生成装置、电子设备、移动体以及时钟生成方法。 本专利技术正是为了解决上述课题中的至少一部分而完成的,可作为以下方式或应用例来实现。 [应用例I] 本应用例的时钟生成装置被输入第I时钟信号,通过屏蔽所述第I时钟信号具有的部分时钟脉冲,生成在每预定时间内具有预定数量的时钟脉冲的第2时钟信号。 根据本应用例的时钟生成装置,能够通过屏蔽第I时钟信号的部分时钟脉冲,在不需要或简化振荡器、或振荡电路的频率变更机构的同时生成期望频率(期望的平均频率)的第2时钟信号。 [应用例2] 上述应用例的时钟生成装置可以包含:时钟脉冲门部,其以不使所述部分时钟脉冲传播的方式对该部分时钟脉冲进行屏蔽,生成所述第2时钟信号;频率测定部,其将第3时钟信号作为基准来测定所述第I时钟信号与所述第2时钟信号的频率比;以及屏蔽信号生成部,其假设所述频率测定部的测定结果与所述第I时钟信号的时钟脉冲的屏蔽数相等,并根据该测定结果,生成控制所述时钟脉冲门部的屏蔽定时的屏蔽信号。 根据本应用例的时钟生成装置,参照了第3时钟信号的第I时钟信号的测定结果与屏蔽数相等,且不包含在计算屏蔽数时产生的误差,因此能够生成与第3时钟信号的频率精度对应的频率精度的第2时钟信号。 [应用例3] 在上述应用例的时钟生成装置中,可以是所述频率测定部通过对与所述第I时钟信号的给定时钟脉冲数对应的时间内所包含的所述第3时钟信号的时钟脉冲数进行递减计数,测定给定的基准值与测定结果的计数值之差作为所述屏蔽数。 根据本应用例的时钟生成装置,能够以简单的结构计算第I时钟信号的屏蔽数,并且能够有效缩短根据第3时钟信号的频率测定第I时钟信号的频率的时间。 [应用例4] 在上述应用例的时钟生成装置中,可以是所述屏蔽信号生成部包含与所述第I时钟信号同步地动作的累加器,在设所述累加器的输入信号值和输出信号值分别为y(i)和y(1-1)、并设所述基准值和所述屏蔽数分别为F和K时,y(i)是(y(i — I) + K)除以F而得的余数,所述屏蔽信号是将y(1-D + K^F的时刻设为所述屏蔽定时的信号。 根据本应用例的时钟生成装置,能够使得结构简单,同时生成使屏蔽第I时钟信号的时钟脉冲的定时尽可能地均匀分散而得的第2时钟信号。 [应用例5] 上述应用例的时钟生成装置还可以包含:振荡电路,其产生所述第I时钟信号,能够进行频率调整;以及频率调整部,其在所述第I时钟信号的频率低于预定频率的情况下,以所述第I时钟信号的频率变为该预定的频率以上的方式对所述振荡电路的频率进行调難 iF.0 根据本应用例的时钟生成装置,即使在第I时钟信号的频率低于预定频率的情况下,也能够通过将第I时钟信号的频率设为预定频率以上,屏蔽第I时钟信号的部分时钟脉冲而生成第2时钟信号。 [应用例6] 上述应用例的时钟生成装置可以将所述时钟脉冲门部设为第I时钟脉冲门部,将所述屏蔽信号生成部设为第I屏蔽信号生成部,将所述屏蔽信号设为第I屏蔽信号,所述时钟生成装置还包含--第I电源端子,其被提供第I电源电压;分频电路,在向所述第I电源端子提供了所述第I电源电压时,所述分频电路被输入所述第3时钟信号,以预定的分频比对所述第3时钟信号进行分频而生成第4时钟信号;第2时钟脉冲门部,其以不使所述第4时钟信号具有的部分时钟脉冲传播的方式对该部分时钟脉冲进行屏蔽,从而生成第5时钟信号;第2屏蔽信号生成部,其根据所述第4时钟信号的每预定的时钟脉冲数中预定的屏蔽数的信息,生成控制所述第2时钟脉冲门部的屏蔽定时的第2屏蔽信号;时钟选择部,在向所述第I电源端子提供了所述第I电源电压时,所述时钟选择部选择所述第5时钟信号,在未向第I电源端子提供所述第I电源电压时,所述时钟选择部选择所述第2时钟信号;以及输出端子,其用于将所述时钟选择部所选择的时钟信号输出到外部。 根据本应用例的时钟生成装置,能够在提供了第I电源电压时输出屏蔽了对第3时钟信号进行分频后的第4时钟信号的部分时钟脉冲而得的第5时钟信号,在未提供第I电源电压时输出第2时钟信号。即,根据本应用例的时钟生成装置,能够根据是否提供了第I电源电压对待输出的时钟信号进行切换。 [应用例7] 在上述应用例的时钟生成装置中,可以将所述累加器设为第I累加器,所述第2屏蔽信号生成部包含与所述第4时钟信号同步地动作的第2累加器,在设所述第2累加器的输入信号值和输出信号值分别为z (i)和z (i — I)、并设所述预定的时钟脉冲数和所述预定的屏蔽数分别为G和L时,z(i)是(z(1-1) + L)除以G而得的余数,所述第2屏蔽信号是将z (i — I) + L 3 G的时刻设为所述屏蔽定时的信号。 根据本应用例的时钟生成装置,能够使得结构简单,同时生成使屏蔽第4时钟信号的时钟脉冲的定时尽可能地均匀分散而得的第5时钟信号。 [应用例8] 上述应用例的时钟生成装置可以还包含:第2电源端子,其被提供第2电源电压;以及计数器,其对所述第2时钟信号的时钟脉冲数进行计数,在向所述第2电源端子提供了所述第2电源电压时,所述频率测定部每当所述计数器的计数值变为预定值时被输入所述第3时钟信号来测定所述第I时钟信号的频率。 根据本应用例的时钟生成装置,在提供了第2电源电压时,间歇地测定第I时钟信号的频率,因此不论第I电源电压的供给何时停止,都能够使用最接近的测定结果,迅速生成对第I时钟信号适当进行频率校正后的第2时钟信号。并且,即使在第I电源电压的供给停止后,也间歇地测定第I时钟信号的频率,因此能够在削减功耗的同时,减少环境变化引起的第I时钟信号的频率变动的影响而持续生成大致恒定频率的第2时钟信号。 [应用例9] 上述应用例的时钟生成装置可以包含:分频电路,其以预定的分频比对第3时钟信号进行分频而生成所述第I时钟信号;时钟脉冲门部,其以不使所述第I时钟信号具有的部分时钟脉冲传播的方式对该部分时钟脉冲进行屏蔽,从而生成所述第2时钟信号;以及屏蔽信号生成部,其根据所述第I时本文档来自技高网...

【技术保护点】
一种时钟生成装置,其中,所述时钟生成装置被输入第1时钟信号,通过屏蔽所述第1时钟信号具有的部分时钟脉冲,生成在每预定时间内具有预定数量的时钟脉冲的第2时钟信号。

【技术特征摘要】
2013.03.26 JP 2013-0641861.一种时钟生成装置,其中,所述时钟生成装置被输入第I时钟信号,通过屏蔽所述第I时钟信号具有的部分时钟脉冲,生成在每预定时间内具有预定数量的时钟脉冲的第2时钟信号。2.根据权利要求1所述的时钟生成装置,其中,该时钟生成装置包含: 时钟脉冲门部,其以不使所述部分时钟脉冲传播的方式对该部分时钟脉冲进行屏蔽,生成所述第2时钟信号; 频率测定部,其将第3时钟信号作为基准来测定所述第I时钟信号与所述第2时钟信号的频率比;以及 屏蔽信号生成部,其假设所述频率测定部的测定结果与所述第I时钟信号的时钟脉冲的屏蔽数相等,并根据该测定结果,生成控制所述时钟脉冲门部的屏蔽定时的屏蔽信号。3.根据权利要求2所述的时钟生成装置,其中, 所述频率测定部通过对与所述第I时钟信号的给定时钟脉冲数对应的时间内所包含的所述第3时钟信号的时钟脉冲数进行递减计数,测定给定的基准值与测定结果的计数值之差作为所述屏蔽数。4.根据权利要求3所述的时钟生成装置,其中, 所述屏蔽信号生成部包 含与所述第I时钟信号同步地动作的累加器, 在设所述累加器的输入信号值和输出信号值分别为y(i)和y (i — I)、并设所述基准值和所述屏蔽数分别为F和K时,y(i)是(y(1-1) + K)除以F而得的余数, 所述屏蔽信号是将y(1-D + K^F的时刻设为所述屏蔽定时的信号。5.根据权利要求2~4中的任意一项所述的时钟生成装置,其中,该时钟生成装置还包含: 振荡电路,其产生所述第I时钟信号,能够进行频率调整;以及频率调整部,其在所述第I时钟信号的频率低于预定频率的情况下,以所述第I时钟信号的频率变为该预定频率以上的方式对所述振荡电路的频率进行调整。6.根据权利要求2~4中的任意一项所述的时钟生成装置,其中, 将所述时钟脉冲门部设为第I时钟脉冲门部, 将所述屏蔽信号生成部设为第I屏蔽信号生成部, 将所述屏蔽信号设为第I屏蔽信号, 所述时钟生成装置还包含: 第I电源端子,其被提供第I电源电压; 分频电路,在向所述第I电源端子提供了所述第I电源电压时,所述分频电路被输入所述第3时钟信号,以预定的分频比对所述第3时钟信号进行分频而生成第4时钟信号; 第2时钟脉冲门部,其以不使所述第4时钟信号具有的部分时钟脉冲传播的方式对该部分时钟脉冲进行屏蔽,从而生成第5时钟信号; 第2屏蔽信号生成部,其根据所述第4时钟信号的每预定的时钟脉冲数中预定的屏蔽数的信息,生成控制所述第2时钟脉冲门部的屏蔽定时的第2屏蔽信号; 时钟选择部,在向所述第I电源端子提供了所述第I电源电压时,所述时钟选择部选择所述第5时钟信号,在未向第I电源端子提供所述第I电源电压时,所述时钟选择部选择所述第2时钟信号;以及输出端子,其用于将所述时钟选择部所选择的时钟信号输出到外部。7.根据权利要求6所述的时钟生成装置,其中, 将所述累加器设为第I累加器, 所述第2屏蔽信号生成部包含与所述第4时钟信号同步地动作的第2累加器, 在设所...

【专利技术属性】
技术研发人员:鸟海裕一
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1