在通信系统中发送/接收数据的装置和方法制造方法及图纸

技术编号:10497113 阅读:79 留言:0更新日期:2014-10-04 14:34
本发明专利技术提供在通信系统中用于产生在多个帧上发送或接收的奇偶校验比特序列的装置和方法。所述方法包括:对通过使用第一打孔图案编码输出的奇偶校验比特序列进行打孔,并且将使用第一打孔图案打孔之后所剩余的未打孔奇偶校验比特输出为基本奇偶校验比特序列;以及使用第二打孔图案,对通过使用第一打孔图案的打孔而被打孔的奇偶校验比特或者通过编码而输出的奇偶校验比特进行打孔,并且将使用第二打孔图案打孔之后所剩余的未打孔奇偶校验比特输出为附加奇偶校验比特序列。

【技术实现步骤摘要】
【国外来华专利技术】在通信系统中发送/接收数据的装置和方法
本专利技术通常涉及在通信系统中发送/接收数据的装置和方法,更具体地说,涉及在通信系统中产生用于数据发送/接收的奇偶校验比特的装置和方法。
技术介绍
通常,在通信系统中,链路性能由于噪声、衰落、码间干扰(ISI)等会恶化。因此,需要发展用于克服这些问题的技术以便提高通信系统的链路性能。具体来说,这种技术的发展对于需要高数据吞吐量和高可靠性的,诸如下一代移动通信、数字广播和移动互联网的高速数字通信系统来说是特别重要的。为克服这些问题所提出的一些技术可以包括纠错码。在通过有效恢复信息失真来提高通信可靠性的经典技术中使用纠错码。纠错码的实例包括Turbo码、低密度奇偶校验(LDPC)码等。当在通信系统中使用纠错码发送信息时,发送设备典型地从与要发送的期望信息相对应的系统比特序列以及通过编码所获得的奇偶校验比特序列中确定或选择要发送的比特。通信系统的发送设备使用所确定的比特产生具有预设格式的帧,并且以所产生的帧为单位发送所期望的信息。对于通信系统的这种发送设备,必须准备在多个帧上发送奇偶校验比特的技术,以便不仅获得附加的分集增益,而且最小化编码或解码所需的附加模块的数量。具体地说,对于支持诸如第二代地面数字视频广播(DVB-T2)和DVB下一代手持(DVB-NGH)的广播服务的通信系统,已经提出除了所述被基本发送的奇偶校验比特序列之外还发送奇偶校验比特序列的技术,以获得附加的分集增益。然而,必须优化用于产生被附加发送的奇偶校验比特序列的技术,以便在支持广播服务的通信系统中获得足够的分集增益。
技术实现思路
技术问题因此,已经设计了本专利技术以解决至少以上提及的问题,并且提供至少以下所述的优点。本专利技术的一方面提供在多个帧上发送奇偶校验比特的通信系统中用于产生被提供以获得附加分集增益的附加奇偶校验比特的数据发送装置和方法。本专利技术的另一方面提供根据通过编码输出的奇偶校验比特序列产生一个第一奇偶校验比特序列(或者基本奇偶校验比特序列)和至少一个附加奇偶校验比特序列的数据发送装置和方法。进一步,本专利技术的另一方面提供使用从发送设备接收的至少一个第一奇偶校验比特序列(或者基本奇偶校验比特序列)和至少一个附加奇偶校验比特序列来解码信息比特序列的数据接收装置和方法。问题的解决根据本专利技术的一个方面,提供在通信系统的发送设备中产生要在多个帧上发送的奇偶校验比特序列的方法。所述方法包括:通过使用第一打孔图案编码第一奇偶校验比特序列对第一奇偶校验比特序列进行打孔;将使用第一打孔图案对第一奇偶校验比特序列打孔后剩余的未打孔奇偶校验比特输出为基本奇偶校验比特序列;使用第二打孔图案,对通过使用第一打孔图案打孔第一奇偶校验比特序列或者通过编码第一奇偶校验比特序列而被打孔的第二奇偶校验比特序列进行打孔;以及将用第二打孔图案打孔第二奇偶校验比特序列之后所剩余的未打孔奇偶校验比特输出为附加奇偶校验比特序列。根据本专利技术另一方面,提供在通信系统的发送设备中产生要在多个帧上发送的奇偶校验比特序列的装置。所述装置包括:基本奇偶校验产生器,通过使用第一打孔图案编码第一奇偶校验比特序列对第一奇偶校验比特序列进行打孔,并且将用第一打孔图案对第一奇偶校验比特序列打孔后剩余的未打孔奇偶校验比特输出为基本奇偶校验比特序列;以及附加奇偶校验产生器,使用第二打孔图案,对通过使用第一打孔图案打孔第一奇偶校验比特序列或者通过编码第一奇偶校验比特序列而被打孔的第二奇偶校验比特序列进行打孔,并且将用第二打孔图案对第二奇偶校验比特序列打孔之后剩余的未打孔奇偶校验比特输出为附加奇偶校验比特序列。根据本专利技术的进一步的另一方面,提供在通信系统的接收设备中用于恢复在多个帧上发送的奇偶校验比特序列的方法。所述方法包括:从所接收的帧中提取第一基本奇偶校验比特序列和至少一个第一附加奇偶校验比特序列;通过使用第一掩膜图案将打孔的奇偶校验比特插入到所提取的第一基本奇偶校验比特序列来重建第二基本奇偶校验比特序列;以及通过使用第二掩膜图案将打孔的奇偶校验比特插入到所提取的至少一个第一附加奇偶校验比特序列来重建至少一个第二附加奇偶校验比特序列,其中,通过预设的掩膜图案来产生第一掩膜图案和次要掩膜图案,并且使用第一掩膜图案和次要掩膜图案来产生第二掩膜图案。根据本专利技术的另一方面,提供在通信系统的接收设备中用于恢复在多个帧上发送的奇偶校验比特序列的装置。所述装置包括:帧分解器,从所接收的帧中提取第一基本奇偶校验比特序列和至少一个第一附加奇偶校验比特序列;以及奇偶校验重建单元,通过使用第一掩膜图案将打孔的奇偶校验比特插入到所提取的第一基本奇偶校验比特序列来重建第二基本奇偶校验比特序列,并且通过使用第二掩膜图案将打孔的奇偶校验比特插入到所提取的至少一个第一附加奇偶校验比特序列来重建至少一个第二附加奇偶校验比特序列,其中,通过预设的掩膜图案产生第一掩膜图案和次要掩膜图案,并且使用第一掩膜图案和次要掩膜图案来产生第二掩膜图案。附图说明从结合附图的以下描述中,本专利技术的某些实施例的以上和其它方面、特点和优点将更加显而易见,其中:图1是示出根据本专利技术实施例的超帧的结构的图示;图2是示出根据本专利技术实施例的用于奇偶校验比特发送的数据结构的图示;图3是示出根据本专利技术实施例的图2中所示的第一奇偶校验部分的结构的图示;图4是示出根据本专利技术实施例的图2中所示的附加奇偶校验部分的结构的图示;图5是示出根据本专利技术实施例的在通信系统的发送设备中的发送帧产生设备的配置的框图;图6是示出根据本专利技术实施例的图5中所示的附加奇偶校验产生器的配置的实例的框图;图7是示出根据本专利技术实施例的图5中所示的附加奇偶校验产生器的配置的另一实例的框图;图8是示出根据本专利技术实施例的图7中所示的附加奇偶校验产生器中的操作时序的图示;图9是示出根据本专利技术实施例的图5中所示的附加奇偶校验产生器的配置的进一步的另一实例的框图;图10是示出根据本专利技术实施例的被包含在接收设备中的、并且与图9中所示的发送设备的配置相对应的组件的框图;以及图11是示出根据本专利技术实施例的图10中所示的奇偶校验重建单元的配置的框图。具体实施方式参照附图详细描述本专利技术实施例。在以下描述中,仅仅提供诸如详细配置和组件的特定细节以有助于本专利技术实施例的全面理解。因此,在不脱离本专利技术精神和范围的情况下可以进行这里所描述的实施例的各种改变和修改。此外,为了简明起见,可以省略对众所周知功能和结构的描述。在所有附图中,相同的图形参考编号将被理解为指代相同的元件、特点和结构。在以下所述的本专利技术实施例中,详细描述对在为产生基本奇偶校验比特序列而打孔期间被打孔的奇偶校验比特通过使用预设的打孔图案附加地打孔,产生被发送以获得足够分集增益的附加奇偶校验比特序列的装置和方法。根据本专利技术实施例,也可以使用掩膜图案来代替被用于产生基本奇偶校验比特序列的打孔图案和被用于产生附加奇偶校验比特序列的打孔图案。虽然在本专利技术的以下所述实施例中将硬件结构以产生附加奇偶校验比特的方式进行描述,但是在根据本专利技术实施例的实际实现中,不仅可以通过硬件结构而且也可以通过软件及其组合来实现相同的产生。图1是示出根据本专利技术实施例的超帧结构的图示。更特定地,图1示出作为在例如DVB-T2系统的广播系统中使用的超帧的DVB本文档来自技高网...
在通信系统中发送/接收数据的装置和方法

【技术保护点】
一种在通信系统的发送设备中用于产生在多个帧上发送的奇偶校验比特序列的方法,其包括:通过使用第一打孔图案编码第一奇偶校验比特序列来对第一奇偶校验比特序列进行打孔;将使用第一打孔图案对第一奇偶校验比特序列打孔之后所剩余的未打孔奇偶校验比特输出为基本奇偶校验比特序列;使用第二打孔图案,对通过使用第一打孔图案打孔第一奇偶校验比特序列或者通过编码第一奇偶校验比特序列而被打孔的第二奇偶校验比特序列进行打孔;以及将用第二打孔图案对第二奇偶校验比特序列打孔后所剩余的未打孔奇偶校验比特输出为附加奇偶校验比特序列。

【技术特征摘要】
【国外来华专利技术】2012.01.31 KR 10-2012-00101041.一种在通信系统的发送设备中用于多个帧上发送奇偶校验比特序列的方法,其包括:产生与第一打孔图案对应的基本掩膜图案;通过使用基本掩膜图案来对奇偶校验比特序列进行打孔;将使用基本掩膜图案对奇偶校验比特序列打孔之后所剩余的未打孔奇偶校验比特输出为基本奇偶校验比特序列;通过执行关于基本掩膜图案和次要掩膜图案的逻辑和操作或模操作,产生附加掩膜图案;通过使用附加掩膜图案,对奇偶校验比特序列进行打孔;将通过使用附加掩膜图案对奇偶校验比特序列打孔后所剩余的未打孔奇偶校验比特输出为附加奇偶校验比特序列;以及发送包括基本奇偶校验比特序列和附加奇偶校验比特序列的帧。2.一种在通信系统的发送设备中用于在多个帧上发送奇偶校验比特序列的装置,其包括:基本奇偶校验产生器,被配置为通过使用第一掩膜图案产生与第一打孔图案对应的基本掩膜图案;通过使用基本掩膜图案来对奇偶校验比特序列进行打孔;将使用基本掩膜图案对奇偶校验比特序列打孔之后所剩余的未打孔奇偶校验比特输出为基本奇偶校验比特序列;附加奇偶校验产生器,被配置为通过执行关于基本掩膜图案和次要掩膜图案的逻辑和操作或模操作,产生附加掩膜图案;通过使用附加掩膜图案,对奇偶校验比特序列进行打孔;将通过使用附加掩膜图案对奇偶校验比特序列打孔后所剩余的未打孔奇偶校验比特输出为附加奇偶校验比特序列;以及发送器,被配置为发送包括基本奇偶校验比特序列和附加奇偶校验比特序列的帧。3.如权利要求2所述的装置,其中,附加奇偶校验产生器包括:存储器,被配置为存储至少一个打孔图案;控制器,被配置为通过使用从所述存储器提供的打孔图案产生附加掩膜图案;以及打孔器,被配置为通过使用由控制器产生的附加掩膜图案对从基本奇偶校验产生器提供的已打孔奇偶校验比特进行打孔,并且将在通过使用附加掩膜图案执行打孔之后所剩余的未打孔奇偶校验比特输出为附加奇偶校验比特序列。4.如权利要求2所述的装置,其中,附加奇偶校验产生器包括:掩膜产生器,被配置为通过使用第二掩膜图案产生次要掩膜图案;模运算器,被配置为通过执行关于基本掩膜图案与次要掩膜图案的逻辑和操作或模操作,产生与第二打孔图案相对应的附加掩膜图案;以及打孔器,被配置为通过使用附加掩膜图案来对奇偶校验比特序列进行打孔,并且将通过使用附加掩膜图案对奇偶校验比特序列打孔之后剩余的未打孔奇偶校验位输出为附加奇偶校验比特序列。5.如权利要求4所述的装置,进一步包括存储器,被配置为存储第一掩膜图案和第二掩膜图案。6.如权利要求4或5所述的装置,其中,附加奇偶校验产生器进一步包括考虑到要产生的附加奇偶校验比特序列的数量而操作的掩膜...

【专利技术属性】
技术研发人员:郑鸿实I古铁雷斯尹圣烈
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1