一种速变信号采编器制造技术

技术编号:10015736 阅读:121 留言:0更新日期:2014-05-08 11:20
本发明专利技术涉及一种速变信号采编器,首先将需要采集的高速模拟信号调理到采编器的输入范围之内,并进行抗混迭滤波,之后送入AD变换器进行高速采集,并和数字量信号一起送入高速编码板统一进行量化编码,编码后的信号再统一由高速串行数据发送接口发送给固态存储器或其它固态存储设备。围绕上述基本功能,采用模块化设计,即包括信号调理模块、数字信号编码模块、高速混合编码模块、高速串行发送模块及电源模块。FPGA作为主控芯片实现所有的逻辑控制功能。本发明专利技术体积小巧、采集速度快、编码率高、可以实现数字信号与模拟信号混合编码、采编信号输出接口硬件简单并实现了标准化,满足了用户的使用需求。

【技术实现步骤摘要】
【专利摘要】本专利技术涉及一种速变信号采编器,首先将需要采集的高速模拟信号调理到采编器的输入范围之内,并进行抗混迭滤波,之后送入AD变换器进行高速采集,并和数字量信号一起送入高速编码板统一进行量化编码,编码后的信号再统一由高速串行数据发送接口发送给固态存储器或其它固态存储设备。围绕上述基本功能,采用模块化设计,即包括信号调理模块、数字信号编码模块、高速混合编码模块、高速串行发送模块及电源模块。FPGA作为主控芯片实现所有的逻辑控制功能。本专利技术体积小巧、采集速度快、编码率高、可以实现数字信号与模拟信号混合编码、采编信号输出接口硬件简单并实现了标准化,满足了用户的使用需求。【专利说明】一种速变信号采编器
本专利技术涉及一种速变信号采编器,特别是涉及一种属于模拟数字信号高速混合采编装置的速变信号采编器。
技术介绍
一般的数据采集系统是指将温度、压力、位移、流量等模拟信号转换、编码成数字信号后,由计算机存储、处理、显示的过程。相应的系统就称为数据采集系统。数据采集系统主要任务是,采集传感器输出的模拟号并转换成计算机能识别的数字量,送入计算机,根据不同需要而由计算机进行相应计算与处理,得到所需的数据。目前的数据采集系统多数还是基于传统PC结构,而这种结构在存储容量的扩展性、存储的速度、可靠性、容错性、配置的灵活性、占用空间适应性等方面都还有很大的不足。具体来说,目前基于单片机或DSP方式的数据采集系统有以下不足之处:1)单片机的时钟频率较低,各种功能都要靠软件的运行来实现,软件运行时间在整个采样时间中占很大的比例,效率低,难以适应高速数据采集系统的要求。2) DSP的运算速度快,擅长处理密集的乘加运算,但很难完成外围的复杂硬件逻辑控制。现在常用的采集方式是通过数据采集板卡实现数据采集。采用板卡方式的数据采集系统不仅安装麻烦、易受机箱内环境的干扰,而且容易受计算机插槽数量和地址、中断资源的限制。这些采集系统结构比较复杂,成本较高,常见的连接图见图1所示。随着航天航空、气象、通信等多个领域对数据采集处理的要求不断提高,传统的设备已经无法满足某些特定场合的使用要求,基于以上考虑,亟需提供一种新型的速变信号米编器。
技术实现思路
本专利技术要解决的技术问题是提供一种体积小巧、采集速度快、编码率高、可以实现数字信号与模拟信号混合编码、采编信号输出接口硬件简单并实现了标准化的速变信号采编器。为解决上述技术问题,本专利技术一种速变信号采编器,包括信号调理模块、数字信号编码模块、高速混合编码模块、高速串行发送模块、多路选择器、FPGA,以及为上述器件供电的电源模块;所述信号调理模块采用运放AD822搭建调适电路,将输入信号缩放到AD采集的范围;多路选择器实现高速混合编码模块轮流采集多个通道的数据;高速混合编码模块采用高速AD转换器实现输入信号的量化编码;FPGA控制AD转换器的控制逻辑,FPGA根据各自信号不同的采样率结合数字量的编码率将所有采集信号的数字编码组合成一个数据帧;数字信号编码模块采用差分接收芯片DS26LS32将PCM数字码差分形式的数字信号转换成为TTL电平信号,供FPGA处理;高速串行发送模块将编码后的数据帧通过LVDS接口向外发送。电源模块包括一级模块与二级模块;一级模块将外部输入电源采用DC/DC进行隔离变换,隔离变换后的电源提供给内部各个模块使用;二级模块包括信号调理部分使用的6.5V电源、AD变换器和串行发送模块使用的5V供电,FPGA的核心逻辑供电1.2V及外围接口供电3.3V。数字信号编码模块采用电平转换芯片MAX3002将TTL电平信号由5V电平转换成3.3V电平。对于传输距离较远的应用场合,所述高速串行发送模块内包含有将LVDS转换为RS422差分串行信号的功能。本专利技术优点如下:输入信号配置灵活、自由组合,由于信号调理电路为标准化的模块,可以根据信号性质和不同处理方法设计标准输出接口的前端调理电路,目前已经实现的调理模块有振动、冲击、噪声等速变参数和应变、温度、压力等缓变参数。实现了模拟信号与数字信号的混合编码,所有模拟信号通过FPGA控制轮询采编,转换为数字编码后存放在相应的缓冲区,各种类型的数字量信号包括有格式的PCM码流或各种无格式的数字编码也存入相应的缓冲区,在缓冲区内进行组帧,编码为一个混合数据包。控制逻辑完全由FPGA控制,不需要单片机或DSP及其外围的复杂设备,减小了系统硬件设计的复杂性,大大缩小了模块的体积,适用于许多型号火箭与导弹对安装空间比较受限的试验场合。采样速率高,之前以单片机或DSP为主控芯片的数据采编器受限于CPU的速度只能达到数百Ksps左右,FPGA时钟主频大大提高,更主要的是FPGA为并行流水线结构,信号的采编、存储和编码可同步进行,我们实现的单采编板速度可达4?5Msps。实现数据采集与数据存储的分离,信号采编器与信号存储器分离,特别适合于航天火箭导弹系统的试验应用,在受较大落地冲击而造成采编器损坏的情况下,可单独取出抗冲击的数据存储器读取试验数据。数据组帧传送,每帧数据均有效验码,降低了数据传输误码率,并且编码输出接口标准化,硬件简单化,最少使用4线即可实现数据传输,采用差分RS422总线传输距离可达20米左右,便于采编器和存储器的分别安装。【专利附图】【附图说明】图1为以往的数据采集板卡与计算机连接图。图2为本专利技术所提供的一种速变信号采编器的示意图。 图3为速变信号采编器外形图。 图4为速变信号采编器内部板卡摆放示意图。 【具体实施方式】下面结合附图和实施例对本专利技术作进一步详细的说明。现场可编程门阵列(FPGA)器件是近几年来发展迅速的一种大规模集成电路。它是由掩膜可编程门阵列和可编程逻辑器件二者演变来的,因此,FPGA既有门阵列的高逻辑密度和通用性,又有可编程器件的用户可编程性。FPGA集成规模比较大,适用于时序、组合等各种逻辑电路应用场合,兼有串、并行工作方式和高集成度、高速、高可靠性等明显的特点,其时钟延迟可达纳秒级,同时,在基于芯片的设计中可以减少芯片数量,缩小系统体积,降低能源消耗,提高系统的性能指标和可靠性。而且FPGA的现场可编程技术使可编程器件在使用上更为方便,大大减少了设计费用,降低了设计风险。正是由于FPGA具有这些优点,FPGA在超高速应用领域和实时测控方面有非常广阔的应用前景。随着大规模现场可编程逻辑器件的发展,系统设计进入“片上可编程系统”(SOPC)的新纪元;芯片朝着高密度、低压、低功耗方向挺进;在SOC芯片上可以将微处理器、数字信号处理器、存储器、逻辑电路、模拟电路集成在一个芯片上。FPGA结合了微电子技术、电路技术、EDA技术,使设计者可以集中精力进行所需逻辑功能的设计,缩短设计周期,提高设计质量。本专利技术速变信号采编器首先将需要采集的高速模拟信号调理到采编器的输入范围之内,并进行抗混迭滤波,之后送入AD变换器进行高速采集,并和数字量信号一起送入高速编码板统一进行量化编码,编码后的信号再统一由高速串行数据发送接口发送给固态存储器或其它固态存储设备。围绕上述基本功能,采用模块化设计,S卩:信号调理模块、数字信号编码模块、高速混合编码模块、高速串行发送模块及电源模块。FPGA作为主控芯片实现所有的逻辑控制功能。见图2本文档来自技高网
...

【技术保护点】
一种速变信号采编器,其特征在于:包括信号调理模块、数字信号编码模块、高速混合编码模块、高速串行发送模块、多路选择器、FPGA,以及为上述器件供电的电源模块;所述信号调理模块采用运放AD822搭建调适电路,将输入信号缩放到AD采集的范围;多路选择器实现高速混合编码模块轮流采集多个通道的数据;高速混合编码模块采用高速AD转换器实现输入信号的量化编码;FPGA控制AD转换器的控制逻辑,FPGA根据各自信号不同的采样率结合数字量的编码率将所有采集信号的数字编码组合成一个数据帧;数字信号编码模块采用差分接收芯片DS26LS32将PCM数字码差分形式的数字信号转换成为TTL电平信号,供FPGA处理;高速串行发送模块将编码后的数据帧通过LVDS接口向外发送。

【技术特征摘要】

【专利技术属性】
技术研发人员:吴瑞斌张玉喜陈楠李铁康徐弘达李雅梅
申请(专利权)人:北京强度环境研究所北京航天斯达新技术装备公司天津航天瑞莱科技有限公司中国运载火箭技术研究院
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1