【技术实现步骤摘要】
具有高速PWM输出功能的低压差线性稳压器及控制方法
[0001]本专利技术属于集成电路
,更具体地,涉及一种具有高速PWM输出功能的低压差线性稳压器。
技术介绍
[0002]硅基光电子技术是后摩尔时代的重要发展方向,而热光调节是其进行片上光信号调控的重要手段。例如,热光相移器、光开关、微环谐振器(MRR)、马赫增德尔干涉仪(MZI)等诸多光子器件都可以通过热光调节的方式对相位、谐振波长等光学参数进行控制。热光调节通常使用片上电阻作为热调器,通过改变施加于热调器上的电学功率,改变其产生的热量,通过热扩散改变光子器件本地温度,最终实现光学参数调节。
[0003]热调器的功率驱动方式分为两种,线性功率驱动和PWM功率驱动。对于PWM功率驱动方式,其原理为:由于热扩散速度较慢,当PWM功率驱动信号频率远快于热扩散速度时,PWM功率驱动下热调器产生的平均热量与对应的直流功率驱动下热调器产生的热量基本等效,光子器件本地温度基本恒定;PWM功率驱动方式通过调节PWM占空比来调节施加到热调器上的平均功率,从而实现光学参数调节。为达到一定调节精度,通常需要MHz量级的PWM功率信号,且热时间常数越小的光子器件需要越高的PWM频率。此外,为实现大的光学参数调节范围,需要尽可能大的热调节范围,即需要尽可能大的PWM占空比调节范围。PWM功率驱动电路通常由两部分组成:一是PWM信号产生电路,用于产生相应占空比的PWM控制信号;二是PWM功率输出级,用于在PWM控制信号作用下产生相应的PWM功率信号,以驱动热调器。在现有技术方案 ...
【技术保护点】
【技术特征摘要】
1.一种具有高速PWM输出功能的低压差线性稳压器LDO,其特征在于,包括:基本组成电路、状态控制存储电路和瞬态增强电路;所述基本组成电路连接所述状态控制存储电路和所述瞬态增强电路,用于实现LDO的基本电压调节功能;所述状态控制存储电路包括时序控制子电路、第一状态控制存储子电路和第二状态控制存储子电路;所述时序控制子电路用于接收外部输入的PWM控制信号,产生多个内部PWM控制信号;所述第一状态控制存储子电路和所述第二状态控制存储子电路用于根据所述内部PWM控制信号,周期性地改变所述LDO的工作状态,并在低压差线性稳压器处于空闲状态时对空闲前的节点状态进行存储;所述瞬态增强电路与LDO输出端及热调器负载连接,用于根据所述内部PWM控制信号,在LDO状态切换时,减小LDO输出的PWM功率信号的上升时间和下降时间。2.如权利要求1所述的低压差线性稳压器,其特征在于,所述基本组成电路包括控制模块和功率模块;所述控制模块的第一输入端和第二输入端分别连接所述第一状态控制存储子电路和参考电压,输出端连接所述第二状态控制存储子电路;所述功率模块第一输入端和第二输入端分别连接所述第二状态控制存储子电路和电源电压,输出端连接LDO的输出端及所述瞬态增强电路。3.如权利要求2所述的低压差线性稳压器,其特征在于,所述第一状态控制存储子电路连接在所述控制模块的第一输入端和LDO的输出端之间,用于根据所述内部PWM控制信号控制反馈通路的通断,并在LDO处于空闲状态时对空闲前所述控制模块的第一输入端的节点状态进行存储;所述第二状态控制存储子电路连接在所述控制模块的输出端和所述功率模块的第一输入端之间,用于根据所述内部PWM控制信号控制所述控制模块与所述功率模块之间的信号通路的通断,并在LDO处于空闲状态时,异步关断所述功率模块,同时在LDO处于空闲状态时,对空闲前所述功率模块的工作状态进行存储。4.如权利要求3所述的低压差线性稳压器,其特征在于,所述瞬态增强电路包括上升沿增强子电路和下降沿增强子电路;所述上升沿增强子电路连接所述第二状态控制存储子电路和所述功率模块,用于根据所述内部PWM控制信号,在LDO的状态由空闲状态改变为电压调节状态时,减小所述PWM功率信号的上升时间;所述下降沿增强子电路连接所述功率模块,用于根据所述内部PWM控制信号,在LDO的状态由电压调节状态改变为空闲状态时,减小所述PWM功率信号的下降时间。5.如权利要求4所述的低压差线性稳压器,其特征在于,所述控制模块包括比较器和移位寄存器,所述比较器在内部时钟信号CLK上升沿时工作,所述移位寄存器在内部时钟信号CLK下降沿时工作;所述时序控制子电路包括时序控制模块和时钟控制模块,所述时序控制模块接收外部输入的PWM控制信号,所述时钟控制模块接收外部输入的时钟信号和内部PWM控制信号;当LDO处于电压调节状态时,时钟控制模块输出的时钟信号CLK为正常时钟信号;当LDO处于空
闲状态时,时钟控制模块输出的时钟信号CLK置0,所述比较器和所述移位寄存器状态冻结;所述第一状态控制存储子电路包括开关S0和电容C0;在LDO处于电压调节状态时,所述开关S0导通;在LDO处于空闲状态时,所述开关S0关断;所述电容C0并联在所述比较器的第一输入端与地之间,用于在LDO处于空闲状态时,对空闲前所述比较器的第一输入端的节点状态进行存储;所述第二状态控制存储子电路包括锁存器阵列和二选一数据选择器阵列,依次串联在所述移位寄存器和功率模块之间,并由内部PWM控制信号控制其连接关系;所述锁存器阵列在LDO处于空闲状态时锁存空闲前所述移位寄存器的输出值,使得LDO恢复电压调节状态时,目标控制电压直接加载到功率模块;所述二选一数据选择器阵列在LDO处于空闲状态时异步关断所述功率模块;所述下降沿增强子电路包括辅助放电晶体管NM0,辅助放电晶体管NM...
【专利技术属性】
技术研发人员:谭旻,谢子颖,叶添迟,陈晓飞,
申请(专利权)人:华中科技大学,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。