移位寄存器单元及其驱动方法、栅极驱动电路技术

技术编号:15692506 阅读:247 留言:0更新日期:2017-06-24 06:35
本公开涉及一种移位寄存器单元及其驱动方法、栅极驱动电路。该移位寄存器单元包括:输入模块,用于响应输入信号以将第一电源信号传输至上拉节点;上拉模块,用于响应第一参考信号以将第一参考信号传输至下拉节点,以及响应上拉节点的电压信号以将第二参考信号传输至下拉节点;下拉模块,用于响应下拉节点的电压信号以将第二参考信号分别传输至上拉节点和信号输出端;复位模块,用于响应复位信号以将第二电源信号传输至上拉节点;输出模块,用于响应上拉节点的电压信号以将时钟信号传输至信号输出端;补偿模块,用于响应信号输出端的输出信号以将补偿信号施加至信号输出端。本公开可减小移位寄存器单元的信号延迟,从而改善栅极驱动效果。

Shift register unit and drive method thereof, and gate drive circuit

The present invention relates to a shift register unit, a drive method thereof, and a gate drive circuit. The shift register unit includes an input module, in response to the input signal to the first power supply signal transmission first pull node; pull module, in response to a first reference signal to a first reference signal is transmitted to the drop node, and the voltage signal node in response to pull second reference signals to the pull-down pull-down module, for node; in response to the voltage signal down to the second node reference signal are respectively transmitted first pull node and the signal output terminal; a reset module, a reset signal in response to the second power supply signal transmission first pull node; output module, the voltage signal in response to pull the nodes to the clock signal to the output signal transmission compensation module for output end; the signal output signal in response to the compensation signal is applied to a signal output. This disclosure can reduce the signal delay of the shift register unit, thereby improving the gate drive effect.

【技术实现步骤摘要】
移位寄存器单元及其驱动方法、栅极驱动电路
本公开涉及显示
,尤其涉及一种移位寄存器单元及其驱动方法、栅极驱动电路。
技术介绍
随着光学技术和半导体技术的发展,以液晶显示器(LiquidCrystalDisplay,LCD)为代表的平板显示器具有轻薄、能耗低、反应速度快、色纯度佳、以及对比度高等特点,在显示领域占据了主导地位。近些年来显示装置呈现出了高集成度以及低成本的发展趋势。以阵列基板行驱动(GateDriveronArray,GOA)技术为代表,利用GOA技术将栅极驱动电路集成于阵列基板的周边区域,可在实现窄边框设计的同时,有效的提升模组工艺产量、提升产品良率、以及节约成本。GOA电路的输出信号是实现正常显示的关键因素。理想状态下,GOA电路的输出信号应该为方波信号,即输出波形的上升沿时间Tr(输出信号从10%增加到90%的时间)和输出波形的下降沿时间Tf(输出信号从90%下降到10%的时间)均为0。基于GOA电路的级联结构可知,除第一级GOA单元的输入信号为一起始信号外,其它各级GOA单元的输入信号均来自上级GOA单元的输出信号。参考图1所示的输出信号波形图可知,由于输入信号在逐级向下传递的过程中会流经很长的走线和很多的TFT,而RC延迟不可避免的会导致输入信号的逐渐衰减,因此越是靠近GOA电路的末端,信号延迟越为严重,输出信号的波形延迟也就越大,其在图中表现为上升沿坡度越来越缓、上升沿时间Tr越来越大。基于此,在信号周期一定的情况下,由于输出信号达到峰值电压的90%时才会对像素充电,因此信号延迟便会直接导致像素充电时间的减少以及像素充电的不充分,从而造成显示图像的异常。需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
技术实现思路
本公开的目的在于提供一种移位寄存器单元及其驱动方法、栅极驱动电路,进而至少在一定程度上克服由于相关技术的限制和缺陷而导致的一个或者多个问题。本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。根据本公开的一个方面,提供一种移位寄存器单元,包括:输入模块,连接信号输入端、第一电源信号端、以及上拉节点,用于响应输入信号以将第一电源信号传输至所述上拉节点;上拉模块,连接第一参考信号端、所述上拉节点、下拉节点、以及第二参考信号端,用于响应第一参考信号以将所述第一参考信号传输至所述下拉节点,以及响应所述上拉节点的电压信号以将第二参考信号传输至所述下拉节点;下拉模块,连接所述下拉节点、所述第二参考信号端、所述上拉节点、以及信号输出端,用于响应所述下拉节点的电压信号以将所述第二参考信号分别传输至所述上拉节点和所述信号输出端;复位模块,连接复位信号端、第二电源信号端、以及所述上拉节点,用于响应复位信号以将第二电源信号传输至所述上拉节点;输出模块,连接所述上拉节点、时钟信号端、以及所述信号输出端,用于响应所述上拉节点的电压信号以将时钟信号传输至所述信号输出端;补偿模块,连接补偿信号端和所述信号输出端,用于响应所述信号输出端的输出信号以将补偿信号施加至所述信号输出端。本公开的一种示例性实施例中,所述输入模块包括:第一开关元件,其控制端连接所述信号输入端、第一端连接所述第一电源信号端、第二端连接所述上拉节点;所述复位模块包括:第二开关元件,其控制端连接所述复位信号端、第一端连接所述第二电源信号端、第二端连接所述上拉节点;所述输出模块包括:第三开关元件,其控制端连接所述上拉节点、第一端连接所述时钟信号端、第二端连接所述信号输出端;以及,存储电容,连接在所述上拉节点和所述信号输出端之间。本公开的一种示例性实施例中,所述补偿模块包括:第四开关元件,其控制端连接所述信号输出端、第一端连接所述补偿信号端、第二端连接所述信号输出端。本公开的一种示例性实施例中,所述上拉模块包括:第五开关元件,其控制端和第一端连接所述第一参考信号端、第二端连接下拉控制节点;第六开关元件,其控制端连接所述下拉控制节点、第一端连接所述第一参考信号端、第二端连接所述下拉节点;第七开关元件,其控制端连接所述上拉节点、第一端连接所述第二参考信号端、第二端连接所述下拉控制节点;第八开关元件,其控制端连接所述上拉节点、第一端连接所述第二参考信号端、第二端连接所述下拉节点。本公开的一种示例性实施例中,所述下拉模块包括:第九开关元件,其控制端连接所述下拉节点、第一端连接所述第二参考信号端、第二端连接所述上拉节点;第十开关元件,其控制端连接所述下拉节点、第一端连接所述第二参考信号端、第二端连接所述信号输出端。本公开的一种示例性实施例中,所有所述开关元件均为P型晶体管或者均为N型晶体管。本公开的一种示例性实施例中,所述第一电源信号和所述第一参考信号均为直流高电平信号,所述第二电源信号和所述第二参考信号均为直流低电平信号。根据本公开的一个方面,提供一种栅极驱动电路,包括多个级联的上述的移位寄存器单元;其中,第M-1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的信号输入端;第M+1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的复位信号端。本公开的一种示例性实施例中,所述栅极驱动电路的扫描方向与所述补偿信号的补偿方向相反。根据本公开的一个方面,提供一种移位寄存器单元的驱动方法,包括:在充电阶段,输入模块在输入信号的控制下将第一电源信号传输至上拉节点,上拉模块在所述上拉节点的电压信号的控制下将第二参考信号传输至下拉节点;在输出/补偿阶段,输出模块在所述上拉节点的电压信号的控制下将时钟信号传输至信号输出端,补偿模块在所述信号输出端的电压信号的控制下将补偿信号传输至所述信号输出端,所述信号输出端输出栅极扫描信号;在复位阶段,复位模块在复位信号的控制下将第二电源信号传输至所述上拉节点,所述上拉模块在第一参考信号的控制下将所述第一参考信号传输至所述下拉节点,下拉模块在所述下拉节点的电压信号的控制下将所述第二参考信号分别传输至所述上拉节点和所述信号输出端。本公开示例性实施方式所提供的移位寄存器单元及其驱动方法、栅极驱动电路,在传统移位寄存器单元的基础上增加了一补偿模块,且该补偿模块设置在信号输出端。这样一来,当移位寄存器单元处于信号输出阶段时,补偿信号即可直接施加在信号输出端以对输出信号进行同步补偿。该补偿信号的施加,一方面可以减小输出信号的上升时间,使得输出信号的延迟降低,从而保证像素的充电时间,另一方面可以提高输出信号的电压峰值,减小输出信号的衰减,从而保证像素的充分充电。应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。附图说明此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1示意性示出现有技术中输出信号的波形图;图2示意性示出本公开示例性实施例中移位寄存器单元的电路结构图;图3示意性示出本公开示例性实施例中移位寄存器单元的时序信号图;图4示意性示出本公开示例性实施例本文档来自技高网
...
移位寄存器单元及其驱动方法、栅极驱动电路

【技术保护点】
一种移位寄存器单元,其特征在于,包括:输入模块,连接信号输入端、第一电源信号端、以及上拉节点,用于响应输入信号以将第一电源信号传输至所述上拉节点;上拉模块,连接第一参考信号端、所述上拉节点、下拉节点、以及第二参考信号端,用于响应第一参考信号以将所述第一参考信号传输至所述下拉节点,以及响应所述上拉节点的电压信号以将第二参考信号传输至所述下拉节点;下拉模块,连接所述下拉节点、所述第二参考信号端、所述上拉节点、以及信号输出端,用于响应所述下拉节点的电压信号以将所述第二参考信号分别传输至所述上拉节点和所述信号输出端;复位模块,连接复位信号端、第二电源信号端、以及所述上拉节点,用于响应复位信号以将第二电源信号传输至所述上拉节点;输出模块,连接所述上拉节点、时钟信号端、以及所述信号输出端,用于响应所述上拉节点的电压信号以将时钟信号传输至所述信号输出端;补偿模块,连接补偿信号端和所述信号输出端,用于响应所述信号输出端的输出信号以将补偿信号施加至所述信号输出端。

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,包括:输入模块,连接信号输入端、第一电源信号端、以及上拉节点,用于响应输入信号以将第一电源信号传输至所述上拉节点;上拉模块,连接第一参考信号端、所述上拉节点、下拉节点、以及第二参考信号端,用于响应第一参考信号以将所述第一参考信号传输至所述下拉节点,以及响应所述上拉节点的电压信号以将第二参考信号传输至所述下拉节点;下拉模块,连接所述下拉节点、所述第二参考信号端、所述上拉节点、以及信号输出端,用于响应所述下拉节点的电压信号以将所述第二参考信号分别传输至所述上拉节点和所述信号输出端;复位模块,连接复位信号端、第二电源信号端、以及所述上拉节点,用于响应复位信号以将第二电源信号传输至所述上拉节点;输出模块,连接所述上拉节点、时钟信号端、以及所述信号输出端,用于响应所述上拉节点的电压信号以将时钟信号传输至所述信号输出端;补偿模块,连接补偿信号端和所述信号输出端,用于响应所述信号输出端的输出信号以将补偿信号施加至所述信号输出端。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块包括:第一开关元件,其控制端连接所述信号输入端、第一端连接所述第一电源信号端、第二端连接所述上拉节点;所述复位模块包括:第二开关元件,其控制端连接所述复位信号端、第一端连接所述第二电源信号端、第二端连接所述上拉节点;所述输出模块包括:第三开关元件,其控制端连接所述上拉节点、第一端连接所述时钟信号端、第二端连接所述信号输出端;以及,存储电容,连接在所述上拉节点和所述信号输出端之间。3.根据权利要求1所述的移位寄存器单元,其特征在于,所述补偿模块包括:第四开关元件,其控制端连接所述信号输出端、第一端连接所述补偿信号端、第二端连接所述信号输出端。4.根据权利要求1所述的移位寄存器单元,其特征在于,所述上拉模块包括:第五开关元件,其控制端和第一端连接所述第一参考信号端、第二端连接下拉控制节点;第六开关元件,其控制端连接所述下拉控制节点、第一端连接所述第一参考信号端、第二端连接所述下拉节...

【专利技术属性】
技术研发人员:赵远洋孙丽
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1