电平转换电路、驱动电路和显示装置制造方法及图纸

技术编号:15116039 阅读:116 留言:0更新日期:2017-04-09 12:30
作为本发明专利技术的一个方面,提供一种电平转换电路,其中,所述电平转换电路包括数据信号输入端、高电平输入端、低电平输入端、选择模块、和数据信号输出端;所述高电平输入端用于提供高电平电压信号;所述低电平输入端用于提供低电平电压信号;所述选择模块的控制端与所述数据信号输入端相连,所述选择模块的输出端与所述数据信号输出端相连,所述选择模块的第一输入端与所述高电平输入端相连,所述选择模块的第二输入端与所述低电平输入端相连。本发明专利技术还提供一种驱动电路和一种显示装置。所述电平转换电路能够将所述源极驱动电路产生信号抬高至能够开启所述薄膜晶体管的高电平或者降低至能够关闭所述薄膜晶体管的低电平。

【技术实现步骤摘要】

本专利技术涉及显示装置领域,具体地,涉及一种电平转换电路、一种包括该电平转换电路的驱动电路和一种包括该驱动电路的显示装置。
技术介绍
为了实现显示面板的窄边框化,出现了一种显示面板,该显示面板不设置移位寄存单元(GOA),而是通过多路选择器利用源极驱动电路产生栅极信号。只有提供给栅线上薄膜晶体管的栅极的电压的绝对值足够大才能够使得薄膜晶体管开启或关闭,而演技驱动电路所产生的栅极信号的电压大小是有限的,有可能会造成栅线上的薄膜晶体管不能完全打开或完全关闭,从而影响显示效果。因此,如何获得绝对值足够大的栅极信号成为本领域亟待解决的技术问题。
技术实现思路
本专利技术的目的在于提供一种电平转换电路、一种包括该电平转换电路的驱动电路和一种包括该驱动电路的显示装置。通过所述电平转换电路可以获得绝对值足够大的栅极信号。为了实现上述目的,作为本专利技术的一个方面,提供一种电平转换电路,其中,所述电平转换电路包括数据信号输入端、高电平输入端、低电平输入端、选择模块、和数据信号输出端;所述高电平输入端用于提供高电平电压信号;所述低电平输入端用于提供低电平电压信号;所述选择模块的控制端与所述数据信号输入端相连,所述选择模块的输出端与所述数据信号输出端相连,所述选择模块的第一输入端与所述高电平输入端相连,所述选择模块的第二输入端与所述低电平输入端相连;当通过所述数据信号输入端输入第一电平信号时,所述选择模块能够将所述高电平输入端与所述数据信号输出端相连,当通过所述数据信号输入端输入第二电平信号时,所述选择模块能够将所述低电平输入端与所述数据信号输出端相连;其中,所述第一电平信号的电压绝对值大于所述第二电平信号的电压绝对值,所述高电平电压信号大于所述第一电平信号的电压绝对值,所述低电平电压信号小于所述第二电平信号。优选地,所述选择模块包括输入单元、第一上拉开关单元、第二上拉开关单元、第一下拉开关单元、第二下拉开关单元、第一分输出端和第二分输出端,所述输入单元的输入端与所述数据信号输入端相连,所述输入单元的第一输出端与所述第一上拉开关单元的控制端相连,所述输入单元的第二输出端与所述第二上拉开关单元的控制端相连,所述输入单元的输入端与所述选择模块的控制端相连;所述第一上拉开关单元的控制端接收到低电平控制信号时能够导通,所述第一上拉开关单元的控制端接收到高电平控制信号时能够截止,所述第一上拉开关单元的输入端与所述高电平输入端相连,所述第一上拉开关单元的第一输出端与所述第二上拉开关单元的控制端相连,所述第一上拉开关单元的第二输出端与所述第一下拉开关单元的控制端相连,所述第一上拉开关单元的第二输出端还与所述第一分输出端相连,所述第一上拉开关单元的输入端与所述选择模块的第一输入端相连;所述第二上拉开关单元的控制端接收到低电平控制信号时能够导通,所述第二上拉开关单元的控制端接收到高电平的控制信号时能够截止,第二上拉开关单元的控制端还与所述输入单元的第二输出端相连,所述第二上拉开关单元的第一输出端与所述第一上拉开关单元的控制端相连,所述第二上拉开关单元的第二输出端与所述第二下拉开关单元的控制端相连,所述第二上拉开关单元的第二输出端还与所述第二分输出端相连,所述第二上拉开关单元的输入端与所述选择模块的第一输入端相连;所述第一下拉开关单元的输入端与所述低电平输入端相连,所述第一下拉开关单元的控制端还与所述第二下拉开关单元的输出端相连,所述第一下拉开关单元的输入端与所述选择模块的第二输入端相连,当所述第一下拉开关单元的控制端接收到高电平的控制信号时导通,当所述第一下拉开关单元的控制端接收到低电平的控制信号时截止;所述第二下拉开关单元的输入端与所述低电平输入端相连,所述第二下拉开关单元的控制端还与所述第一下拉开关单元的输出端相连,所述第二下拉开关单元的输入端与所述选择模块的第二输入端相连,当所述第二下拉开关单元的控制端接收到高电平的控制信号时导通,当所述第二下拉开关单元的控制端接收到低电平的控制信号时截止;当所述第一电平信号为正极性时:当所述输入单元接收到所述第一电平信号时,向所述第一上拉开关单元的控制端输出低电平的控制信号;当所述输入单元收到所述第二电平信号时,向所述第二上拉开关单元的控制端输出低电平的控制信号;当所述第一电平信号为正极性时:当所述输入单元接收到所述第一电平信号时,向所述第二上拉开关单元的控制端输出低电平的控制信号;当所述输入单元收到所述第二电平信号时,向所述第一上拉开关单元的控制端输出低电平的控制信号。优选地,所述第一上拉开关单元包括第一上拉晶体管和第二上拉晶体管,所述第一上拉晶体管和所述第二上拉晶体管均为P型晶体管,所述第一上拉晶体管的栅极与所述第二上拉晶体管的栅极相连,所述第一上拉晶体管的第一极与所述第二上拉晶体管的第一极相连,所述第一上拉晶体管的栅极形成为所述第一上拉开关单元的控制端,所述第一上拉晶体管的第一极形成为所述第一上拉开关单元的输入端,所述第一上拉晶体管的第二极形成为所述第一上拉开关单元的第一输出端,所述第二上拉晶体管的第二极形成为所述第一上拉开关单元的第二输出端。优选地,所述第二上拉开关单元包括第三上拉晶体管和第四上拉晶体管,所述第三上拉晶体管和所述第四上拉晶体管均为P型晶体管;所述第三上拉晶体管的栅极形成为所述第二上拉开关单元的控制端,所述第三上拉晶体管的第二极形成为所述第二上拉开关单元的第一输出端,所述第三上拉晶体管的第一极与所述第四上拉晶体管的第一极相连,且所述第三上拉晶体管的第一极形成为所述第二上拉开关单元的输入端;所述第四上拉晶体管的栅极与所述第三上拉晶体管的栅极相连,所述第四上拉晶体管的第二极形成为所述第二上拉开关单元的第二输出端。优选地,所述第一下拉开关单元包括第一下拉晶体管,所述第一下拉晶体管为N型晶体管,所述第一下拉晶体管的栅极形成为所述第一下拉开关单元的控制端,所述第一下拉晶体管的第一极形成为所述第一下拉开关单元的输出端,所述第一下拉晶体管的第二极形成为所述第一下拉开关单元的输入端。优选地,所述第二下拉开关单元包括第二下拉晶体管,所述第二下拉晶体管为N型晶体管,所述第二下拉晶体管的栅极形成为所述第二下拉开关单元的控制端,本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/18/CN105609069.html" title="电平转换电路、驱动电路和显示装置原文来自X技术">电平转换电路、驱动电路和显示装置</a>

【技术保护点】
一种电平转换电路,其特征在于,所述电平转换电路包括数据信号输入端、高电平输入端、低电平输入端、选择模块、和数据信号输出端;所述高电平输入端用于提供高电平电压信号;所述低电平输入端用于提供低电平电压信号;所述选择模块的控制端与所述数据信号输入端相连,所述选择模块的输出端与所述数据信号输出端相连,所述选择模块的第一输入端与所述高电平输入端相连,所述选择模块的第二输入端与所述低电平输入端相连;当通过所述数据信号输入端输入第一电平信号时,所述选择模块能够将所述高电平输入端与所述数据信号输出端相连,当通过所述数据信号输入端输入第二电平信号时,所述选择模块能够将所述低电平输入端与所述数据信号输出端相连;其中,所述第一电平信号的电压绝对值大于所述第二电平信号的电压绝对值,所述高电平电压信号大于所述第一电平信号的电压绝对值,所述低电平电压信号小于所述第二电平信号。

【技术特征摘要】
1.一种电平转换电路,其特征在于,所述电平转换电路包括数
据信号输入端、高电平输入端、低电平输入端、选择模块、和数据信
号输出端;
所述高电平输入端用于提供高电平电压信号;
所述低电平输入端用于提供低电平电压信号;
所述选择模块的控制端与所述数据信号输入端相连,所述选择
模块的输出端与所述数据信号输出端相连,所述选择模块的第一输入
端与所述高电平输入端相连,所述选择模块的第二输入端与所述低电
平输入端相连;
当通过所述数据信号输入端输入第一电平信号时,所述选择模
块能够将所述高电平输入端与所述数据信号输出端相连,当通过所述
数据信号输入端输入第二电平信号时,所述选择模块能够将所述低电
平输入端与所述数据信号输出端相连;其中,所述第一电平信号的电
压绝对值大于所述第二电平信号的电压绝对值,所述高电平电压信号
大于所述第一电平信号的电压绝对值,所述低电平电压信号小于所述
第二电平信号。
2.根据权利要求1所述的电平转换电路,其特征在于,所述选
择模块包括输入单元、第一上拉开关单元、第二上拉开关单元、第一
下拉开关单元、第二下拉开关单元、第一分输出端和第二分输出端,
所述输入单元的输入端与所述数据信号输入端相连,所述输入
单元的第一输出端与所述第一上拉开关单元的控制端相连,所述输入
单元的第二输出端与所述第二上拉开关单元的控制端相连,所述输入
单元的输入端与所述选择模块的控制端相连;
所述第一上拉开关单元的控制端接收到低电平控制信号时能够
导通,所述第一上拉开关单元的控制端接收到高电平控制信号时能够
截止,所述第一上拉开关单元的输入端与所述高电平输入端相连,所
述第一上拉开关单元的第一输出端与所述第二上拉开关单元的控制

\t端相连,所述第一上拉开关单元的第二输出端与所述第一下拉开关单
元的控制端相连,所述第一上拉开关单元的第二输出端还与所述第一
分输出端相连,所述第一上拉开关单元的输入端与所述选择模块的第
一输入端相连;
所述第二上拉开关单元的控制端接收到低电平控制信号时能够
导通,所述第二上拉开关单元的控制端接收到高电平的控制信号时能
够截止,第二上拉开关单元的控制端还与所述输入单元的第二输出端
相连,所述第二上拉开关单元的第一输出端与所述第一上拉开关单元
的控制端相连,所述第二上拉开关单元的第二输出端与所述第二下拉
开关单元的控制端相连,所述第二上拉开关单元的第二输出端还与所
述第二分输出端相连,所述第二上拉开关单元的输入端与所述选择模
块的第一输入端相连;
所述第一下拉开关单元的输入端与所述低电平输入端相连,所
述第一下拉开关单元的控制端还与所述第二下拉开关单元的输出端
相连,所述第一下拉开关单元的输入端与所述选择模块的第二输入端
相连,当所述第一下拉开关单元的控制端接收到高电平的控制信号时
导通,当所述第一下拉开关单元的控制端接收到低电平的控制信号时
截止;
所述第二下拉开关单元的输入端与所述低电平输入端相连,所
述第二下拉开关单元的控制端还与所述第一下拉开关单元的输出端
相连,所述第二下拉开关单元的输入端与所述选择模块的第二输入端
相连,当所述第二下拉开关单元的控制端接收到高电平的控制信号时
导通,当所述第二下拉开关单元的控制端接收到低电平的控制信号时
截止;
当所述第一电平信号为正极性时:
当所述输入单元接收到所述第一电平信号时,向所述第一上拉
开关单元的控制端输出低电平的控制信号;当所述输入单元收到所述
第二电平信号时,向所述第二上拉开关单元的控制端输出低电平的控
制信号;
当所述第一电平信号为正极性时:
当所述输入单元接收到所述第一电平信号时,向所述第二上拉
开关单元的控制端输出低电平的控制信号;当所述输入单元收到所述
第二电平信号时,向所述第一上拉开关单元的控制端输出低电平的控
制信号。
3.根据权利要求2所述的电平转换电路,其特征在于,所述第
一上拉开关单元包括第一上拉晶体管和第二上拉晶体管,所述第一上
拉晶体管和所述第二上拉晶体管均为P型晶体管,
所述第一上拉晶体管的栅极与所述第二上拉晶体管的栅极相
连,所述第一上拉晶体管的第一极与所述第二上拉晶体管的第一极相
连,
所述第一上拉晶体管的栅极形成为所述第一上拉开关单元的控
制端,所述第一上拉晶体管的第一极形成为所述第一上拉开关单元的
输入端,所述第一上拉晶体管的第二极形成为所述第一上拉开关单元
的第一输出端,所述第二上拉晶体管的第二极形成为所述第一上拉开
关单元的第二输出端。
4.根据权利要求2所述的电平转换电路,其特征在于,所述第
二上拉开关单元包括第三上拉晶体管和第四上拉晶体管,
所述第三上拉晶体管和所述第四上拉晶体管均为P型晶体管;
所述第三上拉晶体管的栅极形成为所述第二上拉开关单元的控
制端,所述第三上拉晶体管的第二极形成为所述第二上拉开关单元的
第一输出端,所述第三上拉晶体管的第一极与所述第四上拉晶体管的
第一极相连,且所述第三上拉晶体管的第一极形成为所述第二上拉开
关单元的输入端;
所述第四上拉晶体管的栅极与所述第三上拉晶体管的栅极相
连,所述第四上拉晶体管的第二极形成为所述第二上拉开关单元的第
二输出端。
5.根据权利要求2所述的电平转换电路,其特征在于,所述第

\t一下拉开关单元包括第一下拉晶体管,所述第一下拉晶体管为N型
晶体管,所述第一下拉晶体管的栅极形成为所述第一下拉开关单元的
控制端,所述第一下拉晶体管的第一极形成为所述第一下拉开关单元
的输出端,所述第一下拉晶体管的第二极形成为所述第一下拉开关单
元的输入端。
6.根据权利要求2所述的电平转换电路,其特征在于,所述第
二下拉开关单元包括第二下拉晶体管,所述第二下拉晶体管为N型
晶体管,所述第二下拉晶体管的栅极形成为所述第二下拉开关单元的
控制端,所述第二下拉晶体管的第一极形成为所述第二下拉开关单元
的输出端,所述第...

【专利技术属性】
技术研发人员:苗京花陈忠君董学王海生陈小川许睿李牧冰卢鹏程
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1