【技术实现步骤摘要】
本专利技术涉及一种杂波信号滤除电路。
技术介绍
中央处理器(central processing unit)是计算机系统的核心,是计算机重要的部件,因此中央处理器的时钟控制信号对于确保电脑正常运行起着至关重要的作用。传统的中央处理器接收到的时钟控制信号容易受到杂波信号的干扰,从而造成中央处理器的信号误判,导致中央处理器无法在正常的时钟频率下工作。
技术实现思路
鉴于以上内容,有必要提供一种在中央处理器传输信号时可滤除时钟控制信号中的杂波信号的杂波信号滤除电路。一种杂波信号滤除电路,包括一第一控制电路和一第二控制电路,所述第一控制电路包括一第一控制端及一第一输出端,所述第二控制电路包括一第二控制端及一第二输出端,所述第一控制端接收一第一电压信号,所述第一输出端电性连接第二控制端,所述第二控制端电性连接一电源以接收一高电位的第二电压信号,所述第二输出端电性连接一中央处理器的时钟控制信号输入端,所述第一控制电路侦测所述中央处理器接收到的时钟控制信号,并在时钟控制信号中有杂波信号时所述第一控制端接收到低电位的第一电压信号,所述第二输出端接地从而将时钟控制信号中的杂波信号滤除。与现有技术相比,在上述杂波信号滤除电路中,当中央处理器的时钟控制信号中有杂波信号时所述第一控制端接收到低电位的第一电压信号,所述第二输出端接地从而将时钟控制信号中的杂波信号滤除。附图说明图1是本专利技术杂波信号滤除电路的一实施例的框图。图2是图1中杂波信号滤除电路的电路图。主要元件符号说明如下具体实施方式将结合上述附图进一步说明本专利技术。具体实施方式请参阅图1,在本专利技术的一较佳实施方式中, ...
【技术保护点】
一种杂波信号滤除电路,包括一第一控制电路和一第二控制电路,其特征在于:所述第一控制电路包括一第一控制端及一第一输出端,所述第二控制电路包括一第二控制端及一第二输出端,所述第一控制端接收一第一电压信号,所述第一输出端电性连接第二控制端,所述第二控制端电性连接一电源以接收一高电位的第二电压信号,所述第二输出端电性连接一中央处理器的时钟控制信号输入端,所述第一控制电路侦测一中央处理器接收到的时钟控制信号,并在时钟控制信号中有杂波信号时所述第一控制端接收到低电位的第一电压信号,所述第二输出端接地从而将时钟控制信号中的杂波信号滤除。
【技术特征摘要】
1.一种杂波信号滤除电路,包括一第一控制电路和一第二控制电路,其特征在于:所述第一控制电路包括一第一控制端及一第一输出端,所述第二控制电路包括一第二控制端及一第二输出端,所述第一控制端接收一第一电压信号,所述第一输出端电性连接第二控制端,所述第二控制端电性连接一电源以接收一高电位的第二电压信号,所述第二输出端电性连接一中央处理器的时钟控制信号输入端,所述第一控制电路侦测一中央处理器接收到的时钟控制信号,并在时钟控制信号中有杂波信号时所述第一控制端接收到低电位的第一电压信号,所述第二输出端接地从而将时钟控制信号中的杂波信号滤除。2.如权利要求1所述的杂波信号滤除电路,其特征在于:所述第一控制电路包括一第一开关和一第一电阻,所述第一开关包括一第一端、一第二端及一第三端,所述第一开关的第一端经由第一电阻作为所述第一控制端接收第一电压信号,所述第一开关的第二端接地,所述第一开关的第三端作为所述第一输出端。3.如权利要求2所述的杂波信号滤除电路,其特征在于:所述第一开关为NPN型三极管,所述第一开关的第一端、第二端及第三端分别为基极、发射极和集...
【专利技术属性】
技术研发人员:闵捷,陈俊生,
申请(专利权)人:鸿富锦精密工业武汉有限公司,鸿海精密工业股份有限公司,
类型:发明
国别省市:湖北;42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。