一种设有内置图像处理器的拼接显示屏制造技术

技术编号:13790401 阅读:99 留言:0更新日期:2016-10-05 21:48
本发明专利技术公开了一种设有内置图像处理器的拼接显示屏,所述拼接显示屏包括至少两个显示单元,所述显示单元设置有内置图像处理器,所述内置图像处理器包括输出信号处理模块和高速串行处理模块,与原始输入信号源相连的显示单元内置图像处理器还包括输入信号处理模块,各显示单元通过高速串行处理模块相互连接。设置有内置图像处理器的拼接显示屏采用多路独立串行连接机制,任意一个处理模块出现故障都不会引起大屏出现黑屏不能显示的现象,保证了大屏的长期运行安全,而且视频信号的直接接入减少了多次接入信号的转换和处理,保证了图像质量最好显示效果。

【技术实现步骤摘要】

本专利技术涉及大屏幕显示
,尤其涉及一种设有内置图像处理器的拼接显示屏
技术介绍
对于多屏拼接显示系统,为了实现任意信号任意大小任意位置在拼接屏上的显示,目前市场上基本都是采用外置图像处理器,如图7所示,各种信号源包括CVBS、VGA、DVI、IP流媒体视频信号都输入到外置处理器,然后通过外置图像处理器的处理,最终通过DVI口输出到各个拼接屏的显示单元的内置图像处理器,各个显示的单元的内置图像处理器将输入的DVI信号转换成显示屏或者DLP投影机芯所需的信号进行显示。当通过外置图像处理器驱动大屏显示时,如果外置图像处理器出现故障,就会造成部分拼接屏显示单元或者拼接屏所有显示单元不能显示,而且各种图像信号源经过多次图像转换处理,会造成图像质量一定程度的损失。
技术实现思路
鉴于目前拼接屏图像处理存在的上述不足,本专利技术提供一种设有内置图像处理器的拼接显示屏,设有内置图像处理器的拼接显示屏采用多路独立串行连接机制,任意一个处理模块出现故障都不会引起大屏出现黑屏不能显示的现象,保证了大屏的长期运行安全,而且视频信号的直接接入减少了多次接入信号的转换和处理,保证了图像质量最好显示效果。为达到上述目的,本专利技术的实施例采用如下技术方案:一种设有内置图像处理器的拼接显示屏,所述拼接显示屏包括至少两个显示单元,所述显示单元设有内置图像处理器,所述内置图像处理器包括输出信号处理模块和高速串行处理模块,与原始输入信号源相连的显示单元内置图像处理器还包括输入信号处理模块,各显示单元通过高速串行处理模块相互连接。依照本专利技术的一个方面,所述高速串行处理模块包括依次连接的输入缓存、高速传输缓存与输出缓存。依照本专利技术的一个方面,所述高速串行处理模块的高速传输缓存包括写入调度模块、写入线缓存模块、读出线缓存模块与读出调度模块,所述写入调度模块与写入线缓存模块活动连接,读出线缓存模块与读出调度模块活动连接,写入线缓存模块写入完毕后与读出数据后的读出线缓存模块进行位置和功能互换。依照本专利技术的一个方面,所述写入调度模块设置有高速串行处理模块数据输入接口与显示单元输入缓存数据输入接口,所述读出调度模块设置有高速串行处理模块数据输出接口与显示单元输出缓存数据输出接口。依照本专利技术的一个方面,所述高速串行处理模块为高速数字处理芯片FPGA或DSP。依照本专利技术的一个方面,所述输入信号处理模块包括多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块、IP流媒体输入信号处理模块与多路信号选择处理模块,所述多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块和IP流媒体输入信号处理模块分别与多路信号选择处理模块相连接。依照本专利技术的一个方面,所述输入信号处理模块还包括信号转换模块,所述信号转换模块与多路信号选择处理模块相连接,所述信号转换模块分别与多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块和IP流媒体输入信号处理模块相连接。依照本专利技术的一个方面,所述输入信号处理模块设置有信号输入接口、信号输出接口与高速串行处理模块数据输出接口。依照本专利技术的一个方面,所述输出信号处理模块包括相连接的缩放切割处理模块与多路信号叠层处理模块。依照本专利技术的一个方面,所述输出信号处理模块设置有高速串行处理模块数据接收接口。本专利技术实施的优点:设有内置图像处理器的拼接显示屏采用多路独立串行连接机制,任意一个处理模块出现故障都不会引起大屏出现黑屏不能显示的现象,保证了大屏的长期运行安全,而且视频信号的直接接入减少了多次接入信号的转换和处理,保证了图像质量最好显示效果。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的结构示意图;图2为本专利技术所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器高速串行处理模块的结构示意图;图3为本专利技术所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的高速串行处理模块的高速传输缓存的结构示意图;图4为本专利技术所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的输入信号处理模块的结构示意图;图5为本专利技术所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的输出信号处理模块的结构示意图;图6为采用内置图像处理器的拼接显示屏的结构示意图;图7为现有技术设有外置处理器的拼接显示屏的结构示意图;具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。如图1、图6所示,一种设有内置图像处理器的拼接显示屏,所述拼接显示屏包括至少两个显示单元1,所述显示单元1设有内置图像处理器,所述内置图像处理器包括输出信号处理模块4和高速串行处理模块2,与原始输入信号源相连的显示单元1还包括输入信号处理模块3,各显示单元1通过高速串行处理模块2相互连接。如图2所示,高速串行处理模块2包括依次连接的输入缓存21、高速传输缓存22与输出缓存23。如图1、图6所示,根据项目需求配置两个或者四个高速串行处理
模块,输入信号处理模块根据用户需求的输入信号数量而选配,输入信号数量少时,部分内置图像处理器可以不配置输入信号处理模块。本专利技术所述的设有内置图像处理器的拼接显示屏中显示单元连接的原始视频信号源通过输入信号处理模块处理后分两路输出,一路输出给信号输出模块在原始本视频信号源进入的显示屏单元显示,另一路输出到第一高速串行处理模块或者第二高速串行处理模块提供给其他它单元显示单元,其它显示单元的视频信号通过高速串行连接线传输到第一高速串行处理模块或者第二高速串行处理模块,通过高速串行处理模块传输给显示单元的输出信号处理模块处理后输出驱动显示单元的显示屏或投影光机进行显示。整个图像数据处理过程中,只要在输入信号处理模块将输入信号转换成标准的24BIT数字图像格式即可,不需要再对信号进行格式转换,由于有两至四路高速串行处理模块,当一个高速串行处理模块出现故障时,其它的高速串行处理模块能够保证各个显示单元之间的图像传输。如图3所示,在本实施例中,高速串行处理模块2的高速传输缓存22包括写入调度模块221、写入线缓存模块222、读出线缓存模块223与读出调度模块224,所述写入调度模块221与写入线缓存模块222活动连接,读出线缓存模块223与读出调度模块224活动连接,写入线缓存模块222写入完毕后与读出数据后的读出线缓存模块223进行位置和功能互换。在本实施例中,写入调度模块221设置有高速串行处理模块2数据输入接口与显示单元输入缓存21数据输入接口,所述读出调度模块224设置有高速串行处理模块2数据输出接口与显示单元输出缓存23数据输出接口。在本实施例中,高速串行处理模块2为高速数字处理芯片FPGA或DSP。如图2本文档来自技高网
...

【技术保护点】
一种设有内置图像处理器的拼接显示屏,其特征在于,所述拼接显示屏包括至少两个显示单元,所述显示单元设有内置图像处理器,所述内置图像处理器包括输出信号处理模块和高速串行处理模块,与原始输入信号源相连的显示单元内置图像处理器还包括输入信号处理模块,各显示单元通过高速串行处理模块相互连接。

【技术特征摘要】
1.一种设有内置图像处理器的拼接显示屏,其特征在于,所述拼接显示屏包括至少两个显示单元,所述显示单元设有内置图像处理器,所述内置图像处理器包括输出信号处理模块和高速串行处理模块,与原始输入信号源相连的显示单元内置图像处理器还包括输入信号处理模块,各显示单元通过高速串行处理模块相互连接。2.根据权利要求1所述的设有内置图像处理器的拼接显示屏,其特征在于,所述所述高速串行处理模块包括依次连接的输入缓存、高速传输缓存与输出缓存。3.根据权利要求2所述的设有内置图像处理器的拼接显示屏,其特征在于,所述高速串行处理模块的高速传输缓存包括写入调度模块、写入线缓存模块、读出线缓存模块与读出调度模块,所述写入调度模块与写入线缓存模块活动连接,读出线缓存模块与读出调度模块活动连接,写入线缓存模块写入完毕后与读出数据后的读出线缓存模块进行位置和功能互换。4.根据权利要求3所述的设有内置图像处理器的拼接显示屏,其特征在于,所述写入调度模块设置有高速串行处理模块数据输入接口与显示单元输入缓存数据输入接口,所述读出调度模块设置有高速串行处理模块数据输出接口与显示单元输出缓存数据输出接口。5.根据权利要求4所述的设有内置图像处理器的拼接显示屏,其特征在于,所述高速串行处理模块为高速数字处理芯片FPGA或D...

【专利技术属性】
技术研发人员:黄琼杨光武
申请(专利权)人:上海纬而视科技股份有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1